hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
/*
 * Copyright (C) 2015 Atmel Corporation
 *              Bo Shen <voice.shen@atmel.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
MEMORY { .sram : ORIGIN = CONFIG_SPL_TEXT_BASE, \
       LENGTH = CONFIG_SPL_MAX_SIZE }
MEMORY { .sdram : ORIGIN = CONFIG_SPL_BSS_START_ADDR, \
       LENGTH = CONFIG_SPL_BSS_MAX_SIZE }
 
OUTPUT_FORMAT("elf32-littlearm", "elf32-littlearm", "elf32-littlearm")
OUTPUT_ARCH(arm)
ENTRY(_start)
SECTIONS
{
   .text      :
   {
       __start = .;
       *(.vectors)
       arch/arm/cpu/arm926ejs/start.o    (.text*)
       *(.text*)
   } >.sram
 
   . = ALIGN(4);
   .rodata : { *(SORT_BY_ALIGNMENT(.rodata*)) } >.sram
 
   . = ALIGN(4);
   .data : { *(SORT_BY_ALIGNMENT(.data*)) } >.sram
 
   . = ALIGN(4);
   .u_boot_list : { KEEP(*(SORT(.u_boot_list*))) } > .sram
 
   . = ALIGN(4);
   __image_copy_end = .;
 
   .end :
   {
       *(.__end)
   } >.sram
 
   .bss :
   {
       . = ALIGN(4);
       __bss_start = .;
       *(.bss*)
       . = ALIGN(4);
       __bss_end = .;
   } >.sdram
}