hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
/*
 *  (C) Copyright 2010
 *  NVIDIA Corporation <www.nvidia.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#ifndef __ASM_ARCH_TEGRA_DISPLAY_H
#define __ASM_ARCH_TEGRA_DISPLAY_H
 
#include <asm/arch-tegra/dc.h>
 
/* This holds information about a window which can be displayed */
struct disp_ctl_win {
   enum win_color_depth_id fmt;    /* Color depth/format */
   unsigned    bpp;        /* Bits per pixel */
   phys_addr_t    phys_addr;    /* Physical address in memory */
   unsigned    x;        /* Horizontal address offset (bytes) */
   unsigned    y;        /* Veritical address offset (bytes) */
   unsigned    w;        /* Width of source window */
   unsigned    h;        /* Height of source window */
   unsigned    stride;        /* Number of bytes per line */
   unsigned    out_x;        /* Left edge of output window (col) */
   unsigned    out_y;        /* Top edge of output window (row) */
   unsigned    out_w;        /* Width of output window in pixels */
   unsigned    out_h;        /* Height of output window in pixels */
};
 
#endif /*__ASM_ARCH_TEGRA_DISPLAY_H*/