hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
/*
 * (C) Copyright 2016 Vasily Khoruzhick <anarsoul@gmail.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <linux/types.h>
#include <common.h>
 
#ifndef CONFIG_SYS_DCACHE_OFF
void invalidate_dcache_all(void)
{
   /* Flush/Invalidate I cache */
   asm volatile("mcr p15, 0, %0, c7, c5, 0\n" : : "r"(0));
   /* Flush/Invalidate D cache */
   asm volatile("mcr p15, 0, %0, c7, c6, 0\n" : : "r"(0));
}
 
void flush_dcache_all(void)
{
   return invalidate_dcache_all();
}
 
void invalidate_dcache_range(unsigned long start, unsigned long stop)
{
   start &= ~(CONFIG_SYS_CACHELINE_SIZE - 1);
   stop &= ~(CONFIG_SYS_CACHELINE_SIZE - 1);
 
   while (start <= stop) {
       asm volatile("mcr p15, 0, %0, c7, c6, 1\n" : : "r"(start));
       start += CONFIG_SYS_CACHELINE_SIZE;
   }
}
 
void flush_dcache_range(unsigned long start, unsigned long stop)
{
   return invalidate_dcache_range(start, stop);
}
#else /* #ifndef CONFIG_SYS_DCACHE_OFF */
void invalidate_dcache_all(void)
{
}
 
void flush_dcache_all(void)
{
}
#endif /* #ifndef CONFIG_SYS_DCACHE_OFF */
 
/*
 * Stub implementations for l2 cache operations
 */
 
__weak void l2_cache_disable(void) {}
 
#if CONFIG_IS_ENABLED(SYS_THUMB_BUILD)
__weak void invalidate_l2_cache(void) {}
#endif