hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
/** @file */
/******************************************************************************
 *
 * Copyright(c) 2019 Realtek Corporation. All rights reserved.
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms of version 2 of the GNU General Public License as
 * published by the Free Software Foundation.
 *
 * This program is distributed in the hope that it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
 * more details.
 *
 ******************************************************************************/
 
#ifndef _MAC_AX_DBGPKG_H_
#define _MAC_AX_DBGPKG_H_
 
#include "../mac_def.h"
#include "../mac_ax.h"
#include "fwcmd.h"
#include "trx_desc.h"
#include "trxcfg.h"
#include "dle.h"
 
#define FW_RSVD_PLE_SIZE 0x800
#define RSVD_PLE_OFST_8852A 0x6f800
#define RSVD_PLE_OFST_8852B 0x2f800
#define RSVD_PLE_OFST_8852C 0x6f800
#define RSVD_PLE_OFST_8192XB 0x6f800
#define RSVD_PLE_OFST_8851B 0x2f800
#define RSVD_PLE_OFST_8851E 0x6f800
#define RSVD_PLE_OFST_8852D 0x6f800
#define RSVD_PLE_OFST_8852BT 0x6f800
#define FW_RSVD_PLE_DBG_SIZE 0x100
#define RSVD_PLE_OFST_DBG_START 0x400
#define STA_SCHED_MEM_SIZE 0x1200
#define RXPLD_FLTR_CAM_MEM_SIZE 0x200
#define SECURITY_CAM_MEM_SIZE 0x800
#define WOW_CAM_MEM_SIZE 0x240
#define ADDR_CAM_MEM_SIZE 0x4000
#define TXD_FIFO_SIZE 0x200
#define DBG_PORT_DUMP_DLY_US 10
#define FW_BACKTRACE_MAX_SIZE 512 // 8 * 64(entry)
#define FW_BACKTRACE_KEY 0xBACEBACE
#define FW_BACKTRACE_SIZE_OFST 4
#define FW_BACKTRACE_KEY_OFST 8
 
#define B_AX_AXIDMA_INT_SEL_SH 22
#define B_AX_AXIDMA_INT_SEL_MSK 0x7
 
#define TMAC_TX_CNT_NUM 11
#define RMAC_RX_CNT_NUM 37
#define TRX_CNT_REPT_CNT 5
#define TRX_CNT_REPT_DLY_US 10
#define TRX_CNT_READ_DLY_US 1
#define PTCL_ST_READ_DLY_US 1
#define PTCL_SEL_FSM_0 0x0
#define PTCL_SEL_FSM_1 0x1
#define PTCL_SEL_PHY_DBG 0x10
#define SCH_SEL_PREBKF_DBG_1 0x03
#define SCH_SEL_TX_NAV_ABORT_DBG 0x07
#define PTCL_DBG_DMP_CNT 5
#define SCH_DBG_DMP_CNT 5
#define TX_FLOW_DMP_NUM 10
#define TXFLOW_TRX_CNT_REPT_CNT 1
 
#define MAC_DBG_DMP_CNT 15
#define MAC_DBG_DUMP_DLY_US 10
 
#define DBG_SEL_FW_PROG_CNTR 0xF200F2
#define FW_PROG_CNTR_DMP_CNT 15
#define FW_PROG_CNTR_DMP_DLY_US 10
 
/* Wait for BCN parser idle shall consider RX beacon max time */
#define BCN_PSR_WAIT_CNT 900
#define BCN_PSR_WAIT_US 10
 
/* REG dump*/
#define MAC_PAGE_SRT        0
#define    MAC_PAGE_AON_END    0x4
#define    MAC_PAGE_TOP_END    0xF
#define    MAC_PAGE_HCI_SRT    0x10
#define    MAC_PAGE_HCI_END    0x1F
#define    MAC_PAGE_HAXI_SRT    0x10
#define    MAC_PAGE_HAXI_END    0x17
#define MAC_PAGE_PCIE_SRT    0x30
#define MAC_PAGE_PCIE_END    0x37
#define MAC_PAGE_USB_SRT    0x50
#define MAC_PAGE_USB_END    0x5F
#define MAC_PAGE_SDIO_SRT    0x40
#define MAC_PAGE_SDIO_END    0x47
#define MAC_PAGE_DMAC_SRT    0x80
#define    MAC_PAGE_DMAC_END    0x9F
#define    MAC_PAGE_CMAC0_SRT    0xC0
#define    MAC_PAGE_CMAC0_END    0xDF
#define    MAC_PAGE_CMAC1_SRT    0xE0
#define MAC_PAGE_END        0xFF
#define BB_PAGE_SRT        0x100
#define BB_PAGE_END        0x17F
#define IQK_PAGE_SRT        0x180
#define IQK_PAGE_END        0x1BF
#define RFC_PAGE_SRT        0x1C0
#define RFC_PAGE_END        0x1FF
 
/* STA scheduler */
#define SS_MACID_SH        8
#define SS_TX_LEN_MSK        0x1FFFFF
#define SS_CTRL1_R_TX_LEN    5
#define SS_CTRL1_R_NEXT_LINK    20
#define SS_WMM_NUM_8852A   4
#define SS_WMM_NUM_8852B   2
#define SS_WMM_NUM_8852C   4
#define SS_WMM_NUM_8192XB   4
#define SS_WMM_NUM_8851B   2
#define SS_WMM_NUM_8851E   4
#define SS_WMM_NUM_8852D   4
#define SS_WMM_NUM_8852BT   2
#define SS_UL_SUPPORT_8852A    1
#define SS_UL_SUPPORT_8852B    0
#define SS_UL_SUPPORT_8852C    1
#define SS_UL_SUPPORT_8192XB    1
#define SS_UL_SUPPORT_8851B    0
#define SS_UL_SUPPORT_8851E    1
#define SS_UL_SUPPORT_8852D    1
#define SS_UL_SUPPORT_8852BT    0
#define SS_FW_SUPPORT_8852A    1
#define SS_FW_SUPPORT_8852B    0
#define SS_FW_SUPPORT_8852C    1
#define SS_FW_SUPPORT_8192XB    1
#define SS_FW_SUPPORT_8851B    0
#define SS_FW_SUPPORT_8851E    1
#define SS_FW_SUPPORT_8852D    1
#define SS_FW_SUPPORT_8852BT    0
#define SS_POLL_UNEXPECTED    0xFFFFFFFF
 
/* MAC debug port */
#define CMAC_DMA_DBG_SEL_C0 0xA0
#define TMAC_DBG_SEL_C0 0xA5
#define RMAC_DBG_SEL_C0 0xA6
#define TRXPTCL_DBG_SEL_C0 0xA7
#define CMAC_DMA_DBG_SEL_C1 0xB0
#define TMAC_DBG_SEL_C1 0xB5
#define RMAC_DBG_SEL_C1 0xB6
#define TRXPTCL_DBG_SEL_C1 0xB7
#define PCIE_TXDMA_DBG_SEL 0x30
#define PCIE_RXDMA_DBG_SEL 0x31
#define PCIE_CVT_DBG_SEL 0x32
#define PCIE_EMAC04_DBG_SEL 0x33
#define PCIE_EMAC5_DBG_SEL 0x34
#define PCIE_EMAC6_DBG_SEL 0x35
#define PCIE_EMAC7_DBG_SEL 0x36
#define PCIE_PNP_IO_DBG_SEL 0x37
#define PCIE_EMAC814_DBG_SEL 0x38
#define PCIE_EMAC15_DBG_SEL 0x39
#define PCIE_EMAC16_DBG_SEL 0x3A
#define PCIE_EMAC17_DBG_SEL 0x3B
#define PCIE_EMAC18_DBG_SEL 0x3C
#define PCIE_IO_DBG_SEL 0x37
#define PCIE_MISC_DBG_SEL 0x38
#define PCIE_MISC2_DBG_SEL 0x00
#define USB2_PHY_DBG_SEL 0x40
#define USB2_SIE_DBG_SEL 0x41
#define USB2_UTMI_DBG_SEL 0x42
#define USB2_SIE_MMU_DBG_SEL 0x43
#define USB2_SIE_PCE_DBG_SEL 0x44
#define USB2_UTMI_IF_DBG_SEL 0x45
#define USB_WLTX_DBG_SEL 0x46
#define USB_WLRX_DBG_SEL 0x47
#define USB3_DBG_SEL 0x48
#define USB_SETUP_DBG_SEL 0x49
#define USB_WLTXDMA_DBG_SEL 0x4A
#define USB_WLRXDMA_DBG_SEL 0x4B
#define USB_AINST_DBG_SEL 0x4C
#define USB_MISC_DBG_SEL 0x4D
#define USB_BTTX_DBG_SEL 0x4E
#define USB2_BT_DBG_SEL 0x4F
#define HAXIDMA_DBG_SEL 0x70
#define PAXIDMA_DBG_SEL 0x71
#define DISPATCHER_DBG_SEL 0x80
#define STA_SCH_DBG_SEL    0x89
 
#define MAC_DBG_SEL 1
#define RMAC_CMAC_DBG_SEL 1
 
/* TRXPTCL dbg port sel */
#define TRXPTRL_DBG_SEL_TMAC 0
#define TRXPTRL_DBG_SEL_RMAC 1
 
#define MAC_AX_RX_CNT_NUM 48
#define MAC_AX_RX_CNT_IDX_MAX MAC_AX_RX_CNT_NUM
#define MAC_AX_RX_CNT_TYPE_NUM 5
 
/* the order is CCK, OFDM, HT, VHTSU, VHTMU, HESU, HEMU, HETB */
#define MAC_AX_RXCRC_OK_IDX \
   {3, 0, 6, 10, 14, 18, 22, 26}
#define MAC_AX_RXCRC_FAIL_IDX \
   {4, 1, 7, 11, 15, 19, 23, 27}
#define MAC_AX_RXPPDU_IDX \
   {MAC_AX_RX_CNT_IDX_MAX, MAC_AX_RX_CNT_IDX_MAX, 8, 12, 16, 20, 24, 28}
#define MAC_AX_RXFA_IDX \
   {5, 2, 9, 13, 17, 21, 25, 29}
 
#define READ_DBG_FS_REG() GET_FIELD(MAC_REG_R32(R_AX_UDM0), B_AX_UDM0_FS_CODE)
 
/**
 * @enum mac_ax_sram_dbg_sel
 *
 * @brief mac_ax_sram_dbg_sel
 *
 * @var mac_ax_sram_dbg_sel::CPU_LOCAL_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::WCPU_DATA_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::AXIDMA_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::STA_SCHED_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::RXPLD_FLTR_CAM_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::SEC_CAM_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::WOW_CAM_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::CMAC_TBL_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::ADDR_CAM_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::BSSID_CAM_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::BA_CAM_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::BCN_IE_CAM0_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::SHARED_BUF_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::DMAC_TBL_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::SHCUT_MACHDR_SEL
 * Please Place Description here.
 * @var mac_ax_sram_dbg_sel::BCN_IE_CAM1_SEL
 * Please Place Description here.
 */
enum mac_ax_sram_dbg_sel {
   CPU_LOCAL_SEL,
   WCPU_DATA_SEL,
   AXIDMA_SEL,
   STA_SCHED_SEL,
   RXPLD_FLTR_CAM_SEL,
   SEC_CAM_SEL,
   WOW_CAM_SEL,
   CMAC_TBL_SEL,
   ADDR_CAM_SEL,
   BSSID_CAM_SEL,
   BA_CAM_SEL,
   BCN_IE_CAM0_SEL,
   SHARED_BUF_SEL,
   DMAC_TBL_SEL,
   SHCUT_MACHDR_SEL,
   BCN_IE_CAM1_SEL,
   WD_PAGE_SEL,
};
 
/**
 * @struct mac_ax_fwdbgreg_offset
 * @brief mac_ax_fwdbgreg_offset
 *
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_SIGNATURE
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_SEQNUM
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_IDX
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_0
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_1
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_2
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_3
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_NOW_0
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_NOW_1
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_NOW_2
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_FWERR_NOW_3
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_L2_HALTINFO
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_L2_ERRADDR
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_FWDBGREG_L2_EPC
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_BKP_STR
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_BKP_DONE
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_RES_STR_WTM
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_RES_MAC_STR_WTM
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_RES_BB_STR_WTM
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_RES_RF_STR_WTM
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_RES_DONE_WTM
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_RES_DONE
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_COMMON_BCNEARLY
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_OPEN_RF_STR
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_OPEN_RF_DONE
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_TBTT
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_BCN_NO_HIT
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_COMMON_BCN_CNT
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_BCN_TO_CNT
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_SLEEP_STATUS
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_SLEEP_ERROR
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_SLEEP_INFO
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_OS_EXPECTED_IDLE_TIME
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_OS_BEFORE_SLEEP_TIME
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_OS_AFTER_SLEEP_TIME
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_OS_COMPLETE_TIME
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_WTM_SC
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_WTM_CNT
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WLAN_ERR_ERR_REC
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_TWT_ERR_ERR_REC
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_MPORT_ERR_REC
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_LPS_RF_BBRST_DBG_CNT
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WOW_CONFIG_INFO
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WOW_COMMON_DBG_INFO
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WOW_RX_WAKE_INFO
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WOW_AOAC_INFO
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WOW_RX_CNT_INFO
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WOW_RX_CNT_INFO_1
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_WOW_RX_CNT_INFO_2
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_DBGPKT_FAIL_INFO_1
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_DBGPKT_FAIL_INFO_2
 * Please Place Description here.
 * @var mac_ax_fwdbgreg_offset::R_TWT_TASK_CNT
 * Please Place Description here.
 */
enum mac_ax_fwdbgreg_offset {
   R_FWDBGREG_SIGNATURE        = 0x00,
   R_FWDBGREG_SEQNUM           = 0x04,
   //                            = 0x08
   R_FWDBGREG_FWERR_IDX        = 0x0C,
   R_FWDBGREG_FWERR_0          = 0x10,
   R_FWDBGREG_FWERR_1          = 0x14,
   R_FWDBGREG_FWERR_2          = 0x18,
   R_FWDBGREG_FWERR_3          = 0x1C,
   R_FWDBGREG_FWERR_NOW_0      = 0x20,
   R_FWDBGREG_FWERR_NOW_1      = 0x24,
   R_FWDBGREG_FWERR_NOW_2      = 0x28,
   R_FWDBGREG_FWERR_NOW_3      = 0x2C,
   R_FWDBGREG_L2_HALTINFO      = 0x30,
   R_FWDBGREG_L2_ERRADDR       = 0x34,
   R_FWDBGREG_L2_EPC           = 0x38,
   //R_RSVD                      = 0x3C,
   R_LPS_BKP_STR               = 0x40,
   R_LPS_BKP_DONE              = 0x44,
   R_LPS_RES_STR_WTM           = 0x48,
   R_LPS_RES_MAC_STR_WTM       = 0x4C,
   R_LPS_RES_BB_STR_WTM        = 0x50,
   R_LPS_RES_RF_STR_WTM        = 0x54,
   R_LPS_RES_DONE_WTM          = 0x58,
   R_LPS_RES_DONE              = 0x5C,
   R_COMMON_BCNEARLY           = 0x60,
   R_LPS_OPEN_RF_STR           = 0x64,
   R_LPS_OPEN_RF_DONE          = 0x68,
   R_LPS_TBTT                  = 0x6C,
   R_LPS_BCN_NO_HIT            = 0x70,
   R_LPS_RX_BCN                = 0x74,
   R_LPS_CLOSE_RF_STR          = 0x78,
   R_LPS_CLOSE_RF_DONE         = 0x7C,
   R_LPS_TIME_END              = 0x80,
   R_LPS_BCN_NO_HIT_CNT        = 0x84,
   R_COMMON_BCN_CNT            = 0x88,
   R_LPS_BCN_TO_CNT            = 0x8C,
   R_LPS_SLEEP_STATUS          = 0x90,
   R_LPS_SLEEP_ERROR           = 0x94,
   R_LPS_SLEEP_INFO            = 0x98,
   //R_RSVD                      = 0x9C,
   R_OS_EXPECTED_IDLE_TIME     = 0xA0,
   R_OS_BEFORE_SLEEP_TIME      = 0xA4,
   R_OS_AFTER_SLEEP_TIME       = 0xA8,
   R_OS_COMPLETE_TIME          = 0xAC,
   R_LPS_WTM_SC                = 0xB0,
   R_LPS_WTM_CNT               = 0xB4,
   R_IPS_PTCL_DBG              = 0xB8,
   //R_RSVD                      = 0xBC,
   R_WLAN_ERR_ERR_REC          = 0xC0,
   R_TWT_ERR_ERR_REC           = 0xC4,
   R_MPORT_ERR_REC             = 0xC8,
   R_LPS_RF_BBRST_DBG_CNT      = 0xCC,
   R_WOW_CONFIG_INFO           = 0xD0,
   R_WOW_COMMON_DBG_INFO       = 0xD4,
   R_WOW_RX_WAKE_INFO          = 0xD8,
   R_WOW_AOAC_INFO             = 0xDC,
   //R_RSVD                      = 0xE0,
   R_WOW_RX_CNT_INFO           = 0xE4,
   R_WOW_RX_CNT_INFO_1         = 0xE8,
   R_WOW_RX_CNT_INFO_2         = 0xEC,
   R_DBGPKT_FAIL_INFO_1        = 0xF0,
   R_DBGPKT_FAIL_INFO_2        = 0xF4,
   R_TWT_TASK_CNT              = 0xF8,
   R_WOW_COMMON_DBG_INFO_2     = 0xFC,
   R_EXCEPTION_RA0             = 0x100,
   R_EXCEPTION_RA1             = 0x104,
   R_EXCEPTION_RA2             = 0x108,
   R_EXCEPTION_RA3             = 0x10C,
   R_EXCEPTION_RA4             = 0x110,
   R_EXCEPTION_RA5             = 0x114,
   R_EXCEPTION_RA6             = 0x118,
   R_FWERROR_LAST
};
 
/**
 * @enum mac_ax_dle_dfi_sel
 *
 * @brief mac_ax_dle_dfi_sel
 *
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_FREEPG
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_QUOTA
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_PAGELLT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_PKTINFO
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_PREPKT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_NXTPKT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_QLNKTBL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_QEMPTY
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_FREEPG
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_QUOTA
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_PAGELLT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_PKTINFO
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_PREPKT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_NXTPKT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_QLNKTBL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_QEMPTY
 * Please Place Description here.
 */
enum mac_ax_dle_dfi_sel {
   MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_FREEPG = 0,
   MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_QUOTA,
   MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_PAGELLT,
   MAC_AX_DLE_DFI_SEL_WDE_BUFMGN_PKTINFO,
   MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_PREPKT,
   MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_NXTPKT,
   MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_QLNKTBL,
   MAC_AX_DLE_DFI_SEL_WDE_QUEMGN_QEMPTY,
   MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_FREEPG,
   MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_QUOTA,
   MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_PAGELLT,
   MAC_AX_DLE_DFI_SEL_PLE_BUFMGN_PKTINFO,
   MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_PREPKT,
   MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_NXTPKT,
   MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_QLNKTBL,
   MAC_AX_DLE_DFI_SEL_PLE_QUEMGN_QEMPTY,
 
   /* keep last */
   MAC_AX_DLE_DFI_SEL_LAST,
   MAC_AX_DLE_DFI_SEL_MAX = MAC_AX_DLE_DFI_SEL_LAST,
   MAC_AX_DLE_DFI_SEL_INVALID = MAC_AX_DLE_DFI_SEL_LAST,
};
 
/**
 * @struct mac_ax_dle_dfi_info
 * @brief mac_ax_dle_dfi_info
 *
 * @var mac_ax_dle_dfi_info::srt
 * Please Place Description here.
 * @var mac_ax_dle_dfi_info::end
 * Please Place Description here.
 * @var mac_ax_dle_dfi_info::inc_num
 * Please Place Description here.
 */
struct mac_ax_dle_dfi_info {
   u32 srt;
   u32 end;
   u32 inc_num;
};
 
/**
 * @enum mac_ax_dbg_port_sel
 *
 * @brief mac_ax_dbg_port_sel
 *
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PTCL_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_SCH_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TMAC_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_RMAC_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_RMACST_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_RMAC_PLCP_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TRXPTCL_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TX_INFOL_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TX_INFOH_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXTF_INFOL_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXTF_INFOH_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_CMAC_DMA0_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_CMAC_DMA1_C0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PTCL_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_SCH_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TMAC_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_RMAC_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_RMACST_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_RMAC_PLCP_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TRXPTCL_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TX_INFOL_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TX_INFOH_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXTF_INFOL_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXTF_INFOH_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_CMAC_DMA0_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_CMAC_DMA1_C1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PKTINFO
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXPKT_CTRL0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXPKT_CTRL1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXPKT_CTRL2
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXPKT_CTRL3
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_TXPKT_CTRL4
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_TXDMA
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_RXDMA
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_CVT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC04
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC5
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC6
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC7
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_PNP_IO
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC814
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC15
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC16
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC17
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_PCIE_EMAC18
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB2_PHY
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB2_SIE
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB2_UTMI
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB2_SIE_MMU
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB2_SIE_PCE
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB2_UTMI_IF
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_WLTX
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_WLRX
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB3
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_SETUP
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_WLTX_DMA
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_WLRX_DMA
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_AINST
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_MISC
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB_BTTX
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_USB2_BT
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX2
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX3
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX4
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX5
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX6
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX7
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX8
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX9
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXA
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXB
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXC
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXD
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX3
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX4
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX5
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX6
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX7
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX8
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX9
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX2
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX3
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_RX_P0
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_CDT_RX_P1
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_STF_CTRL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_ADDR_CTRL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_WDE_INTF
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_PLE_INTF
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_DSPT_FLOW_CTRL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_AXI_TXDMA_CTRL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_AXI_RXDMA_CTRL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_AXI_MST_WLAN
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_AXI_INT_WLAN
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_AXI_PAGE_FLOW_CTRL
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_LAST
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_MAX
 * Please Place Description here.
 * @var mac_ax_dbg_port_sel::MAC_AX_DBG_PORT_SEL_INVALID
 * Please Place Description here.
 */
enum mac_ax_dbg_port_sel {
   /* CMAC 0 related */
   MAC_AX_DBG_PORT_SEL_PTCL_C0 = 0,
   MAC_AX_DBG_PORT_SEL_SCH_C0,
   MAC_AX_DBG_PORT_SEL_TMAC_C0,
   MAC_AX_DBG_PORT_SEL_RMAC_C0,
   MAC_AX_DBG_PORT_SEL_RMACST_C0,
   MAC_AX_DBG_PORT_SEL_RMAC_PLCP_C0,
   MAC_AX_DBG_PORT_SEL_TRXPTCL_C0,
   MAC_AX_DBG_PORT_SEL_TX_INFOL_C0,
   MAC_AX_DBG_PORT_SEL_TX_INFOH_C0,
   MAC_AX_DBG_PORT_SEL_TXTF_INFOL_C0,
   MAC_AX_DBG_PORT_SEL_TXTF_INFOH_C0,
   MAC_AX_DBG_PORT_SEL_CMAC_DMA0_C0,
   MAC_AX_DBG_PORT_SEL_CMAC_DMA1_C0,
   MAC_AX_DBG_PORT_SEL_CMAC_DMA2_C0,
   /* CMAC 1 related */
   MAC_AX_DBG_PORT_SEL_PTCL_C1,
   MAC_AX_DBG_PORT_SEL_SCH_C1,
   MAC_AX_DBG_PORT_SEL_TMAC_C1,
   MAC_AX_DBG_PORT_SEL_RMAC_C1,
   MAC_AX_DBG_PORT_SEL_RMACST_C1,
   MAC_AX_DBG_PORT_SEL_RMAC_PLCP_C1,
   MAC_AX_DBG_PORT_SEL_TRXPTCL_C1,
   MAC_AX_DBG_PORT_SEL_TX_INFOL_C1,
   MAC_AX_DBG_PORT_SEL_TX_INFOH_C1,
   MAC_AX_DBG_PORT_SEL_TXTF_INFOL_C1,
   MAC_AX_DBG_PORT_SEL_TXTF_INFOH_C1,
   MAC_AX_DBG_PORT_SEL_CMAC_DMA0_C1,
   MAC_AX_DBG_PORT_SEL_CMAC_DMA1_C1,
   MAC_AX_DBG_PORT_SEL_CMAC_DMA2_C1,
   /* DLE related */
   MAC_AX_DBG_PORT_SEL_WDE_BUFMGN_CTL,
   MAC_AX_DBG_PORT_SEL_WDE_BUFMGN_ARB,
   MAC_AX_DBG_PORT_SEL_WDE_QUEMGN_CTL,
   MAC_AX_DBG_PORT_SEL_WDE_QUEMGN_INFO,
   MAC_AX_DBG_PORT_SEL_WDE_QUEMGN_ARB,
   MAC_AX_DBG_PORT_SEL_WDE_PORT0,
   MAC_AX_DBG_PORT_SEL_WDE_PORT1,
   MAC_AX_DBG_PORT_SEL_WDE_PORT3,
   MAC_AX_DBG_PORT_SEL_WDE_PORT4,
   MAC_AX_DBG_PORT_SEL_WDE_PORT6,
   MAC_AX_DBG_PORT_SEL_WDE_PORT7,
   MAC_AX_DBG_PORT_SEL_PLE_BUFMGN_CTL,
   MAC_AX_DBG_PORT_SEL_PLE_BUFMGN_ARB,
   MAC_AX_DBG_PORT_SEL_PLE_QUEMGN_CTL,
   MAC_AX_DBG_PORT_SEL_PLE_QUEMGN_INFO,
   MAC_AX_DBG_PORT_SEL_PLE_QUEMGN_ARB,
   MAC_AX_DBG_PORT_SEL_PLE_PORT0,
   MAC_AX_DBG_PORT_SEL_PLE_PORT1,
   MAC_AX_DBG_PORT_SEL_PLE_PORT2,
   MAC_AX_DBG_PORT_SEL_PLE_PORT2_1,
   MAC_AX_DBG_PORT_SEL_PLE_PORT3,
   MAC_AX_DBG_PORT_SEL_PLE_PORT4,
   MAC_AX_DBG_PORT_SEL_PLE_PORT5,
   MAC_AX_DBG_PORT_SEL_PLE_PORT6,
   /* WDRLS related */
   MAC_AX_DBG_PORT_SEL_WDRLS_CTL,
   MAC_AX_DBG_PORT_SEL_WDRLS_RPTGEN0,
   MAC_AX_DBG_PORT_SEL_WDRLS_RPTGEN1,
   MAC_AX_DBG_PORT_SEL_WDRLS_PLED_CH0,
   MAC_AX_DBG_PORT_SEL_WDRLS_PLED_CH1,
   /* TXPKT_CTRL related */
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_FETPKT,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_CMDPSR,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_CMACDMAIF,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_PRELD0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_PRELD1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT0_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT0_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT1_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT1_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT2_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT2_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT3_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT3_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT4_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT4_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT5_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT5_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT6_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT6_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT7_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B0_UNIT7_1,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B1_CMDPSR,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B1_CMACDMAIF,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B1_UNIT0_0,
   MAC_AX_DBG_PORT_SEL_TXPKTCTRL_B1_UNIT0_1,
   MAC_AX_DBG_PORT_SEL_PKTINFO,
   MAC_AX_DBG_PORT_SEL_MPDUINFO_B0,
   MAC_AX_DBG_PORT_SEL_MPDUINFO_B1,
   MAC_AX_DBG_PORT_SEL_PRELD_B0,
   MAC_AX_DBG_PORT_SEL_PRELD_B1,
   /* PCIE related */
   MAC_AX_DBG_PORT_SEL_PCIE_TXDMA,
   MAC_AX_DBG_PORT_SEL_PCIE_RXDMA,
   MAC_AX_DBG_PORT_SEL_PCIE_CVT,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC04,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC5,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC6,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC7,
   MAC_AX_DBG_PORT_SEL_PCIE_PNP_IO,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC814,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC15,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC16,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC17,
   MAC_AX_DBG_PORT_SEL_PCIE_EMAC18,
   /* USB related */
   MAC_AX_DBG_PORT_SEL_USB2_PHY,
   MAC_AX_DBG_PORT_SEL_USB2_SIE,
   MAC_AX_DBG_PORT_SEL_USB2_UTMI,
   MAC_AX_DBG_PORT_SEL_USB2_SIE_MMU,
   MAC_AX_DBG_PORT_SEL_USB2_SIE_PCE,
   MAC_AX_DBG_PORT_SEL_USB2_UTMI_IF,
   MAC_AX_DBG_PORT_SEL_USB_WLTX,
   MAC_AX_DBG_PORT_SEL_USB_WLRX,
   MAC_AX_DBG_PORT_SEL_USB3,
   MAC_AX_DBG_PORT_SEL_USB_SETUP,
   MAC_AX_DBG_PORT_SEL_USB_WLTX_DMA,
   MAC_AX_DBG_PORT_SEL_USB_WLRX_DMA,
   MAC_AX_DBG_PORT_SEL_USB_AINST,
   MAC_AX_DBG_PORT_SEL_USB_MISC,
   MAC_AX_DBG_PORT_SEL_USB_BTTX,
   MAC_AX_DBG_PORT_SEL_USB2_BT,
   /* DISPATCHER related */
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX0,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX1,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX2,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX3,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX4,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX5,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX6,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX7,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX8,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TX9,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXA,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXB,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXC,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXD,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXE,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_TXF,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX0,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX1,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX3,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX4,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX5,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX6,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX7,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX8,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TX9,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TXA,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TXB,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_TXC,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX0,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX1,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX2,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX3,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX4,
   MAC_AX_DBG_PORT_SEL_DSPT_HDT_RX5,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_RX_P0,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_RX_P0_0,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_RX_P0_1,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_RX_P0_2,
   MAC_AX_DBG_PORT_SEL_DSPT_CDT_RX_P1,
   MAC_AX_DBG_PORT_SEL_DSPT_STF_CTRL,
   MAC_AX_DBG_PORT_SEL_DSPT_ADDR_CTRL,
   MAC_AX_DBG_PORT_SEL_DSPT_WDE_INTF,
   MAC_AX_DBG_PORT_SEL_DSPT_PLE_INTF,
   MAC_AX_DBG_PORT_SEL_DSPT_FLOW_CTRL,
   /*AXIDMAC related*/
   MAC_AX_DBG_PORT_SEL_AXI_TXDMA_CTRL,
   MAC_AX_DBG_PORT_SEL_AXI_RXDMA_CTRL,
   MAC_AX_DBG_PORT_SEL_AXI_MST_WLAN,
   MAC_AX_DBG_PORT_SEL_AXI_INT_WLAN,
   MAC_AX_DBG_PORT_SEL_AXI_PAGE_FLOW_CTRL,
   /*PAXIDMA related*/
   MAC_AX_DBG_PORT_SEL_PAXI_TXDMA,
   MAC_AX_DBG_PORT_SEL_PAXI_RXDMA,
   MAC_AX_DBG_PORT_SEL_PAXI_MST,
   MAC_AX_DBG_PORT_SEL_PAXI_INT,
   /*HAXIDMA related*/
   MAC_AX_DBG_PORT_SEL_HAXI_TXDMA,
   MAC_AX_DBG_PORT_SEL_HAXI_RXDMA,
   MAC_AX_DBG_PORT_SEL_HAXI_MST,
   MAC_AX_DBG_PORT_SEL_HAXI_INT,
   /*STA shceduler related*/
   MAC_AX_DBG_PORT_SEL_STA_SCH,
 
   /* keep last */
   MAC_AX_DBG_PORT_SEL_LAST,
   MAC_AX_DBG_PORT_SEL_MAX = MAC_AX_DBG_PORT_SEL_LAST,
   MAC_AX_DBG_PORT_SEL_INVALID = MAC_AX_DBG_PORT_SEL_LAST,
};
 
struct ss_link_info {
   u8 wmm;
   u8 ac;
   u8 ul;
};
 
/**
 * @struct iecam_cfg_info
 * @brief iecam_cfg_info
 *
 * @var iecam_cfg_info::camctrl_bkp
 * Please Place Description here.
 * @var iecam_cfg_info::ioctrl_bkp
 * Please Place Description here.
 * @var iecam_cfg_info::rbp_bkp
 * Please Place Description here.
 */
struct iecam_cfg_info {
   u16 camctrl_bkp;
   u16 ioctrl_bkp;
   u32 rbp_bkp;
};
 
struct fw_backtrace_info {
   u32 ra;
   u32 sp;
};
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_fwcmd_lb
 *
 * @param *adapter
 * @param len
 * @param burst
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_fwcmd_lb(struct mac_ax_adapter *adapter, u32 len, u8 burst);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief c2h_sys_cmd_path
 *
 * @param *adapter
 * @param *buf
 * @param len
 * @param *info
 * @return Please Place Description here.
 * @retval u32
 */
u32 c2h_sys_cmd_path(struct mac_ax_adapter *adapter, u8 *buf, u32 len,
            struct rtw_c2h_info *info);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief c2h_sys_plat_autotest
 *
 * @param *adapter
 * @param *buf
 * @param len
 * @param *info
 * @return Please Place Description here.
 * @retval u32
 */
u32 c2h_sys_plat_autotest(struct mac_ax_adapter *adapter,  u8 *buf, u32 len,
             struct rtw_c2h_info *info);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief iecam_aces_cfg
 *
 * @param *adapter
 * @param band
 * @param en
 * @param *info
 * @return Please Place Description here.
 * @retval u32
 */
u32 iecam_aces_cfg(struct mac_ax_adapter *adapter, u8 band, u8 en,
          struct iecam_cfg_info *info);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_mem_dump
 *
 * @param *adapter
 * @param sel
 * @param strt_addr
 * @param *buf
 * @param len
 * @param dbg_path
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_mem_dump(struct mac_ax_adapter *adapter, enum mac_ax_mem_sel sel,
        u32 strt_addr, u8 *buf, u32 len, u32 dbg_path);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_get_mem_size
 *
 * @param *adapter
 * @param sel
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_get_mem_size(struct mac_ax_adapter *adapter, enum mac_ax_mem_sel sel);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_reg_dump
 *
 * @param *adapter
 * @param sel
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_reg_dump(struct mac_ax_adapter *adapter, enum mac_ax_reg_sel sel);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_dbg_status_dump
 *
 * @param *adapter
 * @param *val
 * @param *en
 * @return Please Place Description here.
 * @retval void
 */
void mac_dbg_status_dump(struct mac_ax_adapter *adapter,
            struct mac_ax_dbgpkg *val,
            struct mac_ax_dbgpkg_en *en);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_sram_dbg_write
 *
 * @param *adapter
 * @param offset
 * @param val
 * @param sel
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_sram_dbg_write(struct mac_ax_adapter *adapter, u32 offset,
              u32 val, enum mac_ax_sram_dbg_sel sel);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_sram_dbg_read
 *
 * @param *adapter
 * @param offset
 * @param sel
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_sram_dbg_read(struct mac_ax_adapter *adapter, u32 offset,
             enum mac_ax_sram_dbg_sel sel);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_rx_cnt
 *
 * @param *adapter
 * @param *rxcnt
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_rx_cnt(struct mac_ax_adapter *adapter,
          struct mac_ax_rx_cnt *rxcnt);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_dump_fw_rsvd_ple
 *
 * @param *adapter
 * @param **buf
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_dump_fw_rsvd_ple(struct mac_ax_adapter *adapter, u8 **buf);
/**
 * @}
 * @}
 */
 
/**
 * @brief mac_dump_ple_dbg_page
 *
 * @param *adapter
 * @param page_num
 * @return Please Place Description here.
 * @retval void
 */
void mac_dump_ple_dbg_page(struct mac_ax_adapter *adapter, u8 page_num);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_fw_dbg_dump
 *
 * @param *adapter
 * @param **buf
 * @param *en
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_fw_dbg_dump(struct mac_ax_adapter *adapter,
           u8 **buf,
           struct mac_ax_fwdbg_en *en);
/**
 * @}
 * @}
 */
u32 fw_st_dbg_dump(struct mac_ax_adapter *adapter);
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_event_notify
 * for Sta mode debug usage
 * @param *adapter
 * @param **buf
 * @param *en
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_event_notify(struct mac_ax_adapter *adapter, enum phl_msg_evt_id id,
            u8 band);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
 
/**
 * @brief mac_fwdbg_lock
 * lock or unlock fwdbgreg
 * @param *adapter
 * @param lock
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_fw_dbg_dle_cfg(struct mac_ax_adapter *adapter, bool lock);
/**
 * @}
 * @}
 */
 
/**
 * @brief pltfm_dbg_dump
 * dump cpu platform for dbg
 * @param *adapter
 */
void pltfm_dbg_dump(struct mac_ax_adapter *adapter);
 
/**
 * @}
 * @}
 */
/**
 * @brief mac_get_fw_status
 * get fw status
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
 
u32 mac_get_fw_status(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief dbg_port_dump
 * get mac debug port dump
 * @param *adapter
 * @param *sel
 * @return Please Place Description here.
 * @retval u32
 */
u32 dbg_port_dump(struct mac_ax_adapter *adapter, u32 sel);
/**
 * @}
 * @}
 */
 
/**
 * @brief tx_cnt_dump
 * get mac tx status dump
 * @param *adapter
 * @param *band
 * @param *loop_num
 * @return Please Place Description here.
 * @retval u32
 */
u32 tx_cnt_dump(struct mac_ax_adapter *adapter, u8 band, u32 loop_num);
/**
 * @}
 * @}
 */
 
/**
 * @brief rx_cnt_dump
 * get mac rx status dump
 * @param *adapter
 * @param *band
 * @param *loop_num
 * @return Please Place Description here.
 * @retval u32
 */
u32 rx_cnt_dump(struct mac_ax_adapter *adapter, u8 band, u32 loop_num);
/**
 * @}
 * @}
 */
 
/**
 * @brief dle_dbg_dump
 * get mac dle dbg dump
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
u32 dle_dbg_dump(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief chk_dle_dfi_valid
 * check dle dfi status
 * @param *adapter
 * @param *dbg_sel
 * @return Please Place Description here.
 * @retval u32
 */
u8 chk_dle_dfi_valid(struct mac_ax_adapter *adapter, u32 dbg_sel);
/**
 * @}
 * @}
 */
 
/**
 * @brief dle_dfi_dump
 * mac dle dfi status
 * @param *adapter
 * @param *dbg_sel
 * @return Please Place Description here.
 * @retval u32
 */
u32 dle_dfi_dump(struct mac_ax_adapter *adapter, u32 sel);
/**
 * @}
 * @}
 */
 
/**
 * @brief rsvd_ple_dump
 * mac rsvd ple dump
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
u32 rsvd_ple_dump(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief ss_dbgpkg
 * mac station scheduler dbg
 * @param *adapter
 * @param *mac_ax_dbgpkg
 * @return Please Place Description here.
 * @retval u32
 */
u32 ss_dbgpkg(struct mac_ax_adapter *adapter, struct mac_ax_dbgpkg *val);
/**
 * @}
 * @}
 */
 
/**
 * @brief mac_tx_flow_dbg
 * mac tx flow debug
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_tx_flow_dbg(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief print_dbg_port
 * print_dbg_port
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
void print_dbg_port(struct mac_ax_adapter *adapter,
           struct mac_ax_dbg_port_info *info);
/**
 * @}
 * @}
 */
 
/**
 * @addtogroup Common
 * @{
 * @addtogroup DebugPackage
 * @{
 */
/**
 * @brief mac_get_ple_dbg_addr
 * print_dbg_port
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_get_ple_dbg_addr(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief fw_pc_dbg_dump_ax
 *
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
u32 fw_pc_dbg_dump_ax(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief mac_test_l12
 *
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_test_l12(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief c2h_pcie_l12_test
 *
 * @param *adapter
 * @param *buf
 * @param len
 * @param *info
 * @return Please Place Description here.
 * @retval u32
 */
u32 c2h_pcie_l12_test(struct mac_ax_adapter *adapter, u8 *buf, u32 len,
             struct rtw_c2h_info *info);
/**
 * @}
 * @}
 */
 
/**
 * @brief mac_get_test_l12_done
 *
 * @param *adapter
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_get_test_l12_done(struct mac_ax_adapter *adapter);
/**
 * @}
 * @}
 */
 
/**
 * @brief mac_get_test_l12_rpt
 *
 * @param *adapter
 * @param *test_l12_status_code
 * @return Please Place Description here.
 * @retval u32
 */
u32 mac_get_test_l12_rpt(struct mac_ax_adapter *adapter, u32 *test_l12_status_code);
/**
 * @}
 * @}
 */
 
u32 mac_dle_status_dump(struct mac_ax_adapter *adapter);
 
u32 mac_wdt_log(struct mac_ax_adapter *adapter);
#endif