hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
/******************************************************************************
 *
 * Copyright(c) 2007 - 2017 Realtek Corporation.
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms of version 2 of the GNU General Public License as
 * published by the Free Software Foundation.
 *
 * This program is distributed in the hope that it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
 * more details.
 *
 *****************************************************************************/
#define _RTL8703B_PHYCFG_C_
 
#include <rtl8703b_hal.h>
 
 
/*---------------------------Define Local Constant---------------------------*/
/* Channel switch:The size of command tables for switch channel*/
#define MAX_PRECMD_CNT 16
#define MAX_RFDEPENDCMD_CNT 16
#define MAX_POSTCMD_CNT 16
 
#define MAX_DOZE_WAITING_TIMES_9x 64
 
/*---------------------------Define Local Constant---------------------------*/
 
 
/*------------------------Define global variable-----------------------------*/
 
/*------------------------Define local variable------------------------------*/
 
 
/*--------------------Define export function prototype-----------------------*/
/* Please refer to header file
 *--------------------Define export function prototype-----------------------*/
 
/*----------------------------Function Body----------------------------------*/
/*
 * 1. BB register R/W API
 *   */
 
/**
* Function:    phy_CalculateBitShift
*
* OverView:    Get shifted position of the BitMask
*
* Input:
*            u32        BitMask,
*
* Output:    none
* Return:        u32        Return the shift bit bit position of the mask
*/
static    u32
phy_CalculateBitShift(
   u32 BitMask
)
{
   u32 i;
 
   for (i = 0; i <= 31; i++) {
       if (((BitMask >> i) &  0x1) == 1)
           break;
   }
 
   return i;
}
 
 
/**
* Function:    PHY_QueryBBReg
*
* OverView:    Read "sepcific bits" from BB register
*
* Input:
*            PADAPTER        Adapter,
*            u32            RegAddr,        //The target address to be readback
*            u32            BitMask        //The target bit position in the target address
*                                        //to be readback
* Output:    None
* Return:        u32            Data            //The readback register value
* Note:        This function is equal to "GetRegSetting" in PHY programming guide
*/
u32
PHY_QueryBBReg_8703B(
       PADAPTER    Adapter,
       u32        RegAddr,
       u32        BitMask
)
{
   u32    ReturnValue = 0, OriginalValue, BitShift;
   u16    BBWaitCounter = 0;
 
#if (DISABLE_BB_RF == 1)
   return 0;
#endif
 
 
   OriginalValue = rtw_read32(Adapter, RegAddr);
   BitShift = phy_CalculateBitShift(BitMask);
   ReturnValue = (OriginalValue & BitMask) >> BitShift;
 
   return ReturnValue;
 
}
 
 
/**
* Function:    PHY_SetBBReg
*
* OverView:    Write "Specific bits" to BB register (page 8~)
*
* Input:
*            PADAPTER        Adapter,
*            u32            RegAddr,        //The target address to be modified
*            u32            BitMask        //The target bit position in the target address
*                                        //to be modified
*            u32            Data            //The new register value in the target bit position
*                                        //of the target address
*
* Output:    None
* Return:        None
* Note:        This function is equal to "PutRegSetting" in PHY programming guide
*/
 
void
PHY_SetBBReg_8703B(
       PADAPTER    Adapter,
       u32        RegAddr,
       u32        BitMask,
       u32        Data
)
{
   HAL_DATA_TYPE    *pHalData        = GET_HAL_DATA(Adapter);
   /* u16            BBWaitCounter    = 0; */
   u32            OriginalValue, BitShift;
 
#if (DISABLE_BB_RF == 1)
   return;
#endif
 
 
   if (BitMask != bMaskDWord) { /* if not "double word" write */
       OriginalValue = rtw_read32(Adapter, RegAddr);
       BitShift = phy_CalculateBitShift(BitMask);
       Data = ((OriginalValue & (~BitMask)) | ((Data << BitShift) & BitMask));
   }
 
   rtw_write32(Adapter, RegAddr, Data);
 
}
 
 
/*
 * 2. RF register R/W API
 *   */
static    u32
phy_RFSerialRead_8703B(
       PADAPTER            Adapter,
       enum rf_path            eRFPath,
       u32                Offset
)
{
   u32                        retValue = 0;
   HAL_DATA_TYPE                *pHalData = GET_HAL_DATA(Adapter);
   BB_REGISTER_DEFINITION_T    *pPhyReg = &pHalData->PHYRegDef[eRFPath];
   u32                        NewOffset;
   u32                        tmplong, tmplong2;
   u8                    RfPiEnable = 0;
   u32                        MaskforPhySet = 0;
   int i = 0;
 
   _enter_critical_mutex(&(adapter_to_dvobj(Adapter)->rf_read_reg_mutex) , NULL);
   /*  */
   /* Make sure RF register offset is correct */
   /*  */
   Offset &= 0xff;
 
   NewOffset = Offset;
 
   if (eRFPath == RF_PATH_A) {
       tmplong2 = phy_query_bb_reg(Adapter, rFPGA0_XA_HSSIParameter2 | MaskforPhySet, bMaskDWord);
       tmplong2 = (tmplong2 & (~bLSSIReadAddress)) | (NewOffset << 23) | bLSSIReadEdge;    /* T65 RF */
       phy_set_bb_reg(Adapter, rFPGA0_XA_HSSIParameter2 | MaskforPhySet, bMaskDWord, tmplong2 & (~bLSSIReadEdge));
   } else {
       tmplong2 = phy_query_bb_reg(Adapter, rFPGA0_XB_HSSIParameter2 | MaskforPhySet, bMaskDWord);
       tmplong2 = (tmplong2 & (~bLSSIReadAddress)) | (NewOffset << 23) | bLSSIReadEdge;    /* T65 RF */
       phy_set_bb_reg(Adapter, rFPGA0_XB_HSSIParameter2 | MaskforPhySet, bMaskDWord, tmplong2 & (~bLSSIReadEdge));
   }
 
   tmplong2 = phy_query_bb_reg(Adapter, rFPGA0_XA_HSSIParameter2 | MaskforPhySet, bMaskDWord);
   phy_set_bb_reg(Adapter, rFPGA0_XA_HSSIParameter2 | MaskforPhySet, bMaskDWord, tmplong2 & (~bLSSIReadEdge));
   phy_set_bb_reg(Adapter, rFPGA0_XA_HSSIParameter2 | MaskforPhySet, bMaskDWord, tmplong2 | bLSSIReadEdge);
 
   rtw_udelay_os(10);
 
   for (i = 0; i < 2; i++)
       rtw_udelay_os(MAX_STALL_TIME);
   rtw_udelay_os(10);
 
   if (eRFPath == RF_PATH_A)
       RfPiEnable = (u8)phy_query_bb_reg(Adapter, rFPGA0_XA_HSSIParameter1 | MaskforPhySet, BIT8);
   else if (eRFPath == RF_PATH_B)
       RfPiEnable = (u8)phy_query_bb_reg(Adapter, rFPGA0_XB_HSSIParameter1 | MaskforPhySet, BIT8);
 
   if (RfPiEnable) {
       /* Read from BBreg8b8, 12 bits for 8190, 20bits for T65 RF */
       retValue = phy_query_bb_reg(Adapter, pPhyReg->rfLSSIReadBackPi | MaskforPhySet, bLSSIReadBackData);
 
       /* RT_DISP(FINIT, INIT_RF, ("Readback from RF-PI : 0x%x\n", retValue)); */
   } else {
       /* Read from BBreg8a0, 12 bits for 8190, 20 bits for T65 RF */
       retValue = phy_query_bb_reg(Adapter, pPhyReg->rfLSSIReadBack | MaskforPhySet, bLSSIReadBackData);
 
       /* RT_DISP(FINIT, INIT_RF,("Readback from RF-SI : 0x%x\n", retValue)); */
   }
   _exit_critical_mutex(&(adapter_to_dvobj(Adapter)->rf_read_reg_mutex) , NULL);
   return retValue;
 
}
 
/**
* Function:    phy_RFSerialWrite_8703B
*
* OverView:    Write data to RF register (page 8~)
*
* Input:
*            PADAPTER        Adapter,
           enum rf_path            eRFPath,    //Radio path of A/B/C/D
*            u32            Offset,        //The target address to be read
*            u32            Data            //The new register Data in the target bit position
*                                        //of the target to be read
*
* Output:    None
* Return:        None
* Note:        Threre are three types of serial operations:
*            1. Software serial write
*            2. Hardware LSSI-Low Speed Serial Interface
*            3. Hardware HSSI-High speed
*            serial write. Driver need to implement (1) and (2).
*            This function is equal to the combination of RF_ReadReg() and  RFLSSIRead()
 *
 * Note:          For RF8256 only
 *             The total count of RTL8256(Zebra4) register is around 36 bit it only employs
 *             4-bit RF address. RTL8256 uses "register mode control bit" (Reg00[12], Reg00[10])
 *             to access register address bigger than 0xf. See "Appendix-4 in PHY Configuration
 *             programming guide" for more details.
 *             Thus, we define a sub-finction for RTL8526 register address conversion
 *               ===========================================================
 *             Register Mode        RegCTL[1]        RegCTL[0]        Note
 *                                (Reg00[12])        (Reg00[10])
 *               ===========================================================
 *             Reg_Mode0                0                x            Reg 0 ~15(0x0 ~ 0xf)
 *               ------------------------------------------------------------------
 *             Reg_Mode1                1                0            Reg 16 ~30(0x1 ~ 0xf)
 *               ------------------------------------------------------------------
 *             Reg_Mode2                1                1            Reg 31 ~ 45(0x1 ~ 0xf)
 *               ------------------------------------------------------------------
 *
 *    2008/09/02    MH    Add 92S RF definition
 *
 *
 *
*/
static    void
phy_RFSerialWrite_8703B(
       PADAPTER            Adapter,
       enum rf_path            eRFPath,
       u32                Offset,
       u32                Data
)
{
   u32                        DataAndAddr = 0;
   HAL_DATA_TYPE                *pHalData = GET_HAL_DATA(Adapter);
   BB_REGISTER_DEFINITION_T    *pPhyReg = &pHalData->PHYRegDef[eRFPath];
   u32                        NewOffset;
 
   Offset &= 0xff;
 
   /*  */
   /* Shadow Update */
   /*  */
   /* PHY_RFShadowWrite(Adapter, eRFPath, Offset, Data); */
 
   /*  */
   /* Switch page for 8256 RF IC */
   /*  */
   NewOffset = Offset;
 
   /*  */
   /* Put write addr in [5:0]  and write data in [31:16] */
   /*  */
   /* DataAndAddr = (Data<<16) | (NewOffset&0x3f); */
   DataAndAddr = ((NewOffset << 20) | (Data & 0x000fffff)) & 0x0fffffff;    /* T65 RF */
 
   /*  */
   /* Write Operation */
   /*  */
   phy_set_bb_reg(Adapter, pPhyReg->rf3wireOffset, bMaskDWord, DataAndAddr);
   /* RTPRINT(FPHY, PHY_RFW, ("RFW-%d Addr[0x%lx]=0x%lx\n", eRFPath, pPhyReg->rf3wireOffset, DataAndAddr)); */
 
}
 
 
/**
* Function:    PHY_QueryRFReg
*
* OverView:    Query "Specific bits" to RF register (page 8~)
*
* Input:
*            PADAPTER        Adapter,
           enum rf_path            eRFPath,    //Radio path of A/B/C/D
*            u32            RegAddr,        //The target address to be read
*            u32            BitMask        //The target bit position in the target address
*                                        //to be read
*
* Output:    None
* Return:        u32            Readback value
* Note:        This function is equal to "GetRFRegSetting" in PHY programming guide
*/
u32
PHY_QueryRFReg_8703B(
       PADAPTER            Adapter,
       enum rf_path            eRFPath,
       u32                RegAddr,
       u32                BitMask
)
{
   u32 Original_Value, Readback_Value, BitShift;
 
        if (eRFPath >= MAX_RF_PATH)
                return 0;
 
#if (DISABLE_BB_RF == 1)
   return 0;
#endif
 
   Original_Value = phy_RFSerialRead_8703B(Adapter, eRFPath, RegAddr);
 
   BitShift =  phy_CalculateBitShift(BitMask);
   Readback_Value = (Original_Value & BitMask) >> BitShift;
 
   return Readback_Value;
}
 
/**
* Function:    PHY_SetRFReg
*
* OverView:    Write "Specific bits" to RF register (page 8~)
*
* Input:
*            PADAPTER        Adapter,
           enum rf_path            eRFPath,    //Radio path of A/B/C/D
*            u32            RegAddr,        //The target address to be modified
*            u32            BitMask        //The target bit position in the target address
*                                        //to be modified
*            u32            Data            //The new register Data in the target bit position
*                                        //of the target address
*
* Output:    None
* Return:        None
* Note:        This function is equal to "PutRFRegSetting" in PHY programming guide
*/
void
PHY_SetRFReg_8703B(
       PADAPTER            Adapter,
       enum rf_path                eRFPath,
       u32                RegAddr,
       u32                BitMask,
       u32                Data
)
{
   u32        Original_Value, BitShift;
 
        if (eRFPath >= MAX_RF_PATH)
                return;
 
#if (DISABLE_BB_RF == 1)
   return;
#endif
 
   /* RF data is 12 bits only */
   if (BitMask != bRFRegOffsetMask) {
       Original_Value = phy_RFSerialRead_8703B(Adapter, eRFPath, RegAddr);
       BitShift =  phy_CalculateBitShift(BitMask);
       Data = ((Original_Value & (~BitMask)) | (Data << BitShift));
   }
 
   phy_RFSerialWrite_8703B(Adapter, eRFPath, RegAddr, Data);
}
 
 
/*
 * 3. Initial MAC/BB/RF config by reading MAC/BB/RF txt.
 *   */
 
 
/*-----------------------------------------------------------------------------
 * Function:    PHY_MACConfig8192C
 *
 * Overview:    Condig MAC by header file or parameter file.
 *
 * Input:       NONE
 *
 * Output:      NONE
 *
 * Return:      NONE
 *
 * Revised History:
 *  When        Who        Remark
 *  08/12/2008    MHC        Create Version 0.
 *
 *---------------------------------------------------------------------------*/
s32 PHY_MACConfig8703B(PADAPTER Adapter)
{
   int        rtStatus = _SUCCESS;
   HAL_DATA_TYPE    *pHalData = GET_HAL_DATA(Adapter);
 
   /*  */
   /* Config MAC */
   /*  */
#ifdef CONFIG_LOAD_PHY_PARA_FROM_FILE
   rtStatus = phy_ConfigMACWithParaFile(Adapter, PHY_FILE_MAC_REG);
   if (rtStatus == _FAIL)
#endif
   {
#ifdef CONFIG_EMBEDDED_FWIMG
       odm_config_mac_with_header_file(&pHalData->odmpriv);
       rtStatus = _SUCCESS;
#endif/* CONFIG_EMBEDDED_FWIMG */
   }
 
   return rtStatus;
}
 
/**
* Function:    phy_InitBBRFRegisterDefinition
*
* OverView:    Initialize Register definition offset for Radio Path A/B/C/D
*
* Input:
*            PADAPTER        Adapter,
*
* Output:    None
* Return:        None
* Note:        The initialization value is constant and it should never be changes
*/
static    void
phy_InitBBRFRegisterDefinition(
       PADAPTER        Adapter
)
{
   HAL_DATA_TYPE        *pHalData = GET_HAL_DATA(Adapter);
 
   /* RF Interface Sowrtware Control */
   pHalData->PHYRegDef[RF_PATH_A].rfintfs = rFPGA0_XAB_RFInterfaceSW; /* 16 LSBs if read 32-bit from 0x870 */
   pHalData->PHYRegDef[RF_PATH_B].rfintfs = rFPGA0_XAB_RFInterfaceSW; /* 16 MSBs if read 32-bit from 0x870 (16-bit for 0x872) */
 
   /* RF Interface Output (and Enable) */
   pHalData->PHYRegDef[RF_PATH_A].rfintfo = rFPGA0_XA_RFInterfaceOE; /* 16 LSBs if read 32-bit from 0x860 */
   pHalData->PHYRegDef[RF_PATH_B].rfintfo = rFPGA0_XB_RFInterfaceOE; /* 16 LSBs if read 32-bit from 0x864 */
 
   /* RF Interface (Output and)  Enable */
   pHalData->PHYRegDef[RF_PATH_A].rfintfe = rFPGA0_XA_RFInterfaceOE; /* 16 MSBs if read 32-bit from 0x860 (16-bit for 0x862) */
   pHalData->PHYRegDef[RF_PATH_B].rfintfe = rFPGA0_XB_RFInterfaceOE; /* 16 MSBs if read 32-bit from 0x864 (16-bit for 0x866) */
 
   pHalData->PHYRegDef[RF_PATH_A].rf3wireOffset = rFPGA0_XA_LSSIParameter; /* LSSI Parameter */
   pHalData->PHYRegDef[RF_PATH_B].rf3wireOffset = rFPGA0_XB_LSSIParameter;
 
   pHalData->PHYRegDef[RF_PATH_A].rfHSSIPara2 = rFPGA0_XA_HSSIParameter2;  /* wire control parameter2 */
   pHalData->PHYRegDef[RF_PATH_B].rfHSSIPara2 = rFPGA0_XB_HSSIParameter2;  /* wire control parameter2 */
 
   /* Tranceiver Readback LSSI/HSPI mode */
   pHalData->PHYRegDef[RF_PATH_A].rfLSSIReadBack = rFPGA0_XA_LSSIReadBack;
   pHalData->PHYRegDef[RF_PATH_B].rfLSSIReadBack = rFPGA0_XB_LSSIReadBack;
   pHalData->PHYRegDef[RF_PATH_A].rfLSSIReadBackPi = TransceiverA_HSPI_Readback;
   pHalData->PHYRegDef[RF_PATH_B].rfLSSIReadBackPi = TransceiverB_HSPI_Readback;
 
}
 
static    int
phy_BB8703b_Config_ParaFile(
       PADAPTER    Adapter
)
{
   HAL_DATA_TYPE        *pHalData = GET_HAL_DATA(Adapter);
   int            rtStatus = _SUCCESS;
 
   /*  */
   /* 1. Read PHY_REG.TXT BB INIT!! */
   /*  */
#ifdef CONFIG_LOAD_PHY_PARA_FROM_FILE
   if (phy_ConfigBBWithParaFile(Adapter, PHY_FILE_PHY_REG, CONFIG_BB_PHY_REG) == _FAIL)
#endif
   {
#ifdef CONFIG_EMBEDDED_FWIMG
       if (HAL_STATUS_SUCCESS != odm_config_bb_with_header_file(&pHalData->odmpriv, CONFIG_BB_PHY_REG))
           rtStatus = _FAIL;
#endif
   }
 
   if (rtStatus != _SUCCESS) {
       RTW_INFO("%s():Write BB Reg Fail!!", __func__);
       goto phy_BB8190_Config_ParaFile_Fail;
   }
 
#if MP_DRIVER == 1
   if (Adapter->registrypriv.mp_mode == 1) {
       /*  */
       /* 1.1 Read PHY_REG_MP.TXT BB INIT!! */
       /*  */
#ifdef CONFIG_LOAD_PHY_PARA_FROM_FILE
       if (phy_ConfigBBWithMpParaFile(Adapter, PHY_FILE_PHY_REG_MP) == _FAIL)
#endif
       {
#ifdef CONFIG_EMBEDDED_FWIMG
           if (HAL_STATUS_SUCCESS != odm_config_bb_with_header_file(&pHalData->odmpriv, CONFIG_BB_PHY_REG_MP))
               rtStatus = _FAIL;
#endif
       }
 
       if (rtStatus != _SUCCESS) {
           RTW_INFO("%s():Write BB Reg MP Fail!!", __func__);
           goto phy_BB8190_Config_ParaFile_Fail;
       }
   }
#endif    /*  #if (MP_DRIVER == 1) */
 
   /*  */
   /* 2. Read BB AGC table Initialization */
   /*  */
#ifdef CONFIG_LOAD_PHY_PARA_FROM_FILE
   if (phy_ConfigBBWithParaFile(Adapter, PHY_FILE_AGC_TAB, CONFIG_BB_AGC_TAB) == _FAIL)
#endif
   {
#ifdef CONFIG_EMBEDDED_FWIMG
       if (HAL_STATUS_SUCCESS != odm_config_bb_with_header_file(&pHalData->odmpriv, CONFIG_BB_AGC_TAB))
           rtStatus = _FAIL;
#endif
   }
 
   if (rtStatus != _SUCCESS) {
       RTW_INFO("%s():AGC Table Fail\n", __func__);
       goto phy_BB8190_Config_ParaFile_Fail;
   }
 
phy_BB8190_Config_ParaFile_Fail:
 
   return rtStatus;
}
 
 
int
PHY_BBConfig8703B(
       PADAPTER    Adapter
)
{
   int    rtStatus = _SUCCESS;
   HAL_DATA_TYPE    *pHalData = GET_HAL_DATA(Adapter);
   u16    RegVal;
   u8    TmpU1B = 0;
   u8    value8;
 
   phy_InitBBRFRegisterDefinition(Adapter);
 
   /* Enable BB and RF */
   RegVal = rtw_read16(Adapter, REG_SYS_FUNC_EN);
 
   RegVal |= BIT13 | FEN_BB_GLB_RSTn | FEN_BBRSTB;
   rtw_write16(Adapter, REG_SYS_FUNC_EN, RegVal);
   
   rtw_write8(Adapter, REG_RF_CTRL, RF_EN | RF_RSTB | RF_SDMRSTB);
 
   rtw_usleep_os(10);
 
   phy_set_rf_reg(Adapter, RF_PATH_A, 0x1, 0xfffff, 0x780);
 
#if 0
   /* 20090923 Joseph: Advised by Steven and Jenyu. Power sequence before init RF. */
   rtw_write8(Adapter, REG_AFE_PLL_CTRL, 0x83);
   rtw_write8(Adapter, REG_AFE_PLL_CTRL + 1, 0xdb);
#endif
 
 
 
   rtw_write8(Adapter, REG_AFE_XTAL_CTRL + 1, 0x80);
 
   /*  */
   /* Config BB and AGC */
   /*  */
   rtStatus = phy_BB8703b_Config_ParaFile(Adapter);
 
   if (rtw_phydm_set_crystal_cap(Adapter, pHalData->crystal_cap) == _FALSE) {
       RTW_ERR("Init crystal_cap failed\n");
       rtw_warn_on(1);
       rtStatus = _FAIL;
   }
 
   return rtStatus;
}
 
void phy_LCK_8703B(
       PADAPTER    Adapter
)
{
   phy_set_rf_reg(Adapter, RF_PATH_A, 0xB0, bRFRegOffsetMask, 0xDFBE0);
   phy_set_rf_reg(Adapter, RF_PATH_A, RF_CHNLBW, bRFRegOffsetMask, 0x8C01);
   rtw_mdelay_os(200);
   phy_set_rf_reg(Adapter, RF_PATH_A, 0xB0, bRFRegOffsetMask, 0xDFFE0);
}
 
#if 0
/* Block & Path enable */
#define        rOFDMCCKEN_Jaguar         0x808 /* OFDM/CCK block enable */
#define        bOFDMEN_Jaguar            0x20000000
#define        bCCKEN_Jaguar            0x10000000
#define        rRxPath_Jaguar            0x808    /* Rx antenna */
#define        bRxPath_Jaguar            0xff
#define        rTxPath_Jaguar            0x80c    /* Tx antenna */
#define        bTxPath_Jaguar            0x0fffffff
#define        rCCK_RX_Jaguar            0xa04    /* for cck rx path selection */
#define        bCCK_RX_Jaguar            0x0c000000
#define        rVhtlen_Use_Lsig_Jaguar    0x8c3    /* Use LSIG for VHT length */
void
PHY_BB8703B_Config_1T(
   PADAPTER Adapter
)
{
   /* BB OFDM RX Path_A */
   phy_set_bb_reg(Adapter, rRxPath_Jaguar, bRxPath_Jaguar, 0x11);
   /* BB OFDM TX Path_A */
   phy_set_bb_reg(Adapter, rTxPath_Jaguar, bMaskLWord, 0x1111);
   /* BB CCK R/Rx Path_A */
   phy_set_bb_reg(Adapter, rCCK_RX_Jaguar, bCCK_RX_Jaguar, 0x0);
   /* MCS support */
   phy_set_bb_reg(Adapter, 0x8bc, 0xc0000060, 0x4);
   /* RF Path_B HSSI OFF */
   phy_set_bb_reg(Adapter, 0xe00, 0xf, 0x4);
   /* RF Path_B Power Down */
   phy_set_bb_reg(Adapter, 0xe90, bMaskDWord, 0);
   /* ADDA Path_B OFF */
   phy_set_bb_reg(Adapter, 0xe60, bMaskDWord, 0);
   phy_set_bb_reg(Adapter, 0xe64, bMaskDWord, 0);
}
#endif
 
int
PHY_RFConfig8703B(
       PADAPTER    Adapter
)
{
   HAL_DATA_TYPE    *pHalData = GET_HAL_DATA(Adapter);
   int        rtStatus = _SUCCESS;
 
   /*  */
   /* RF config */
   /*  */
   rtStatus = PHY_RF6052_Config8703B(Adapter);
 
   phy_LCK_8703B(Adapter);
   /* PHY_BB8703B_Config_1T(Adapter); */
 
   return rtStatus;
}
 
/*-----------------------------------------------------------------------------
 * Function:    PHY_ConfigRFWithParaFile()
 *
 * Overview:    This function read RF parameters from general file format, and do RF 3-wire
 *
 * Input:    PADAPTER            Adapter
 *            ps1Byte                pFileName
 *            enum rf_path                eRFPath
 *
 * Output:      NONE
 *
 * Return:      RT_STATUS_SUCCESS: configuration file exist
 *
 * Note:        Delay may be required for RF configuration
 *---------------------------------------------------------------------------*/
int
PHY_ConfigRFWithParaFile_8703B(
       PADAPTER            Adapter,
       u8                *pFileName,
   enum rf_path                eRFPath
)
{
   return _SUCCESS;
}
 
/**************************************************************************************************************
 *   Description:
 *       The low-level interface to set TxAGC , called by both MP and Normal Driver.
 *
 *                                                                                    <20120830, Kordan>
 **************************************************************************************************************/
 
void
PHY_SetTxPowerIndex_8703B(
       PADAPTER            Adapter,
       u32                    PowerIndex,
       enum rf_path            RFPath,
       u8                    Rate
)
{
   if (RFPath == RF_PATH_A || RFPath == RF_PATH_B) {
       switch (Rate) {
       case MGN_1M:
           phy_set_bb_reg(Adapter, rTxAGC_A_CCK1_Mcs32,      bMaskByte1, PowerIndex);
           break;
       case MGN_2M:
           phy_set_bb_reg(Adapter, rTxAGC_B_CCK11_A_CCK2_11, bMaskByte1, PowerIndex);
           break;
       case MGN_5_5M:
           phy_set_bb_reg(Adapter, rTxAGC_B_CCK11_A_CCK2_11, bMaskByte2, PowerIndex);
           break;
       case MGN_11M:
           phy_set_bb_reg(Adapter, rTxAGC_B_CCK11_A_CCK2_11, bMaskByte3, PowerIndex);
           break;
 
       case MGN_6M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate18_06, bMaskByte0, PowerIndex);
           break;
       case MGN_9M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate18_06, bMaskByte1, PowerIndex);
           break;
       case MGN_12M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate18_06, bMaskByte2, PowerIndex);
           break;
       case MGN_18M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate18_06, bMaskByte3, PowerIndex);
           break;
 
       case MGN_24M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate54_24, bMaskByte0, PowerIndex);
           break;
       case MGN_36M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate54_24, bMaskByte1, PowerIndex);
           break;
       case MGN_48M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate54_24, bMaskByte2, PowerIndex);
           break;
       case MGN_54M:
           phy_set_bb_reg(Adapter, rTxAGC_A_Rate54_24, bMaskByte3, PowerIndex);
           break;
 
       case MGN_MCS0:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs03_Mcs00, bMaskByte0, PowerIndex);
           break;
       case MGN_MCS1:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs03_Mcs00, bMaskByte1, PowerIndex);
           break;
       case MGN_MCS2:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs03_Mcs00, bMaskByte2, PowerIndex);
           break;
       case MGN_MCS3:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs03_Mcs00, bMaskByte3, PowerIndex);
           break;
 
       case MGN_MCS4:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs07_Mcs04, bMaskByte0, PowerIndex);
           break;
       case MGN_MCS5:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs07_Mcs04, bMaskByte1, PowerIndex);
           break;
       case MGN_MCS6:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs07_Mcs04, bMaskByte2, PowerIndex);
           break;
       case MGN_MCS7:
           phy_set_bb_reg(Adapter, rTxAGC_A_Mcs07_Mcs04, bMaskByte3, PowerIndex);
           break;
 
       default:
           RTW_INFO("Invalid Rate!!\n");
           break;
       }
   }
}
 
void
PHY_SetTxPowerLevel8703B(
       PADAPTER        Adapter,
       u8                Channel
)
{
   PHAL_DATA_TYPE    pHalData = GET_HAL_DATA(Adapter);
   u8                cur_antenna;
   enum rf_path        RFPath = RF_PATH_A;
 
#ifdef CONFIG_ANTENNA_DIVERSITY
   rtw_hal_get_odm_var(Adapter, HAL_ODM_ANTDIV_SELECT, &cur_antenna, NULL);
 
   if (pHalData->AntDivCfg)  /* antenna diversity Enable */
       RFPath = ((cur_antenna == MAIN_ANT) ? RF_PATH_A : RF_PATH_B);
   else   /* antenna diversity disable */
#endif
       RFPath = pHalData->ant_path;
 
 
 
   phy_set_tx_power_level_by_path(Adapter, Channel, RFPath);
 
}
 
/* <20130321, VincentLan> A workaround to eliminate the 2440MHz & 2480MHz spur of 8703B. (Asked by Rock.) */
void
phy_SpurCalibration_8703B(
       PADAPTER                    pAdapter,
       u8                        ToChannel,
       u8                        threshold
)
{
   u32         freq[6] = {0xFCCD, 0xFC4D, 0xFFCD, 0xFF4D, 0xFCCD, 0xFF9A}; /* {chnl 5, 6, 7, 8, 13, 14} */
   u8        idx = 0;
   u8        b_doNotch = FALSE;
   u8        initial_gain;
   BOOLEAN        bHW_Ctrl = FALSE, bSW_Ctrl = FALSE, bHW_Ctrl_S1 = FALSE, bSW_Ctrl_S1 = FALSE;
   u32        reg948;
 
   /* add for notch */
   u32                wlan_channel, CurrentChannel, Is40MHz;
   HAL_DATA_TYPE        *pHalData    = GET_HAL_DATA(pAdapter);
   /* PMGNT_INFO            pMgntInfo = &(pAdapter->MgntInfo); */
   struct dm_struct        *pDM_Odm = &(pHalData->odmpriv);
   /* struct dm_struct            *pDM_Odm = &pHalData->DM_OutSrc; */
 
   /* check threshold */
   if (threshold <= 0x0)
       threshold = 0x16;
 
   RTW_INFO("===>phy_SpurCalibration_8703B: Channel = %d\n", ToChannel);
 
   if (ToChannel == 5)
       idx = 0;
   else if (ToChannel == 6)
       idx = 1;
   else if (ToChannel == 7)
       idx = 2;
   else if (ToChannel == 8)
       idx = 3;
   else if (ToChannel == 13)
       idx = 4;
   else if (ToChannel == 14)
       idx = 5;
   else
       idx = 10;
 
   reg948 = phy_query_bb_reg(pAdapter, rS0S1_PathSwitch, bMaskDWord);
   if ((reg948 & BIT6) == 0x0)
       bSW_Ctrl = TRUE;
   else
       bHW_Ctrl = TRUE;
 
   if (bHW_Ctrl)
       bHW_Ctrl_S1 = (phy_query_bb_reg(pAdapter, rFPGA0_XB_RFInterfaceOE, BIT5 | BIT4 | BIT3) == 0x1) ? TRUE : FALSE;
   else if (bSW_Ctrl)
       bSW_Ctrl_S1 = ((reg948 & BIT9) == 0x0) ? TRUE : FALSE;
 
   /* If wlan at S1 (both HW control & SW control) and current channel=5,6,7,8,13,14 */
   if ((bHW_Ctrl_S1 || bSW_Ctrl_S1) && (idx <= 5)) {
       initial_gain = (u8)(odm_get_bb_reg(pDM_Odm, rOFDM0_XAAGCCore1, bMaskByte0) & 0x7f);
       odm_write_dig(pDM_Odm, 0x30);
       phy_set_bb_reg(pAdapter, rFPGA0_AnalogParameter4, bMaskDWord, 0xccf000c0);        /* disable 3-wire */
 
       phy_set_bb_reg(pAdapter, rFPGA0_PSDFunction, bMaskDWord, freq[idx]);                /* Setup PSD */
       phy_set_bb_reg(pAdapter, rFPGA0_PSDFunction, bMaskDWord, 0x400000 | freq[idx]); /* Start PSD     */
 
       rtw_msleep_os(30);
 
       if (phy_query_bb_reg(pAdapter, rFPGA0_PSDReport, bMaskDWord) >= threshold)
           b_doNotch = TRUE;
 
       phy_set_bb_reg(pAdapter, rFPGA0_PSDFunction, bMaskDWord, freq[idx]); /* turn off PSD */
       phy_set_bb_reg(pAdapter, rFPGA0_AnalogParameter4, bMaskDWord, 0xccc000c0);    /* enable 3-wire */
       odm_write_dig(pDM_Odm, initial_gain);
   }
 
   /* --- Notch Filter --- Asked by Rock     */
   if (b_doNotch) {
       CurrentChannel = odm_get_rf_reg(pDM_Odm, RF_PATH_A, RF_CHNLBW, bRFRegOffsetMask);
       wlan_channel   = CurrentChannel & 0x0f;                            /* Get center frequency */
 
       switch (wlan_channel) {                                                /* Set notch filter                 */
       case 5:
       case 13:
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT28 | BIT27 | BIT26 | BIT25 | BIT24, 0xB);
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT9, 0x1);                    /* enable notch filter */
           odm_set_bb_reg(pDM_Odm, 0xD40, bMaskDWord, 0x06000000);
           odm_set_bb_reg(pDM_Odm, 0xD44, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD48, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD4C, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD2C, BIT28, 0x1);                   /* enable CSI mask */
           break;
       case 6:
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT28 | BIT27 | BIT26 | BIT25 | BIT24, 0x4);
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT9, 0x1);                   /* enable notch filter */
           odm_set_bb_reg(pDM_Odm, 0xD40, bMaskDWord, 0x00000600);
           odm_set_bb_reg(pDM_Odm, 0xD44, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD48, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD4C, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD2C, BIT28, 0x1);                   /* enable CSI mask */
           break;
       case 7:
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT28 | BIT27 | BIT26 | BIT25 | BIT24, 0x3);
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT9, 0x1);                   /* enable notch filter */
           odm_set_bb_reg(pDM_Odm, 0xD40, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD44, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD48, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD4C, bMaskDWord, 0x06000000);
           odm_set_bb_reg(pDM_Odm, 0xD2C, BIT28, 0x1);                  /* enable CSI mask */
           break;
       case 8:
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT28 | BIT27 | BIT26 | BIT25 | BIT24, 0xA);
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT9, 0x1);                   /* enable notch filter */
           odm_set_bb_reg(pDM_Odm, 0xD40, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD44, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD48, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD4C, bMaskDWord, 0x00000380);
           odm_set_bb_reg(pDM_Odm, 0xD2C, BIT28, 0x1);                  /* enable CSI mask */
           break;
       case 14:
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT28 | BIT27 | BIT26 | BIT25 | BIT24, 0x5);
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT9, 0x1);                   /* enable notch filter */
           odm_set_bb_reg(pDM_Odm, 0xD40, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD44, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD48, bMaskDWord, 0x00000000);
           odm_set_bb_reg(pDM_Odm, 0xD4C, bMaskDWord, 0x00180000);
           odm_set_bb_reg(pDM_Odm, 0xD2C, BIT28, 0x1);                   /* enable CSI mask */
           break;
       default:
           odm_set_bb_reg(pDM_Odm, 0xC40, BIT9, 0x0);                /* disable notch filter */
           odm_set_bb_reg(pDM_Odm, 0xD2C, BIT28, 0x0);                  /* disable CSI mask    function */
           break;
       } /* switch(wlan_channel)     */
       return;
   }
 
   odm_set_bb_reg(pDM_Odm, 0xC40, BIT9, 0x0);                     /* disable notch filter */
   odm_set_bb_reg(pDM_Odm, 0xD2C, BIT28, 0x0);                    /* disable CSI mask */
 
}
 
void
phy_SetRegBW_8703B(
       PADAPTER        Adapter,
   enum channel_width    CurrentBW
)
{
   u16    RegRfMod_BW, u2tmp = 0;
   RegRfMod_BW = rtw_read16(Adapter, REG_TRXPTCL_CTL_8703B);
 
   switch (CurrentBW) {
   case CHANNEL_WIDTH_20:
       rtw_write16(Adapter, REG_TRXPTCL_CTL_8703B, (RegRfMod_BW & 0xFE7F)); /* BIT 7 = 0, BIT 8 = 0 */
       break;
 
   case CHANNEL_WIDTH_40:
       u2tmp = RegRfMod_BW | BIT7;
       rtw_write16(Adapter, REG_TRXPTCL_CTL_8703B, (u2tmp & 0xFEFF)); /* BIT 7 = 1, BIT 8 = 0 */
       break;
 
   case CHANNEL_WIDTH_80:
       u2tmp = RegRfMod_BW | BIT8;
       rtw_write16(Adapter, REG_TRXPTCL_CTL_8703B, (u2tmp & 0xFF7F)); /* BIT 7 = 0, BIT 8 = 1 */
       break;
 
   default:
       RTW_INFO("phy_PostSetBWMode8703B():    unknown Bandwidth: %#X\n", CurrentBW);
       break;
   }
}
 
u8
phy_GetSecondaryChnl_8703B(
       PADAPTER    Adapter
)
{
   u8    SCSettingOf40 = 0, SCSettingOf20 = 0;
   PHAL_DATA_TYPE    pHalData = GET_HAL_DATA(Adapter);
 
   if (pHalData->current_channel_bw == CHANNEL_WIDTH_80) {
       if (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER)
           SCSettingOf40 = VHT_DATA_SC_40_LOWER_OF_80MHZ;
       else if (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER)
           SCSettingOf40 = VHT_DATA_SC_40_UPPER_OF_80MHZ;
 
 
       if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER))
           SCSettingOf20 = VHT_DATA_SC_20_LOWEST_OF_80MHZ;
       else if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER))
           SCSettingOf20 = VHT_DATA_SC_20_LOWER_OF_80MHZ;
       else if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER))
           SCSettingOf20 = VHT_DATA_SC_20_UPPER_OF_80MHZ;
       else if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER))
           SCSettingOf20 = VHT_DATA_SC_20_UPPERST_OF_80MHZ;
 
   } else if (pHalData->current_channel_bw == CHANNEL_WIDTH_40) {
 
       if (pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER)
           SCSettingOf20 = VHT_DATA_SC_20_UPPER_OF_80MHZ;
       else if (pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER)
           SCSettingOf20 = VHT_DATA_SC_20_LOWER_OF_80MHZ;
 
   }
 
   barrier(); /* work around https://bugs.llvm.org/show_bug.cgi?id=42576 */
   return (SCSettingOf40 << 4) | SCSettingOf20;
}
 
void
phy_PostSetBwMode8703B(
       PADAPTER    Adapter
)
{
   u8            SubChnlNum = 0;
   HAL_DATA_TYPE    *pHalData = GET_HAL_DATA(Adapter);
   u8            u1TmpVal = 0;
 
   /* 3 Set Reg668 Reg440 BW */
   phy_SetRegBW_8703B(Adapter, pHalData->current_channel_bw);
 
   /* 3 Set Reg483 */
   SubChnlNum = phy_GetSecondaryChnl_8703B(Adapter);
   rtw_write8(Adapter, REG_DATA_SC_8703B, SubChnlNum);
 
   /* 3 */
   /* 3 */ /* <2>Set PHY related register */
   /* 3 */
   switch (pHalData->current_channel_bw) {
   /* 20 MHz channel*/
   case CHANNEL_WIDTH_20:
       phy_set_bb_reg(Adapter, rFPGA0_RFMOD, bRFMOD, 0x0);
 
       phy_set_bb_reg(Adapter, rFPGA1_RFMOD, bRFMOD, 0x0);
 
       /*            phy_set_bb_reg(Adapter, rFPGA0_AnalogParameter2, BIT10, 1); */
 
       phy_set_bb_reg(Adapter, rOFDM0_TxPseudoNoiseWgt, (BIT31 | BIT30), 0x0);
 
       /* 8703B new Add */
       phy_set_bb_reg(Adapter, pHalData->RegForRecover[2].offset, bMaskDWord, pHalData->RegForRecover[2].value);
       phy_set_bb_reg(Adapter, pHalData->RegForRecover[3].offset, bMaskDWord, pHalData->RegForRecover[3].value);
       phy_set_rf_reg(Adapter, RF_PATH_A, pHalData->RegForRecover[4].offset, bRFRegOffsetMask, pHalData->RegForRecover[4].value);
 
       break;
 
 
   /* 40 MHz channel*/
   case CHANNEL_WIDTH_40:
       phy_set_bb_reg(Adapter, rFPGA0_RFMOD, bRFMOD, 0x1);
 
       phy_set_bb_reg(Adapter, rFPGA1_RFMOD, bRFMOD, 0x1);
 
       /* 8703B new Add*/
       phy_set_bb_reg(Adapter, rBBrx_DFIR, bMaskDWord, 0x40100000);
       phy_set_bb_reg(Adapter, rOFDM0_XATxAFE, bMaskDWord, 0x51F60000);
       phy_set_rf_reg(Adapter, RF_PATH_A, 0x1E, bRFRegOffsetMask, 0x00C4C);
 
       /* Set Control channel to upper or lower. These settings are required only for 40MHz*/
       phy_set_bb_reg(Adapter, rCCK0_System, bCCKSideBand, (pHalData->nCur40MhzPrimeSC >> 1));
 
       phy_set_bb_reg(Adapter, rOFDM1_LSTF, 0xC00, pHalData->nCur40MhzPrimeSC);
 
       phy_set_bb_reg(Adapter, 0x818, (BIT26 | BIT27), (pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER) ? 2 : 1);
 
       u1TmpVal = rtw_read8(Adapter, REG_DATA_SC_8703B);
       u1TmpVal &= 0xF0;
       u1TmpVal |= ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER) ? 2 : 1);
       rtw_write8(Adapter, REG_DATA_SC_8703B, u1TmpVal);
 
       break;
 
 
 
   default:
       break;
 
   }
 
   /* 3<3>Set RF related register */
   PHY_RF6052SetBandwidth8703B(Adapter, pHalData->current_channel_bw);
}
 
void
phy_SwChnl8703B(
       PADAPTER                    pAdapter
)
{
   HAL_DATA_TYPE    *pHalData = GET_HAL_DATA(pAdapter);
   u8            channelToSW = pHalData->current_channel;
   u8        i = 0;
 
   if (pHalData->rf_chip == RF_PSEUDO_11N) {
       RTW_INFO("phy_SwChnl8703B: return for PSEUDO\n");
       return;
   }
 
   pHalData->RfRegChnlVal[0] = ((pHalData->RfRegChnlVal[0] & 0xfffff00) | channelToSW);
   phy_set_rf_reg(pAdapter, RF_PATH_A, RF_CHNLBW, 0x3FF, pHalData->RfRegChnlVal[0]);
   phy_set_rf_reg(pAdapter, RF_PATH_B, RF_CHNLBW, 0x3FF, pHalData->RfRegChnlVal[0]);
 
   /* BB Setting for some channels (requested by BB Neil) */
   switch (channelToSW) {
   case 14:
       /*Channel 14 in CCK, need to set 0xA26~0xA29 to 0 */
       phy_set_bb_reg(pAdapter, rCCK0_TxFilter2, bMaskHWord, 0);
       phy_set_bb_reg(pAdapter, rCCK0_DebugPort, bMaskLWord, 0);
       break;
   default:
       /*Normal setting for 8703B, just recover to the default setting. */
       /*This hardcore values refer to the parameter which BB team gave. */
       for (i = 0 ; i < 2 ; ++i)
           phy_set_bb_reg(pAdapter, pHalData->RegForRecover[i].offset, bMaskDWord, pHalData->RegForRecover[i].value);
   }
 
   phy_SpurCalibration_8703B(pAdapter, channelToSW, 0x16);
 
   RTW_INFO("===>phy_SwChnl8703B: Channel = %d\n", channelToSW);
}
 
void
phy_SwChnlAndSetBwMode8703B(
   PADAPTER        Adapter
)
{
   HAL_DATA_TYPE        *pHalData = GET_HAL_DATA(Adapter);
 
   if (Adapter->bNotifyChannelChange) {
       RTW_INFO("[%s] bSwChnl=%d, ch=%d, bSetChnlBW=%d, bw=%d\n",
            __FUNCTION__,
            pHalData->bSwChnl,
            pHalData->current_channel,
            pHalData->bSetChnlBW,
            pHalData->current_channel_bw);
   }
 
   if (RTW_CANNOT_RUN(Adapter))
       return;
 
   if (pHalData->bSwChnl) {
       phy_SwChnl8703B(Adapter);
       pHalData->bSwChnl = _FALSE;
   }
 
   if (pHalData->bSetChnlBW) {
       phy_PostSetBwMode8703B(Adapter);
       pHalData->bSetChnlBW = _FALSE;
   }
 
   if (pHalData->bNeedIQK == _TRUE) {
       if (pHalData->neediqk_24g == _TRUE) {
 
           halrf_iqk_trigger(&pHalData->odmpriv, _FALSE);
           pHalData->bIQKInitialized = _TRUE;
           pHalData->neediqk_24g = _FALSE;
       }
       pHalData->bNeedIQK = _FALSE;
   }
 
   rtw_hal_set_tx_power_level(Adapter, pHalData->current_channel);
}
 
void
PHY_HandleSwChnlAndSetBW8703B(
       PADAPTER            Adapter,
       BOOLEAN                bSwitchChannel,
       BOOLEAN                bSetBandWidth,
       u8                    ChannelNum,
       enum channel_width    ChnlWidth,
       EXTCHNL_OFFSET    ExtChnlOffsetOf40MHz,
       EXTCHNL_OFFSET    ExtChnlOffsetOf80MHz,
       u8                    CenterFrequencyIndex1
)
{
   /* static BOOLEAN        bInitialzed = _FALSE; */
   PHAL_DATA_TYPE        pHalData = GET_HAL_DATA(Adapter);
   u8                    tmpChannel = pHalData->current_channel;
   enum channel_width    tmpBW = pHalData->current_channel_bw;
   u8                    tmpnCur40MhzPrimeSC = pHalData->nCur40MhzPrimeSC;
   u8                    tmpnCur80MhzPrimeSC = pHalData->nCur80MhzPrimeSC;
   u8                    tmpCenterFrequencyIndex1 = pHalData->CurrentCenterFrequencyIndex1;
   struct mlme_ext_priv    *pmlmeext = &Adapter->mlmeextpriv;
 
   /* RTW_INFO("=> PHY_HandleSwChnlAndSetBW8812: bSwitchChannel %d, bSetBandWidth %d\n",bSwitchChannel,bSetBandWidth); */
 
   /* check is swchnl or setbw */
   if (!bSwitchChannel && !bSetBandWidth) {
       RTW_INFO("PHY_HandleSwChnlAndSetBW8812:  not switch channel and not set bandwidth\n");
       return;
   }
 
   /* skip change for channel or bandwidth is the same */
   if (bSwitchChannel) {
       /* if(pHalData->current_channel != ChannelNum) */
       {
           if (HAL_IsLegalChannel(Adapter, ChannelNum))
               pHalData->bSwChnl = _TRUE;
       }
   }
 
   if (bSetBandWidth) {
#if 0
       if (bInitialzed == _FALSE) {
           bInitialzed = _TRUE;
           pHalData->bSetChnlBW = _TRUE;
       } else if ((pHalData->current_channel_bw != ChnlWidth) || (pHalData->nCur40MhzPrimeSC != ExtChnlOffsetOf40MHz) || (pHalData->CurrentCenterFrequencyIndex1 != CenterFrequencyIndex1))
           pHalData->bSetChnlBW = _TRUE;
#else
       pHalData->bSetChnlBW = _TRUE;
#endif
   }
 
   if (!pHalData->bSetChnlBW && !pHalData->bSwChnl) {
       /* RTW_INFO("<= PHY_HandleSwChnlAndSetBW8812: bSwChnl %d, bSetChnlBW %d\n",pHalData->bSwChnl,pHalData->bSetChnlBW); */
       return;
   }
 
 
   if (pHalData->bSwChnl) {
       pHalData->current_channel = ChannelNum;
       pHalData->CurrentCenterFrequencyIndex1 = ChannelNum;
   }
 
 
   if (pHalData->bSetChnlBW) {
       pHalData->current_channel_bw = ChnlWidth;
#if 0
       if (ExtChnlOffsetOf40MHz == EXTCHNL_OFFSET_LOWER)
           pHalData->nCur40MhzPrimeSC = HAL_PRIME_CHNL_OFFSET_UPPER;
       else if (ExtChnlOffsetOf40MHz == EXTCHNL_OFFSET_UPPER)
           pHalData->nCur40MhzPrimeSC = HAL_PRIME_CHNL_OFFSET_LOWER;
       else
           pHalData->nCur40MhzPrimeSC = HAL_PRIME_CHNL_OFFSET_DONT_CARE;
 
       if (ExtChnlOffsetOf80MHz == EXTCHNL_OFFSET_LOWER)
           pHalData->nCur80MhzPrimeSC = HAL_PRIME_CHNL_OFFSET_UPPER;
       else if (ExtChnlOffsetOf80MHz == EXTCHNL_OFFSET_UPPER)
           pHalData->nCur80MhzPrimeSC = HAL_PRIME_CHNL_OFFSET_LOWER;
       else
           pHalData->nCur80MhzPrimeSC = HAL_PRIME_CHNL_OFFSET_DONT_CARE;
#else
       pHalData->nCur40MhzPrimeSC = ExtChnlOffsetOf40MHz;
       pHalData->nCur80MhzPrimeSC = ExtChnlOffsetOf80MHz;
#endif
 
       pHalData->CurrentCenterFrequencyIndex1 = CenterFrequencyIndex1;
   }
 
   /* Switch workitem or set timer to do switch channel or setbandwidth operation */
   if (!RTW_CANNOT_RUN(Adapter))
       phy_SwChnlAndSetBwMode8703B(Adapter);
   else {
       if (pHalData->bSwChnl) {
           pHalData->current_channel = tmpChannel;
           pHalData->CurrentCenterFrequencyIndex1 = tmpChannel;
       }
       if (pHalData->bSetChnlBW) {
           pHalData->current_channel_bw = tmpBW;
           pHalData->nCur40MhzPrimeSC = tmpnCur40MhzPrimeSC;
           pHalData->nCur80MhzPrimeSC = tmpnCur80MhzPrimeSC;
           pHalData->CurrentCenterFrequencyIndex1 = tmpCenterFrequencyIndex1;
       }
   }
 
   /* RTW_INFO("Channel %d ChannelBW %d ",pHalData->current_channel, pHalData->current_channel_bw); */
   /* RTW_INFO("40MhzPrimeSC %d 80MhzPrimeSC %d ",pHalData->nCur40MhzPrimeSC, pHalData->nCur80MhzPrimeSC); */
   /* RTW_INFO("CenterFrequencyIndex1 %d\n",pHalData->CurrentCenterFrequencyIndex1); */
 
   /* RTW_INFO("<= PHY_HandleSwChnlAndSetBW8812: bSwChnl %d, bSetChnlBW %d\n",pHalData->bSwChnl,pHalData->bSetChnlBW); */
 
}
 
void
PHY_SetSwChnlBWMode8703B(
       PADAPTER            Adapter,
       u8                    channel,
       enum channel_width    Bandwidth,
       u8                    Offset40,
       u8                    Offset80
)
{
   /* RTW_INFO("%s()===>\n",__FUNCTION__); */
 
   PHY_HandleSwChnlAndSetBW8703B(Adapter, _TRUE, _TRUE, channel, Bandwidth, Offset40, Offset80, channel);
 
   /* RTW_INFO("<==%s()\n",__FUNCTION__); */
}