hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
/* SPDX-License-Identifier: GPL-2.0 */
//
// Spreadtrum divider clock driver
//
// Copyright (C) 2017 Spreadtrum, Inc.
// Author: Chunyan Zhang <chunyan.zhang@spreadtrum.com>
 
#ifndef _SPRD_DIV_H_
#define _SPRD_DIV_H_
 
#include "common.h"
 
/**
 * struct sprd_div_internal - Internal divider description
 * @shift: Bit offset of the divider in its register
 * @width: Width of the divider field in its register
 *
 * That structure represents a single divider, and is meant to be
 * embedded in other structures representing the various clock
 * classes.
 */
struct sprd_div_internal {
   u8    shift;
   u8    width;
};
 
#define _SPRD_DIV_CLK(_shift, _width)    \
   {                \
       .shift    = _shift,    \
       .width    = _width,    \
   }
 
struct sprd_div {
   struct sprd_div_internal    div;
   struct sprd_clk_common    common;
};
 
#define SPRD_DIV_CLK_HW_INIT_FN(_struct, _name, _parent, _reg,        \
               _shift, _width, _flags, _fn)        \
   struct sprd_div _struct = {                    \
       .div    = _SPRD_DIV_CLK(_shift, _width),        \
       .common    = {                        \
           .regmap        = NULL,                \
           .reg        = _reg,                \
           .hw.init    = _fn(_name, _parent,        \
                         &sprd_div_ops, _flags),    \
       }                            \
   }
 
#define SPRD_DIV_CLK(_struct, _name, _parent, _reg,            \
            _shift, _width, _flags)                \
   SPRD_DIV_CLK_HW_INIT_FN(_struct, _name, _parent, _reg,        \
               _shift, _width, _flags, CLK_HW_INIT)
 
#define SPRD_DIV_CLK_HW(_struct, _name, _parent, _reg,            \
           _shift, _width, _flags)                \
   SPRD_DIV_CLK_HW_INIT_FN(_struct, _name, _parent, _reg,        \
               _shift, _width, _flags, CLK_HW_INIT_HW)
 
static inline struct sprd_div *hw_to_sprd_div(const struct clk_hw *hw)
{
   struct sprd_clk_common *common = hw_to_sprd_clk_common(hw);
 
   return container_of(common, struct sprd_div, common);
}
 
long sprd_div_helper_round_rate(struct sprd_clk_common *common,
               const struct sprd_div_internal *div,
               unsigned long rate,
               unsigned long *parent_rate);
 
unsigned long sprd_div_helper_recalc_rate(struct sprd_clk_common *common,
                     const struct sprd_div_internal *div,
                     unsigned long parent_rate);
 
int sprd_div_helper_set_rate(const struct sprd_clk_common *common,
                const struct sprd_div_internal *div,
                unsigned long rate,
                unsigned long parent_rate);
 
extern const struct clk_ops sprd_div_ops;
 
#endif /* _SPRD_DIV_H_ */