hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
// SPDX-License-Identifier: GPL-2.0-only
/*
 * Copyright (c) 2014, The Linux Foundation. All rights reserved.
 */
 
#include <linux/kernel.h>
#include <linux/bitops.h>
#include <linux/regmap.h>
#include <linux/export.h>
 
#include "clk-regmap-mux.h"
 
static inline struct clk_regmap_mux *to_clk_regmap_mux(struct clk_hw *hw)
{
   return container_of(to_clk_regmap(hw), struct clk_regmap_mux, clkr);
}
 
static u8 mux_get_parent(struct clk_hw *hw)
{
   struct clk_regmap_mux *mux = to_clk_regmap_mux(hw);
   struct clk_regmap *clkr = to_clk_regmap(hw);
   unsigned int mask = GENMASK(mux->width - 1, 0);
   unsigned int val;
 
   regmap_read(clkr->regmap, mux->reg, &val);
 
   val >>= mux->shift;
   val &= mask;
 
   if (mux->parent_map)
       return qcom_find_cfg_index(hw, mux->parent_map, val);
 
   return val;
}
 
static int mux_set_parent(struct clk_hw *hw, u8 index)
{
   struct clk_regmap_mux *mux = to_clk_regmap_mux(hw);
   struct clk_regmap *clkr = to_clk_regmap(hw);
   unsigned int mask = GENMASK(mux->width + mux->shift - 1, mux->shift);
   unsigned int val;
 
   if (mux->parent_map)
       index = mux->parent_map[index].cfg;
 
   val = index;
   val <<= mux->shift;
 
   return regmap_update_bits(clkr->regmap, mux->reg, mask, val);
}
 
const struct clk_ops clk_regmap_mux_closest_ops = {
   .get_parent = mux_get_parent,
   .set_parent = mux_set_parent,
   .determine_rate = __clk_mux_determine_rate_closest,
};
EXPORT_SYMBOL_GPL(clk_regmap_mux_closest_ops);