hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
// SPDX-License-Identifier: GPL-2.0-only
/*
 * PGD allocation/freeing
 *
 * Copyright (C) 2012 ARM Ltd.
 * Author: Catalin Marinas <catalin.marinas@arm.com>
 */
 
#include <linux/mm.h>
#include <linux/gfp.h>
#include <linux/highmem.h>
#include <linux/slab.h>
 
#include <asm/pgalloc.h>
#include <asm/page.h>
#include <asm/tlbflush.h>
 
static struct kmem_cache *pgd_cache __ro_after_init;
 
pgd_t *pgd_alloc(struct mm_struct *mm)
{
   gfp_t gfp = GFP_PGTABLE_USER;
 
   if (PGD_SIZE == PAGE_SIZE)
       return (pgd_t *)__get_free_page(gfp);
   else
       return kmem_cache_alloc(pgd_cache, gfp);
}
 
void pgd_free(struct mm_struct *mm, pgd_t *pgd)
{
   if (PGD_SIZE == PAGE_SIZE)
       free_page((unsigned long)pgd);
   else
       kmem_cache_free(pgd_cache, pgd);
}
 
void __init pgtable_cache_init(void)
{
   if (PGD_SIZE == PAGE_SIZE)
       return;
 
#ifdef CONFIG_ARM64_PA_BITS_52
   /*
    * With 52-bit physical addresses, the architecture requires the
    * top-level table to be aligned to at least 64 bytes.
    */
   BUILD_BUG_ON(PGD_SIZE < 64);
#endif
 
   /*
    * Naturally aligned pgds required by the architecture.
    */
   pgd_cache = kmem_cache_create("pgd_cache", PGD_SIZE, PGD_SIZE,
                     SLAB_PANIC, NULL);
}