hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
// SPDX-License-Identifier: (GPL-2.0-or-later OR BSD-2-Clause)
/*
 * Realtek RTD1296 SoC
 *
 * Copyright (c) 2017-2019 Andreas Färber
 */
 
#include "rtd129x.dtsi"
 
/ {
   compatible = "realtek,rtd1296";
 
   cpus {
       #address-cells = <2>;
       #size-cells = <0>;
 
       cpu0: cpu@0 {
           device_type = "cpu";
           compatible = "arm,cortex-a53";
           reg = <0x0 0x0>;
           next-level-cache = <&l2>;
       };
 
       cpu1: cpu@1 {
           device_type = "cpu";
           compatible = "arm,cortex-a53";
           reg = <0x0 0x1>;
           next-level-cache = <&l2>;
       };
 
       cpu2: cpu@2 {
           device_type = "cpu";
           compatible = "arm,cortex-a53";
           reg = <0x0 0x2>;
           next-level-cache = <&l2>;
       };
 
       cpu3: cpu@3 {
           device_type = "cpu";
           compatible = "arm,cortex-a53";
           reg = <0x0 0x3>;
           next-level-cache = <&l2>;
       };
 
       l2: l2-cache {
           compatible = "cache";
       };
   };
 
   timer {
       compatible = "arm,armv8-timer";
       interrupts = <GIC_PPI 13
           (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>,
                <GIC_PPI 14
           (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>,
                <GIC_PPI 11
           (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>,
                <GIC_PPI 10
           (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>;
   };
};
 
&arm_pmu {
   interrupt-affinity = <&cpu0>, <&cpu1>, <&cpu2>, <&cpu3>;
};