hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
// SPDX-License-Identifier: GPL-2.0-only
/*
 * Copyright Altera Corporation (C) 2016. All rights reserved.
 */
#include <linux/io.h>
#include <linux/of_platform.h>
#include <linux/of_address.h>
 
#include "core.h"
 
/* A10 System Manager L2 ECC Control register */
#define A10_MPU_CTRL_L2_ECC_OFST          0x0
#define A10_MPU_CTRL_L2_ECC_EN            BIT(0)
 
/* A10 System Manager Global IRQ Mask register */
#define A10_SYSMGR_ECC_INTMASK_CLR_OFST   0x98
#define A10_SYSMGR_ECC_INTMASK_CLR_L2     BIT(0)
 
/* A10 System Manager L2 ECC IRQ Clear register */
#define A10_SYSMGR_MPU_CLEAR_L2_ECC_OFST  0xA8
#define A10_SYSMGR_MPU_CLEAR_L2_ECC       (BIT(31) | BIT(15))
 
void socfpga_init_l2_ecc(void)
{
   struct device_node *np;
   void __iomem *mapped_l2_edac_addr;
 
   np = of_find_compatible_node(NULL, NULL, "altr,socfpga-l2-ecc");
   if (!np) {
       pr_err("Unable to find socfpga-l2-ecc in dtb\n");
       return;
   }
 
   mapped_l2_edac_addr = of_iomap(np, 0);
   of_node_put(np);
   if (!mapped_l2_edac_addr) {
       pr_err("Unable to find L2 ECC mapping in dtb\n");
       return;
   }
 
   /* Enable ECC */
   writel(0x01, mapped_l2_edac_addr);
   iounmap(mapped_l2_edac_addr);
}
 
void socfpga_init_arria10_l2_ecc(void)
{
   struct device_node *np;
   void __iomem *mapped_l2_edac_addr;
 
   /* Find the L2 EDAC device tree node */
   np = of_find_compatible_node(NULL, NULL, "altr,socfpga-a10-l2-ecc");
   if (!np) {
       pr_err("Unable to find socfpga-a10-l2-ecc in dtb\n");
       return;
   }
 
   mapped_l2_edac_addr = of_iomap(np, 0);
   of_node_put(np);
   if (!mapped_l2_edac_addr) {
       pr_err("Unable to find L2 ECC mapping in dtb\n");
       return;
   }
 
   if (!sys_manager_base_addr) {
       pr_err("System Manager not mapped for L2 ECC\n");
       goto exit;
   }
   /* Clear any pending IRQs */
   writel(A10_SYSMGR_MPU_CLEAR_L2_ECC, (sys_manager_base_addr +
          A10_SYSMGR_MPU_CLEAR_L2_ECC_OFST));
   /* Enable ECC */
   writel(A10_SYSMGR_ECC_INTMASK_CLR_L2, sys_manager_base_addr +
          A10_SYSMGR_ECC_INTMASK_CLR_OFST);
   writel(A10_MPU_CTRL_L2_ECC_EN, mapped_l2_edac_addr +
          A10_MPU_CTRL_L2_ECC_OFST);
exit:
   iounmap(mapped_l2_edac_addr);
}