hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
// SPDX-License-Identifier: GPL-2.0+ OR MIT
/*
 * Copyright 2014-2020 Toradex
 *
 */
 
/ {
   aliases {
       ethernet0 = &fec1;
       ethernet1 = &fec0;
   };
 
   bl: backlight {
       compatible = "pwm-backlight";
       pinctrl-names = "default";
       pinctrl-0 = <&pinctrl_gpio_bl_on>;
       pwms = <&pwm0 0 5000000 0>;
       enable-gpios = <&gpio1 13 GPIO_ACTIVE_HIGH>;
       status = "disabled";
   };
 
   reg_module_3v3: regulator-module-3v3 {
       compatible = "regulator-fixed";
       regulator-name = "+V3.3";
       regulator-min-microvolt = <3300000>;
       regulator-max-microvolt = <3300000>;
   };
 
   reg_module_3v3_avdd: regulator-module-3v3-avdd {
       compatible = "regulator-fixed";
       regulator-name = "+V3.3_AVDD_AUDIO";
       regulator-min-microvolt = <3300000>;
       regulator-max-microvolt = <3300000>;
   };
};
 
&adc0 {
   status = "okay";
   vref-supply = <&reg_module_3v3_avdd>;
};
 
&adc1 {
   status = "okay";
   vref-supply = <&reg_module_3v3_avdd>;
};
 
&can0 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_flexcan0>;
   status = "disabled";
};
 
&can1 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_flexcan1>;
   status = "disabled";
};
 
&clks {
   assigned-clocks = <&clks VF610_CLK_ENET_SEL>,
             <&clks VF610_CLK_ENET_TS_SEL>;
   assigned-clock-parents = <&clks VF610_CLK_ENET_50M>,
                <&clks VF610_CLK_ENET_50M>;
};
 
&dspi1 {
   bus-num = <1>;
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_dspi1>;
};
 
&edma0 {
   status = "okay";
};
 
&edma1 {
   status = "okay";
};
 
&esdhc1 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_esdhc1>;
   bus-width = <4>;
   cd-gpios = <&gpio1 10 GPIO_ACTIVE_LOW>;
   disable-wp;
};
 
&fec1 {
   phy-mode = "rmii";
   phy-supply = <&reg_module_3v3>;
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_fec1>;
};
 
&i2c0 {
   clock-frequency = <400000>;
   pinctrl-names = "default", "gpio";
   pinctrl-0 = <&pinctrl_i2c0>;
   pinctrl-1 = <&pinctrl_i2c0_gpio>;
   scl-gpios = <&gpio1 4 (GPIO_ACTIVE_HIGH | GPIO_OPEN_DRAIN)>;
   sda-gpios = <&gpio1 5 (GPIO_ACTIVE_HIGH | GPIO_OPEN_DRAIN)>;
};
 
&nfc {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_nfc>;
   status = "okay";
 
   nand@0 {
       compatible = "fsl,vf610-nfc-nandcs";
       reg = <0>;
       #address-cells = <1>;
       #size-cells = <1>;
       nand-bus-width = <8>;
       nand-ecc-mode = "hw";
       nand-ecc-strength = <32>;
       nand-ecc-step-size = <2048>;
       nand-on-flash-bbt;
   };
};
 
&pwm0 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_pwm0>;
};
 
&pwm1 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_pwm1>;
};
 
&uart0 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_uart0>;
};
 
&uart1 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_uart1>;
};
 
&uart2 {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_uart2>;
};
 
&usbdev0 {
   disable-over-current;
   status = "okay";
};
 
&usbh1 {
   disable-over-current;
   status = "okay";
};
 
&usbmisc0 {
   status = "okay";
};
 
&usbmisc1 {
   status = "okay";
};
 
&usbphy0 {
   status = "okay";
};
 
&usbphy1 {
   status = "okay";
};
 
&iomuxc {
   vf610-colibri {
       pinctrl_flexcan0: can0grp {
           fsl,pins = <
               VF610_PAD_PTB14__CAN0_RX    0x31F1
               VF610_PAD_PTB15__CAN0_TX    0x31F2
           >;
       };
 
       pinctrl_flexcan1: can1grp {
           fsl,pins = <
               VF610_PAD_PTB16__CAN1_RX    0x31F1
               VF610_PAD_PTB17__CAN1_TX    0x31F2
           >;
       };
 
       pinctrl_gpio_ext: gpio_ext {
           fsl,pins = <
               VF610_PAD_PTD10__GPIO_89    0x22ed /* EXT_IO_0 */
               VF610_PAD_PTD9__GPIO_88        0x22ed /* EXT_IO_1 */
               VF610_PAD_PTD26__GPIO_68    0x22ed /* EXT_IO_2 */
           >;
       };
 
       pinctrl_dcu0_1: dcu0grp_1 {
           fsl,pins = <
               VF610_PAD_PTE0__DCU0_HSYNC    0x1902
               VF610_PAD_PTE1__DCU0_VSYNC    0x1902
               VF610_PAD_PTE2__DCU0_PCLK    0x1902
               VF610_PAD_PTE4__DCU0_DE        0x1902
               VF610_PAD_PTE5__DCU0_R0        0x1902
               VF610_PAD_PTE6__DCU0_R1        0x1902
               VF610_PAD_PTE7__DCU0_R2        0x1902
               VF610_PAD_PTE8__DCU0_R3        0x1902
               VF610_PAD_PTE9__DCU0_R4        0x1902
               VF610_PAD_PTE10__DCU0_R5    0x1902
               VF610_PAD_PTE11__DCU0_R6    0x1902
               VF610_PAD_PTE12__DCU0_R7    0x1902
               VF610_PAD_PTE13__DCU0_G0    0x1902
               VF610_PAD_PTE14__DCU0_G1    0x1902
               VF610_PAD_PTE15__DCU0_G2    0x1902
               VF610_PAD_PTE16__DCU0_G3    0x1902
               VF610_PAD_PTE17__DCU0_G4    0x1902
               VF610_PAD_PTE18__DCU0_G5    0x1902
               VF610_PAD_PTE19__DCU0_G6    0x1902
               VF610_PAD_PTE20__DCU0_G7    0x1902
               VF610_PAD_PTE21__DCU0_B0    0x1902
               VF610_PAD_PTE22__DCU0_B1    0x1902
               VF610_PAD_PTE23__DCU0_B2    0x1902
               VF610_PAD_PTE24__DCU0_B3    0x1902
               VF610_PAD_PTE25__DCU0_B4    0x1902
               VF610_PAD_PTE26__DCU0_B5    0x1902
               VF610_PAD_PTE27__DCU0_B6    0x1902
               VF610_PAD_PTE28__DCU0_B7    0x1902
           >;
       };
 
       pinctrl_dspi1: dspi1grp {
           fsl,pins = <
               VF610_PAD_PTD5__DSPI1_CS0        0x33e2
               VF610_PAD_PTD6__DSPI1_SIN        0x33e1
               VF610_PAD_PTD7__DSPI1_SOUT        0x33e2
               VF610_PAD_PTD8__DSPI1_SCK        0x33e2
           >;
       };
 
       pinctrl_esdhc1: esdhc1grp {
           fsl,pins = <
               VF610_PAD_PTA24__ESDHC1_CLK    0x31ef
               VF610_PAD_PTA25__ESDHC1_CMD    0x31ef
               VF610_PAD_PTA26__ESDHC1_DAT0    0x31ef
               VF610_PAD_PTA27__ESDHC1_DAT1    0x31ef
               VF610_PAD_PTA28__ESDHC1_DATA2    0x31ef
               VF610_PAD_PTA29__ESDHC1_DAT3    0x31ef
               VF610_PAD_PTB20__GPIO_42    0x219d
           >;
       };
 
       pinctrl_fec1: fec1grp {
           fsl,pins = <
               VF610_PAD_PTA6__RMII_CLKOUT        0x30d2
               VF610_PAD_PTC9__ENET_RMII1_MDC        0x30d2
               VF610_PAD_PTC10__ENET_RMII1_MDIO    0x30d3
               VF610_PAD_PTC11__ENET_RMII1_CRS        0x30d1
               VF610_PAD_PTC12__ENET_RMII1_RXD1    0x30d1
               VF610_PAD_PTC13__ENET_RMII1_RXD0    0x30d1
               VF610_PAD_PTC14__ENET_RMII1_RXER    0x30d1
               VF610_PAD_PTC15__ENET_RMII1_TXD1    0x30d2
               VF610_PAD_PTC16__ENET_RMII1_TXD0    0x30d2
               VF610_PAD_PTC17__ENET_RMII1_TXEN    0x30d2
           >;
       };
 
       pinctrl_gpio_bl_on: gpio_bl_on {
           fsl,pins = <
               VF610_PAD_PTC0__GPIO_45        0x22ef
           >;
       };
 
       pinctrl_i2c0: i2c0grp {
           fsl,pins = <
               VF610_PAD_PTB14__I2C0_SCL        0x37ff
               VF610_PAD_PTB15__I2C0_SDA        0x37ff
           >;
       };
 
       pinctrl_i2c0_gpio: i2c0gpiogrp {
           fsl,pins = <
               VF610_PAD_PTB14__GPIO_36        0x37ff
               VF610_PAD_PTB15__GPIO_37        0x37ff
           >;
       };
 
       pinctrl_nfc: nfcgrp {
           fsl,pins = <
               VF610_PAD_PTD23__NF_IO7        0x28df
               VF610_PAD_PTD22__NF_IO6        0x28df
               VF610_PAD_PTD21__NF_IO5        0x28df
               VF610_PAD_PTD20__NF_IO4        0x28df
               VF610_PAD_PTD19__NF_IO3        0x28df
               VF610_PAD_PTD18__NF_IO2        0x28df
               VF610_PAD_PTD17__NF_IO1        0x28df
               VF610_PAD_PTD16__NF_IO0        0x28df
               VF610_PAD_PTB24__NF_WE_B    0x28c2
               VF610_PAD_PTB25__NF_CE0_B    0x28c2
               VF610_PAD_PTB27__NF_RE_B    0x28c2
               VF610_PAD_PTC26__NF_RB_B    0x283d
               VF610_PAD_PTC27__NF_ALE        0x28c2
               VF610_PAD_PTC28__NF_CLE        0x28c2
           >;
       };
 
       pinctrl_pwm0: pwm0grp {
           fsl,pins = <
               VF610_PAD_PTB0__FTM0_CH0        0x1182
               VF610_PAD_PTB1__FTM0_CH1        0x1182
           >;
       };
 
       pinctrl_pwm1: pwm1grp {
           fsl,pins = <
               VF610_PAD_PTB8__FTM1_CH0        0x1182
               VF610_PAD_PTB9__FTM1_CH1        0x1182
           >;
       };
 
       pinctrl_uart0: uart0grp {
           fsl,pins = <
               VF610_PAD_PTB10__UART0_TX        0x21a2
               VF610_PAD_PTB11__UART0_RX        0x21a1
               VF610_PAD_PTB12__UART0_RTS        0x21a2
               VF610_PAD_PTB13__UART0_CTS        0x21a1
           >;
       };
 
       pinctrl_uart1: uart1grp {
           fsl,pins = <
               VF610_PAD_PTB4__UART1_TX        0x21a2
               VF610_PAD_PTB5__UART1_RX        0x21a1
           >;
       };
 
       pinctrl_uart2: uart2grp {
           fsl,pins = <
               VF610_PAD_PTD0__UART2_TX        0x21a2
               VF610_PAD_PTD1__UART2_RX        0x21a1
               VF610_PAD_PTD2__UART2_RTS        0x21a2
               VF610_PAD_PTD3__UART2_CTS        0x21a1
           >;
       };
 
       pinctrl_usbh1_reg: gpio_usb_vbus {
           fsl,pins = <
               VF610_PAD_PTD4__GPIO_83            0x22ed
           >;
       };
   };
};