hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
// SPDX-License-Identifier: GPL-2.0
/*
 * Device Tree Source for the SK-RZG1E board
 *
 * Copyright (C) 2016-2017 Cogent Embedded, Inc.
 */
 
/dts-v1/;
#include "r8a7745.dtsi"
 
/ {
   model = "SK-RZG1E";
   compatible = "renesas,sk-rzg1e", "renesas,r8a7745";
 
   aliases {
       serial0 = &scif2;
   };
 
   chosen {
       bootargs = "ignore_loglevel rw root=/dev/nfs ip=on";
       stdout-path = "serial0:115200n8";
   };
 
   memory@40000000 {
       device_type = "memory";
       reg = <0 0x40000000 0 0x40000000>;
   };
};
 
&extal_clk {
   clock-frequency = <20000000>;
};
 
&pfc {
   scif2_pins: scif2 {
       groups = "scif2_data";
       function = "scif2";
   };
 
   ether_pins: ether {
       groups = "eth_link", "eth_mdio", "eth_rmii";
       function = "eth";
   };
 
   phy1_pins: phy1 {
       groups = "intc_irq8";
       function = "intc";
   };
};
 
&scif2 {
   pinctrl-0 = <&scif2_pins>;
   pinctrl-names = "default";
 
   status = "okay";
};
 
&ether {
   pinctrl-0 = <&ether_pins &phy1_pins>;
   pinctrl-names = "default";
 
   phy-handle = <&phy1>;
   renesas,ether-link-active-low;
   status = "okay";
 
   phy1: ethernet-phy@1 {
       reg = <1>;
       interrupt-parent = <&irqc>;
       interrupts = <8 IRQ_TYPE_LEVEL_LOW>;
       micrel,led-mode = <1>;
   };
};