hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
// SPDX-License-Identifier: (GPL-2.0+ OR MIT)
/*
 * Device Tree Include file for Marvell Armada 380 SoC.
 *
 * Copyright (C) 2014 Marvell
 *
 * Lior Amsalem <alior@marvell.com>
 * Gregory CLEMENT <gregory.clement@free-electrons.com>
 * Thomas Petazzoni <thomas.petazzoni@free-electrons.com>
 */
 
#include "armada-38x.dtsi"
 
/ {
   model = "Marvell Armada 380 family SoC";
   compatible = "marvell,armada380";
 
   cpus {
       #address-cells = <1>;
       #size-cells = <0>;
       enable-method = "marvell,armada-380-smp";
 
       cpu@0 {
           device_type = "cpu";
           compatible = "arm,cortex-a9";
           reg = <0>;
       };
   };
 
   soc {
       internal-regs {
           pinctrl@18000 {
               compatible = "marvell,mv88f6810-pinctrl";
           };
       };
 
       pcie {
           compatible = "marvell,armada-370-pcie";
           status = "disabled";
           device_type = "pci";
 
           #address-cells = <3>;
           #size-cells = <2>;
 
           msi-parent = <&mpic>;
           bus-range = <0x00 0xff>;
 
           ranges =
                  <0x82000000 0 0x80000 MBUS_ID(0xf0, 0x01) 0x80000 0 0x00002000
               0x82000000 0 0x40000 MBUS_ID(0xf0, 0x01) 0x40000 0 0x00002000
               0x82000000 0 0x44000 MBUS_ID(0xf0, 0x01) 0x44000 0 0x00002000
               0x82000000 0 0x48000 MBUS_ID(0xf0, 0x01) 0x48000 0 0x00002000
               0x82000000 0x1 0     MBUS_ID(0x08, 0xe8) 0 1 0 /* Port 0 MEM */
               0x81000000 0x1 0     MBUS_ID(0x08, 0xe0) 0 1 0 /* Port 0 IO  */
               0x82000000 0x2 0     MBUS_ID(0x04, 0xe8) 0 1 0 /* Port 1 MEM */
               0x81000000 0x2 0     MBUS_ID(0x04, 0xe0) 0 1 0 /* Port 1 IO  */
               0x82000000 0x3 0     MBUS_ID(0x04, 0xd8) 0 1 0 /* Port 2 MEM */
               0x81000000 0x3 0     MBUS_ID(0x04, 0xd0) 0 1 0 /* Port 2 IO  */>;
 
           /* x1 port */
           pcie@1,0 {
               device_type = "pci";
               assigned-addresses = <0x82000800 0 0x80000 0 0x2000>;
               reg = <0x0800 0 0 0 0>;
               #address-cells = <3>;
               #size-cells = <2>;
               #interrupt-cells = <1>;
               ranges = <0x82000000 0 0 0x82000000 0x1 0 1 0
                     0x81000000 0 0 0x81000000 0x1 0 1 0>;
               bus-range = <0x00 0xff>;
               interrupt-map-mask = <0 0 0 0>;
               interrupt-map = <0 0 0 0 &gic GIC_SPI 29 IRQ_TYPE_LEVEL_HIGH>;
               marvell,pcie-port = <0>;
               marvell,pcie-lane = <0>;
               clocks = <&gateclk 8>;
               status = "disabled";
           };
 
           /* x1 port */
           pcie@2,0 {
               device_type = "pci";
               assigned-addresses = <0x82001000 0 0x40000 0 0x2000>;
               reg = <0x1000 0 0 0 0>;
               #address-cells = <3>;
               #size-cells = <2>;
               #interrupt-cells = <1>;
               ranges = <0x82000000 0 0 0x82000000 0x2 0 1 0
                     0x81000000 0 0 0x81000000 0x2 0 1 0>;
               bus-range = <0x00 0xff>;
               interrupt-map-mask = <0 0 0 0>;
               interrupt-map = <0 0 0 0 &gic GIC_SPI 33 IRQ_TYPE_LEVEL_HIGH>;
               marvell,pcie-port = <1>;
               marvell,pcie-lane = <0>;
               clocks = <&gateclk 5>;
               status = "disabled";
           };
 
           /* x1 port */
           pcie@3,0 {
               device_type = "pci";
               assigned-addresses = <0x82001800 0 0x44000 0 0x2000>;
               reg = <0x1800 0 0 0 0>;
               #address-cells = <3>;
               #size-cells = <2>;
               #interrupt-cells = <1>;
               ranges = <0x82000000 0 0 0x82000000 0x3 0 1 0
                     0x81000000 0 0 0x81000000 0x3 0 1 0>;
               bus-range = <0x00 0xff>;
               interrupt-map-mask = <0 0 0 0>;
               interrupt-map = <0 0 0 0 &gic GIC_SPI 70 IRQ_TYPE_LEVEL_HIGH>;
               marvell,pcie-port = <2>;
               marvell,pcie-lane = <0>;
               clocks = <&gateclk 6>;
               status = "disabled";
           };
       };
   };
};