forked from ~ljy/RK356X_SDK_RELEASE

hc
2024-01-31 f9004dbfff8a3fbbd7e2a88c8a4327c7f2f8e5b2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
// SPDX-License-Identifier: (GPL-2.0+ OR MIT)
/*
 * Copyright (c) 2023 Rockchip Electronics Co., Ltd.
 */
 
/dts-v1/;
 
#include "rv1106.dtsi"
#include "rv1106-evb-v10.dtsi"
#include "rv1106-evb-cam.dtsi"
#include "rv1106-tb-nofastae-spi-nor.dtsi"
 
/ {
   model = "Rockchip RV1106G EVB2 V12 Board";
   compatible = "rockchip,rv1106g-evb2-v12", "rockchip,rv1106";
 
   chosen {
       bootargs = "loglevel=0 rootfstype=erofs rootflags=dax console=ttyFIQ0 root=/dev/rd0 snd_soc_core.prealloc_buffer_size_kbytes=16 coherent_pool=0 driver_async_probe=dwmmc_rockchip";
   };
 
   vcc_1v8: vcc-1v8 {
       compatible = "regulator-fixed";
       regulator-name = "vcc_1v8";
       regulator-always-on;
       regulator-boot-on;
       regulator-min-microvolt = <1800000>;
       regulator-max-microvolt = <1800000>;
   };
 
   vcc_3v3: vcc-3v3 {
       compatible = "regulator-fixed";
       regulator-name = "vcc_3v3";
       regulator-always-on;
       regulator-boot-on;
       regulator-min-microvolt = <3300000>;
       regulator-max-microvolt = <3300000>;
   };
 
   vcc3v3_sd: vcc3v3-sd {
       compatible = "regulator-fixed";
       gpio = <&gpio2 RK_PA7 GPIO_ACTIVE_LOW>;
       regulator-name = "vcc3v3_sd";
       regulator-min-microvolt = <3300000>;
       regulator-max-microvolt = <3300000>;
       pinctrl-names = "default";
       pinctrl-0 = <&sdmmc_pwren>;
   };
 
   wireless_wlan: wireless-wlan {
       compatible = "wlan-platdata";
       WIFI,host_wake_irq = <&gpio1 RK_PB0 GPIO_ACTIVE_HIGH>;
       status = "okay";
   };
};
 
&fiq_debugger {
   rockchip,baudrate = <1500000>;
   pinctrl-names = "default";
   pinctrl-0 = <&uart2m1_xfer>;
};
 
&pinctrl {
   sdmmc {
       /omit-if-no-ref/
       sdmmc_pwren: sdmmc-pwren {
           rockchip,pins = <2 RK_PA7 RK_FUNC_GPIO &pcfg_pull_none>;
       };
   };
};
 
&pwm10 {
   status = "okay";
};
 
&pwm11 {
   status = "okay";
};
 
&ramdisk_r {
   reg = <0x800000 (10 * 0x00100000)>;
};
 
&ramdisk_c {
   reg = <0x1200000 (5 * 0x00100000)>;
};
 
&sdio {
   max-frequency = <50000000>;
   bus-width = <1>;
   cap-sd-highspeed;
   cap-sdio-irq;
   keep-power-in-suspend;
   non-removable;
   rockchip,default-sample-phase = <90>;
   no-sd;
   no-mmc;
   supports-sdio;
   pinctrl-names = "default";
   pinctrl-0 = <&sdmmc1m0_cmd &sdmmc1m0_clk &sdmmc1m0_bus4>;
   status = "okay";
};
 
&sdmmc {
   max-frequency = <200000000>;
   no-sdio;
   no-mmc;
   bus-width = <4>;
   cap-mmc-highspeed;
   cap-sd-highspeed;
   disable-wp;
   pinctrl-names = "normal", "idle";
   pinctrl-0 = <&sdmmc0_clk &sdmmc0_cmd &sdmmc0_det &sdmmc0_bus4>;
   pinctrl-1 = <&sdmmc0_idle_pins &sdmmc0_det>;
   vmmc-supply = <&vcc3v3_sd>;
   status = "okay";
};
 
&sfc {
   assigned-clocks = <&cru SCLK_SFC>;
   assigned-clock-rates = <125000000>;
   status = "okay";
 
   flash@0 {
       compatible = "jedec,spi-nor";
       reg = <0>;
       spi-max-frequency = <125000000>;
       spi-rx-bus-width = <4>;
       spi-tx-bus-width = <1>;
   };
};
 
&usbdrd_dwc3 {
   dr_mode = "otg";
};