hc
2023-11-22 f743a7adbd6e230d66a6206fa115b59fec2d88eb
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
/*
 * SPI flash internal definitions
 *
 * Copyright (C) 2008 Atmel Corporation
 * Copyright (C) 2013 Jagannadha Sutradharudu Teki, Xilinx Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#ifndef _SF_INTERNAL_H_
#define _SF_INTERNAL_H_
 
#include <linux/types.h>
#include <linux/compiler.h>
 
#define SPI_NOR_MAX_ID_LEN    6
#define SPI_NOR_MAX_ADDR_WIDTH    4
 
struct flash_info {
#if !CONFIG_IS_ENABLED(SPI_FLASH_TINY)
   char        *name;
#endif
 
   /*
    * This array stores the ID bytes.
    * The first three bytes are the JEDIC ID.
    * JEDEC ID zero means "no ID" (mostly older chips).
    */
   u8        id[SPI_NOR_MAX_ID_LEN];
   u8        id_len;
 
   /* The size listed here is what works with SPINOR_OP_SE, which isn't
    * necessarily called a "sector" by the vendor.
    */
   unsigned int    sector_size;
   u16        n_sectors;
 
   u16        page_size;
   u16        addr_width;
 
   u32        flags;
#define SECT_4K            BIT(0)    /* SPINOR_OP_BE_4K works uniformly */
#define SPI_NOR_NO_ERASE    BIT(1)    /* No erase command needed */
#define SST_WRITE        BIT(2)    /* use SST byte programming */
#define SPI_NOR_NO_FR        BIT(3)    /* Can't do fastread */
#define SECT_4K_PMC        BIT(4)    /* SPINOR_OP_BE_4K_PMC works uniformly */
#define SPI_NOR_DUAL_READ    BIT(5)    /* Flash supports Dual Read */
#define SPI_NOR_QUAD_READ    BIT(6)    /* Flash supports Quad Read */
#define USE_FSR            BIT(7)    /* use flag status register */
#define SPI_NOR_HAS_LOCK    BIT(8)    /* Flash supports lock/unlock via SR */
#define SPI_NOR_HAS_TB        BIT(9)    /*
                    * Flash SR has Top/Bottom (TB) protect
                    * bit. Must be used with
                    * SPI_NOR_HAS_LOCK.
                    */
#define    SPI_S3AN        BIT(10)    /*
                    * Xilinx Spartan 3AN In-System Flash
                    * (MFR cannot be used for probing
                    * because it has the same value as
                    * ATMEL flashes)
                    */
#define SPI_NOR_4B_OPCODES    BIT(11)    /*
                    * Use dedicated 4byte address op codes
                    * to support memory size above 128Mib.
                    */
#define NO_CHIP_ERASE        BIT(12) /* Chip does not support chip erase */
#define SPI_NOR_SKIP_SFDP    BIT(13)    /* Skip parsing of SFDP tables */
#define USE_CLSR        BIT(14)    /* use CLSR command */
#define SPI_NOR_HAS_SST26LOCK    BIT(15)    /* Flash supports lock/unlock via BPR */
#define SPI_NOR_OCTAL_READ      BIT(16) /* Flash supports Octal Read */
#define SPI_NOR_OCTAL_DTR_READ BIT(17) /* Flash supports Octal DTR Read */
};
 
extern const struct flash_info spi_nor_ids[];
 
#define JEDEC_MFR(info)    ((info)->id[0])
#define JEDEC_ID(info)        (((info)->id[1]) << 8 | ((info)->id[2]))
 
/* Get software write-protect value (BP bits) */
int spi_flash_cmd_get_sw_write_prot(struct spi_flash *flash);
 
 
#ifdef CONFIG_SPI_FLASH_MTD
int spi_flash_mtd_register(struct spi_flash *flash);
void spi_flash_mtd_unregister(void);
#endif
#endif /* _SF_INTERNAL_H_ */