hc
2023-11-22 f743a7adbd6e230d66a6206fa115b59fec2d88eb
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
/*
 * Copyright (c) 2011 The Chromium OS Authors.
 * (C) Copyright 2010,2011
 * Graeme Russ, <graeme.russ@gmail.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <asm/e820.h>
#include <asm/arch/sysinfo.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
unsigned install_e820_map(unsigned max_entries, struct e820entry *entries)
{
   unsigned num_entries;
   int i;
 
   num_entries = min((unsigned)lib_sysinfo.n_memranges, max_entries);
   if (num_entries < lib_sysinfo.n_memranges) {
       printf("Warning: Limiting e820 map to %d entries.\n",
           num_entries);
   }
   for (i = 0; i < num_entries; i++) {
       struct memrange *memrange = &lib_sysinfo.memrange[i];
 
       entries[i].addr = memrange->base;
       entries[i].size = memrange->size;
 
       /*
        * coreboot has some extensions (type 6 & 16) to the E820 types.
        * When we detect this, mark it as E820_RESERVED.
        */
       if (memrange->type == CB_MEM_VENDOR_RSVD ||
           memrange->type == CB_MEM_TABLE)
           entries[i].type = E820_RESERVED;
       else
           entries[i].type = memrange->type;
   }
 
   return num_entries;
}
 
/*
 * This function looks for the highest region of memory lower than 4GB which
 * has enough space for U-Boot where U-Boot is aligned on a page boundary. It
 * overrides the default implementation found elsewhere which simply picks the
 * end of ram, wherever that may be. The location of the stack, the relocation
 * address, and how far U-Boot is moved by relocation are set in the global
 * data structure.
 */
ulong board_get_usable_ram_top(ulong total_size)
{
   uintptr_t dest_addr = 0;
   int i;
 
   for (i = 0; i < lib_sysinfo.n_memranges; i++) {
       struct memrange *memrange = &lib_sysinfo.memrange[i];
       /* Force U-Boot to relocate to a page aligned address. */
       uint64_t start = roundup(memrange->base, 1 << 12);
       uint64_t end = memrange->base + memrange->size;
 
       /* Ignore non-memory regions. */
       if (memrange->type != CB_MEM_RAM)
           continue;
 
       /* Filter memory over 4GB. */
       if (end > 0xffffffffULL)
           end = 0x100000000ULL;
       /* Skip this region if it's too small. */
       if (end - start < total_size)
           continue;
 
       /* Use this address if it's the largest so far. */
       if (end > dest_addr)
           dest_addr = end;
   }
 
   /* If no suitable area was found, return an error. */
   if (!dest_addr)
       panic("No available memory found for relocation");
 
   return (ulong)dest_addr;
}
 
int dram_init(void)
{
   int i;
   phys_size_t ram_size = 0;
 
   for (i = 0; i < lib_sysinfo.n_memranges; i++) {
       struct memrange *memrange = &lib_sysinfo.memrange[i];
       unsigned long long end = memrange->base + memrange->size;
 
       if (memrange->type == CB_MEM_RAM && end > ram_size)
           ram_size += memrange->size;
   }
 
   gd->ram_size = ram_size;
   if (ram_size == 0)
       return -1;
 
   return 0;
}
 
int dram_init_banksize(void)
{
   int i, j;
 
   if (CONFIG_NR_DRAM_BANKS) {
       for (i = 0, j = 0; i < lib_sysinfo.n_memranges; i++) {
           struct memrange *memrange = &lib_sysinfo.memrange[i];
 
           if (memrange->type == CB_MEM_RAM) {
               gd->bd->bi_dram[j].start = memrange->base;
               gd->bd->bi_dram[j].size = memrange->size;
               j++;
               if (j >= CONFIG_NR_DRAM_BANKS)
                   break;
           }
       }
   }
 
   return 0;
}