hc
2023-12-04 f33f61bdb7ca6d5ebe7a78f9d8694b91360279ac
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
/*
 * ASoC PXA SSP port support
 *
 * This program is free software; you can redistribute it and/or modify
 * it under the terms of the GNU General Public License version 2 as
 * published by the Free Software Foundation.
 */
 
#ifndef _PXA_SSP_H
#define _PXA_SSP_H
 
/* SSP clock sources */
#define PXA_SSP_CLK_PLL    0
#define PXA_SSP_CLK_EXT    1
#define PXA_SSP_CLK_NET    2
#define PXA_SSP_CLK_AUDIO    3
#define PXA_SSP_CLK_NET_PLL    4
 
/* SSP audio dividers */
#define PXA_SSP_AUDIO_DIV_ACDS        0
#define PXA_SSP_AUDIO_DIV_SCDB        1
#define PXA_SSP_DIV_SCR                2
 
/* SSP ACDS audio dividers values */
#define PXA_SSP_CLK_AUDIO_DIV_1        0
#define PXA_SSP_CLK_AUDIO_DIV_2        1
#define PXA_SSP_CLK_AUDIO_DIV_4        2
#define PXA_SSP_CLK_AUDIO_DIV_8        3
#define PXA_SSP_CLK_AUDIO_DIV_16    4
#define PXA_SSP_CLK_AUDIO_DIV_32    5
 
/* SSP divider bypass */
#define PXA_SSP_CLK_SCDB_4        0
#define PXA_SSP_CLK_SCDB_1        1
#define PXA_SSP_CLK_SCDB_8        2
 
#define PXA_SSP_PLL_OUT  0
 
#endif