hc
2023-02-13 e440ec23c5a540cdd3f7464e8779219be6fd3d95
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
/******************************************************************************
 *
 * Copyright(c) 2007 - 2017 Realtek Corporation.
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms of version 2 of the GNU General Public License as
 * published by the Free Software Foundation.
 *
 * This program is distributed in the hope that it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
 * more details.
 *
 *****************************************************************************/
 
/* ************************************************************
 * include files
 * ************************************************************ */
 
#include "mp_precomp.h"
#include "phydm_precomp.h"
 
#ifdef PHYDM_AUTO_DEGBUG
 
void
phydm_check_hang_reset(
   void            *p_dm_void
)
{
   struct PHY_DM_STRUCT    *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   struct phydm_auto_dbg_struc    *p_atd_t = &(p_dm->auto_dbg_table);
 
   dbg_print("%s ======>\n", __func__);
 
   p_atd_t->dbg_step = 0;
   p_atd_t->auto_dbg_type = AUTO_DBG_STOP;
   phydm_pause_dm_watchdog(p_dm, PHYDM_RESUME);
   p_dm->debug_components &= (~ODM_COMP_API);
}
 
#if (ODM_IC_11N_SERIES_SUPPORT == 1)
void
phydm_auto_check_hang_engine_n(
   void            *p_dm_void
)
{
   struct    PHY_DM_STRUCT    *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   struct    phydm_auto_dbg_struc    *p_atd_t = &(p_dm->auto_dbg_table);
   struct    n_dbgport_803    dbgport_803 = {0};
   u32        value32_tmp = 0, value32_tmp_2 = 0;
   u8        i;
   u32        curr_dbg_port_val[DBGPORT_CHK_NUM];
   u16        curr_ofdm_t_cnt;
   u16        curr_ofdm_r_cnt;
   u16        curr_cck_t_cnt;
   u16        curr_cck_r_cnt;
   u16        curr_ofdm_crc_error_cnt;
   u16        curr_cck_crc_error_cnt;
   u16        diff_ofdm_t_cnt;
   u16        diff_ofdm_r_cnt;
   u16        diff_cck_t_cnt;
   u16        diff_cck_r_cnt;
   u16        diff_ofdm_crc_error_cnt;
   u16        diff_cck_crc_error_cnt;
   u8        rf_mode;
 
 
   if (p_atd_t->auto_dbg_type == AUTO_DBG_STOP)
       return;
 
   if (p_dm->support_ic_type & ODM_IC_11AC_SERIES) {
 
       phydm_check_hang_reset(p_dm);
       return;
   }
 
   if (p_atd_t->dbg_step == 0) {
 
       dbg_print("dbg_step=0\n\n");
       
       /*Reset all packet counter*/
       odm_set_bb_reg(p_dm, 0xf14, BIT(16), 1);
       odm_set_bb_reg(p_dm, 0xf14, BIT(16), 0);
 
 
 
   } else if (p_atd_t->dbg_step == 1)  {
 
       dbg_print("dbg_step=1\n\n");
 
       /*Check packet counter Register*/
       p_atd_t->ofdm_t_cnt = (u16)odm_get_bb_reg(p_dm, 0x9cc, MASKHWORD);
       p_atd_t->ofdm_r_cnt = (u16)odm_get_bb_reg(p_dm, 0xf94, MASKLWORD);
       p_atd_t->ofdm_crc_error_cnt = (u16)odm_get_bb_reg(p_dm, 0xf94, MASKHWORD);
       
       p_atd_t->cck_t_cnt = (u16)odm_get_bb_reg(p_dm, 0x9d0, MASKHWORD);;
       p_atd_t->cck_r_cnt = (u16)odm_get_bb_reg(p_dm, 0xfa0, MASKHWORD);
       p_atd_t->cck_crc_error_cnt = (u16)odm_get_bb_reg(p_dm, 0xf84, 0x3fff);    
 
 
       /*Check Debug Port*/
       for (i = 0; i < DBGPORT_CHK_NUM; i++) {
           
           if (phydm_set_bb_dbg_port(p_dm, BB_DBGPORT_PRIORITY_3, (u32)p_atd_t->dbg_port_table[i])) {
               p_atd_t->dbg_port_val[i] = phydm_get_bb_dbg_port_value(p_dm);
               phydm_release_bb_dbg_port(p_dm);
           }
       }
   
   } else if (p_atd_t->dbg_step == 2)  {
 
       dbg_print("dbg_step=2\n\n");
 
       /*Check packet counter Register*/
       curr_ofdm_t_cnt = (u16)odm_get_bb_reg(p_dm, 0x9cc, MASKHWORD);
       curr_ofdm_r_cnt = (u16)odm_get_bb_reg(p_dm, 0xf94, MASKLWORD);
       curr_ofdm_crc_error_cnt = (u16)odm_get_bb_reg(p_dm, 0xf94, MASKHWORD);
       
       curr_cck_t_cnt = (u16)odm_get_bb_reg(p_dm, 0x9d0, MASKHWORD);;
       curr_cck_r_cnt = (u16)odm_get_bb_reg(p_dm, 0xfa0, MASKHWORD);
       curr_cck_crc_error_cnt = (u16)odm_get_bb_reg(p_dm, 0xf84, 0x3fff);    
 
       /*Check Debug Port*/
       for (i = 0; i < DBGPORT_CHK_NUM; i++) {
           
           if (phydm_set_bb_dbg_port(p_dm, BB_DBGPORT_PRIORITY_3, (u32)p_atd_t->dbg_port_table[i])) {
               curr_dbg_port_val[i] = phydm_get_bb_dbg_port_value(p_dm);
               phydm_release_bb_dbg_port(p_dm);
           }
       }
   
       /*=== Make check hang decision ================================*/
       dbg_print("Check Hang Decision\n\n");
 
       /* ----- Check RF Register -----------------------------------*/
       for (i = 0; i < p_dm->num_rf_path; i++) {
       
           rf_mode = (u8)odm_get_rf_reg(p_dm, i, 0x0, 0xf0000);
               
           dbg_print("RF0x0[%d] = 0x%x\n", i, rf_mode);
 
           if (rf_mode > 3) {
               dbg_print("Incorrect RF mode\n");
               dbg_print("ReasonCode:RHN-1\n");
 
               
           }
       }
 
       value32_tmp = odm_get_rf_reg(p_dm, 0, 0xb0, 0xf0000);
           
       if (p_dm->support_ic_type == ODM_RTL8188E) {
           if (value32_tmp != 0xff8c8) {
               dbg_print("ReasonCode:RHN-3\n");
           }
       }
 
       /* ----- Check BB Register -----------------------------------*/
       
       /*BB mode table*/
       value32_tmp = odm_get_bb_reg(p_dm, 0x824, 0xe);
       value32_tmp_2 = odm_get_bb_reg(p_dm, 0x82c, 0xe);
       dbg_print("BB TX mode table {A, B}= {%d, %d}\n", value32_tmp, value32_tmp_2);
 
       if ((value32_tmp > 3) || (value32_tmp_2 > 3)) {
           
           dbg_print("ReasonCode:RHN-2\n");
       }
 
       value32_tmp = odm_get_bb_reg(p_dm, 0x824, 0x700000);
       value32_tmp_2 = odm_get_bb_reg(p_dm, 0x82c, 0x700000);
       dbg_print("BB RX mode table {A, B}= {%d, %d}\n", value32_tmp, value32_tmp_2);
 
       if ((value32_tmp > 3) || (value32_tmp_2 > 3)) {
           
           dbg_print("ReasonCode:RHN-2\n");
       }
       
 
       /*BB HW Block*/
       value32_tmp = odm_get_bb_reg(p_dm, 0x800, MASKDWORD);
       
       if (!(value32_tmp & BIT(24))) {
           dbg_print("Reg0x800[24] = 0, CCK BLK is disabled\n");
           dbg_print("ReasonCode: THN-3\n");
       }
       
       if (!(value32_tmp & BIT(25))) {
           dbg_print("Reg0x800[24] = 0, OFDM BLK is disabled\n");
           dbg_print("ReasonCode:THN-3\n");
       }
 
       /*BB Continue TX*/
       value32_tmp = odm_get_bb_reg(p_dm, 0xd00, 0x70000000);
       dbg_print("Continue TX=%d\n", value32_tmp);
       if (value32_tmp != 0) {
           dbg_print("ReasonCode: THN-4\n");
       }
       
 
       /* ----- Check Packet Counter --------------------------------*/
       diff_ofdm_t_cnt = curr_ofdm_t_cnt - p_atd_t->ofdm_t_cnt;
       diff_ofdm_r_cnt = curr_ofdm_r_cnt - p_atd_t->ofdm_r_cnt;
       diff_ofdm_crc_error_cnt = curr_ofdm_crc_error_cnt - p_atd_t->ofdm_crc_error_cnt;
       
       diff_cck_t_cnt = curr_cck_t_cnt - p_atd_t->cck_t_cnt;
       diff_cck_r_cnt = curr_cck_r_cnt - p_atd_t->cck_r_cnt;
       diff_cck_crc_error_cnt = curr_cck_crc_error_cnt - p_atd_t->cck_crc_error_cnt;
 
       dbg_print("OFDM[t=0~1] {TX, RX, CRC_error} = {%d, %d, %d}\n", 
           p_atd_t->ofdm_t_cnt, p_atd_t->ofdm_r_cnt, p_atd_t->ofdm_crc_error_cnt);
       dbg_print("OFDM[t=1~2] {TX, RX, CRC_error} = {%d, %d, %d}\n", 
           curr_ofdm_t_cnt, curr_ofdm_r_cnt, curr_ofdm_crc_error_cnt);
       dbg_print("OFDM_diff {TX, RX, CRC_error} = {%d, %d, %d}\n", 
           diff_ofdm_t_cnt, diff_ofdm_r_cnt, diff_ofdm_crc_error_cnt);
 
       dbg_print("CCK[t=0~1] {TX, RX, CRC_error} = {%d, %d, %d}\n", 
           p_atd_t->cck_t_cnt, p_atd_t->cck_r_cnt, p_atd_t->cck_crc_error_cnt);
       dbg_print("CCK[t=1~2] {TX, RX, CRC_error} = {%d, %d, %d}\n", 
           curr_cck_t_cnt, curr_cck_r_cnt, curr_cck_crc_error_cnt);
       dbg_print("CCK_diff {TX, RX, CRC_error} = {%d, %d, %d}\n", 
           diff_cck_t_cnt, diff_cck_r_cnt, diff_cck_crc_error_cnt);
 
       /* ----- Check Dbg Port --------------------------------*/
 
       for (i = 0; i < DBGPORT_CHK_NUM; i++) {
 
           dbg_print("Dbg_port=((0x%x))\n", p_atd_t->dbg_port_table[i]);
           dbg_print("Val{pre, curr}={0x%x, 0x%x}\n", p_atd_t->dbg_port_val[i], curr_dbg_port_val[i]);
 
           if ((p_atd_t->dbg_port_table[i]) == 0) {
 
               if (p_atd_t->dbg_port_val[i] == curr_dbg_port_val[i]) {
                   
                   dbg_print("BB state hang\n");
                   dbg_print("ReasonCode:\n");
               }
 
           } else if (p_atd_t->dbg_port_table[i] == 0x803) {
 
               if (p_atd_t->dbg_port_val[i] == curr_dbg_port_val[i]) {
 
                   //dbgport_803 = (struct n_dbgport_803 )(p_atd_t->dbg_port_val[i]);
 
                   odm_move_memory(p_dm, &(dbgport_803),  &(p_atd_t->dbg_port_val[i]), sizeof(struct n_dbgport_803));
 
                   dbg_print("RSTB{BB, GLB, OFDM}={%d, %d, %d}\n", dbgport_803.bb_rst_b, dbgport_803.glb_rst_b, dbgport_803.ofdm_rst_b);
                   dbg_print("{ofdm_tx_en, cck_tx_en, phy_tx_on}={%d, %d, %d}\n", dbgport_803.ofdm_tx_en, dbgport_803.cck_tx_en, dbgport_803.phy_tx_on);
                   dbg_print("CCA_PP{OFDM, CCK}={%d, %d}\n", dbgport_803.ofdm_cca_pp, dbgport_803.cck_cca_pp);
 
                   if (dbgport_803.phy_tx_on)
                       dbg_print("Maybe TX Hang\n");
                   else if (dbgport_803.ofdm_cca_pp || dbgport_803.cck_cca_pp)
                       dbg_print("Maybe RX Hang\n");    
               }
 
           } else if (p_atd_t->dbg_port_table[i] == 0x208) {
 
               if ((p_atd_t->dbg_port_val[i] & BIT(30)) && (curr_dbg_port_val[i] & BIT(30))) {
                   
                   dbg_print("EDCCA Pause TX\n");
                   dbg_print("ReasonCode: THN-2\n");
               }
 
           } else if (p_atd_t->dbg_port_table[i] == 0xab0) {
 
               if (((p_atd_t->dbg_port_val[i] & 0xffffff) == 0) || 
                   ((curr_dbg_port_val[i] & 0xffffff) == 0)) {
                   
                   dbg_print("Wrong L-SIG formate\n");
                   dbg_print("ReasonCode: THN-1\n");
               }
           }
       }
       
       phydm_check_hang_reset(p_dm);
   }
 
   p_atd_t->dbg_step++;
   
}
 
void
phydm_bb_auto_check_hang_start_n(
   void            *p_dm_void,
   u32            *_used,
   char            *output,
   u32            *_out_len
)
{
   u32    value32 = 0;
   struct PHY_DM_STRUCT    *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   struct phydm_auto_dbg_struc    *p_atd_t = &(p_dm->auto_dbg_table);
   u32 used = *_used;
   u32 out_len = *_out_len;
 
   if (p_dm->support_ic_type & ODM_IC_11AC_SERIES)
       return;
 
   PHYDM_SNPRINTF((output + used, out_len - used, 
       "PHYDM auto check hang (N-series) is started, Please check the system log\n"));
 
   p_dm->debug_components |= ODM_COMP_API;
   p_atd_t->auto_dbg_type = AUTO_DBG_CHECK_HANG;
   p_atd_t->dbg_step = 0;
   
 
   phydm_pause_dm_watchdog(p_dm, PHYDM_PAUSE);
 
 
   
   *_used = used;
   *_out_len = out_len;
}
 
void
phydm_bb_rx_hang_info_n(
   void            *p_dm_void,
   u32            *_used,
   char            *output,
   u32            *_out_len
)
{
   u32    value32 = 0;
   struct PHY_DM_STRUCT        *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   u32 used = *_used;
   u32 out_len = *_out_len;
 
   if (p_dm->support_ic_type & ODM_IC_11AC_SERIES)
       return;
 
   PHYDM_SNPRINTF((output + used, out_len - used, "not support now\n"));
 
   *_used = used;
   *_out_len = out_len;
}
 
#endif    
 
#if (ODM_IC_11AC_SERIES_SUPPORT == 1)
void
phydm_bb_rx_hang_info_ac(
   void            *p_dm_void,
   u32            *_used,
   char            *output,
   u32            *_out_len
)
{
   u32    value32 = 0;
   struct PHY_DM_STRUCT        *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   u32 used = *_used;
   u32 out_len = *_out_len;
 
   if (p_dm->support_ic_type & ODM_IC_11N_SERIES)
       return;
 
   value32 = odm_get_bb_reg(p_dm, 0xF80, MASKDWORD);
   PHYDM_SNPRINTF((output + used, out_len - used,  "\r\n %-35s = 0x%x", "rptreg of sc/bw/ht/...", value32));
 
   if (p_dm->support_ic_type & ODM_RTL8822B)
       odm_set_bb_reg(p_dm, 0x198c, BIT(2) | BIT(1) | BIT(0), 7);
 
   /* dbg_port = basic state machine */
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0x000);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "basic state machine", value32));
   }
 
   /* dbg_port = state machine */
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0x007);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "state machine", value32));
   }
 
   /* dbg_port = CCA-related*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0x204);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "CCA-related", value32));
   }
 
 
   /* dbg_port = edcca/rxd*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0x278);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "edcca/rxd", value32));
   }
 
   /* dbg_port = rx_state/mux_state/ADC_MASK_OFDM*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0x290);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "rx_state/mux_state/ADC_MASK_OFDM", value32));
   }
 
   /* dbg_port = bf-related*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0x2B2);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "bf-related", value32));
   }
 
   /* dbg_port = bf-related*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0x2B8);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "bf-related", value32));
   }
 
   /* dbg_port = txon/rxd*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xA03);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "txon/rxd", value32));
   }
 
   /* dbg_port = l_rate/l_length*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xA0B);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "l_rate/l_length", value32));
   }
 
   /* dbg_port = rxd/rxd_hit*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xA0D);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "rxd/rxd_hit", value32));
   }
 
   /* dbg_port = dis_cca*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xAA0);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "dis_cca", value32));
   }
 
 
   /* dbg_port = tx*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xAB0);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "tx", value32));
   }
 
   /* dbg_port = rx plcp*/
   {
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xAD0);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "rx plcp", value32));
 
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xAD1);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "rx plcp", value32));
 
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xAD2);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "rx plcp", value32));
 
       odm_set_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD, 0xAD3);
       value32 = odm_get_bb_reg(p_dm, ODM_REG_DBG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "0x8fc", value32));
 
       value32 = odm_get_bb_reg(p_dm, ODM_REG_RPT_11AC, MASKDWORD);
       PHYDM_SNPRINTF((output + used, out_len - used, "\r\n %-35s = 0x%x", "rx plcp", value32));
   }
   *_used = used;
   *_out_len = out_len;
}
#endif
 
void
phydm_auto_dbg_console(
   void        *p_dm_void,
   char        input[][16],
   u32        *_used,
   char        *output,
   u32        *_out_len,
   u32        input_num
)
{
   struct PHY_DM_STRUCT    *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   char        help[] = "-h";
   u32        var1[10] = {0};
   u32        used = *_used;
   u32        out_len = *_out_len;
 
 
   PHYDM_SSCANF(input[1], DCMD_DECIMAL, &var1[0]);
 
   if ((strcmp(input[1], help) == 0)) {
       PHYDM_SNPRINTF((output + used, out_len - used, "Show dbg port: {1} {1}\n"));
       PHYDM_SNPRINTF((output + used, out_len - used, "Auto check hang: {1} {2}\n"));
       return;
   } else if (var1[0] == 1) {
 
       PHYDM_SSCANF(input[2], DCMD_DECIMAL, &var1[1]);
 
       if (var1[1] == 1) {
           if (p_dm->support_ic_type & ODM_IC_11AC_SERIES) {
               #if (ODM_IC_11AC_SERIES_SUPPORT == 1)
               phydm_bb_rx_hang_info_ac(p_dm, &used, output, &out_len);
               #else
               PHYDM_SNPRINTF((output + used, out_len - used, "Not support\n"));
               #endif
           } else {
               #if (ODM_IC_11N_SERIES_SUPPORT == 1)
               phydm_bb_rx_hang_info_n(p_dm, &used, output, &out_len);
               #else
               PHYDM_SNPRINTF((output + used, out_len - used, "Not support\n"));
               #endif
           }
       } else if (var1[1] == 2) {
       
           if (p_dm->support_ic_type & ODM_IC_11AC_SERIES) {
               PHYDM_SNPRINTF((output + used, out_len - used, "Not support\n"));
           } else {
               #if (ODM_IC_11N_SERIES_SUPPORT == 1)
               phydm_bb_auto_check_hang_start_n(p_dm, &used, output, &out_len);
               #else
               PHYDM_SNPRINTF((output + used, out_len - used, "Not support\n"));
               #endif
           }
       }
   } 
 
   *_used = used;
   *_out_len = out_len;
}
 
 
#endif
 
void
phydm_auto_dbg_engine(
   void            *p_dm_void
)
{
#ifdef PHYDM_AUTO_DEGBUG
   u32    value32 = 0;
   struct PHY_DM_STRUCT    *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   struct phydm_auto_dbg_struc    *p_atd_t = &(p_dm->auto_dbg_table);
 
   if (p_atd_t->auto_dbg_type == AUTO_DBG_STOP)
       return;
 
   dbg_print("%s ======>\n", __func__);
   
   if (p_atd_t->auto_dbg_type == AUTO_DBG_CHECK_HANG) {
 
       if (p_dm->support_ic_type & ODM_IC_11AC_SERIES) {
           dbg_print("Not Support\n");
       } else {
           #if (ODM_IC_11N_SERIES_SUPPORT == 1)
           phydm_auto_check_hang_engine_n(p_dm);
           #else
           dbg_print("Not Support\n");
           #endif
       }
 
   } else if (p_atd_t->auto_dbg_type == AUTO_DBG_CHECK_RA) {
   
       dbg_print("Not Support\n");
 
   }
#endif
}
 
void
phydm_auto_dbg_engine_init(
   void        *p_dm_void
)
{
#ifdef PHYDM_AUTO_DEGBUG
   struct PHY_DM_STRUCT    *p_dm = (struct PHY_DM_STRUCT *)p_dm_void;
   struct phydm_auto_dbg_struc    *p_atd_t = &(p_dm->auto_dbg_table);
   u16 dbg_port_table[DBGPORT_CHK_NUM] = {0x0, 0x803, 0x208, 0xab0, 0xab1, 0xab2};
 
   PHYDM_DBG(p_dm, ODM_COMP_API, ("%s ======>n", __func__));
 
   odm_move_memory(p_dm, &(p_atd_t->dbg_port_table[0]),  &(dbg_port_table[0]), (DBGPORT_CHK_NUM * 2));
 
   phydm_check_hang_reset(p_dm);
#endif
}