hc
2023-12-06 d38611ca164021d018c1b23eee65bbebc09c63e0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
/*
 * Copyright (C) 2017 Álvaro Fernández Rojas <noltari@gmail.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <dt-bindings/clock/bcm6338-clock.h>
#include <dt-bindings/gpio/gpio.h>
#include <dt-bindings/reset/bcm6338-reset.h>
#include "skeleton.dtsi"
 
/ {
   compatible = "brcm,bcm6338";
 
   cpus {
       reg = <0xfffe0000 0x4>;
       #address-cells = <1>;
       #size-cells = <0>;
       u-boot,dm-pre-reloc;
 
       cpu@0 {
           compatible = "brcm,bcm6338-cpu", "mips,mips4Kc";
           device_type = "cpu";
           reg = <0>;
           u-boot,dm-pre-reloc;
       };
   };
 
   clocks {
       compatible = "simple-bus";
       #address-cells = <1>;
       #size-cells = <1>;
       u-boot,dm-pre-reloc;
 
       periph_osc: periph-osc {
           compatible = "fixed-clock";
           #clock-cells = <0>;
           clock-frequency = <50000000>;
           u-boot,dm-pre-reloc;
       };
 
       periph_clk: periph-clk {
           compatible = "brcm,bcm6345-clk";
           reg = <0xfffe0004 0x4>;
           #clock-cells = <1>;
       };
   };
 
   pflash: nor@1fc00000 {
       compatible = "cfi-flash";
       reg = <0x1fc00000 0x400000>;
       bank-width = <2>;
       #address-cells = <1>;
       #size-cells = <1>;
 
       status = "disabled";
   };
 
   ubus {
       compatible = "simple-bus";
       #address-cells = <1>;
       #size-cells = <1>;
       u-boot,dm-pre-reloc;
 
       pll_cntl: syscon@fffe0008 {
           compatible = "syscon";
           reg = <0xfffe0008 0x4>;
       };
 
       syscon-reboot {
           compatible = "syscon-reboot";
           regmap = <&pll_cntl>;
           offset = <0x0>;
           mask = <0x1>;
       };
 
       periph_rst: reset-controller@fffe0028 {
           compatible = "brcm,bcm6345-reset";
           reg = <0xfffe0028 0x4>;
           #reset-cells = <1>;
       };
 
       wdt: watchdog@fffe021c {
           compatible = "brcm,bcm6345-wdt";
           reg = <0xfffe021c 0xc>;
           clocks = <&periph_osc>;
       };
 
       wdt-reboot {
           compatible = "wdt-reboot";
           wdt = <&wdt>;
       };
 
       uart0: serial@fffe0300 {
           compatible = "brcm,bcm6345-uart";
           reg = <0xfffe0300 0x18>;
           clocks = <&periph_osc>;
 
           status = "disabled";
       };
 
       gpio: gpio-controller@fffe0404 {
           compatible = "brcm,bcm6345-gpio";
           reg = <0xfffe0404 0x4>, <0xfffe040c 0x4>;
           gpio-controller;
           #gpio-cells = <2>;
           ngpios = <8>;
 
           status = "disabled";
       };
 
       memory-controller@fffe3100 {
           compatible = "brcm,bcm6338-mc";
           reg = <0xfffe3100 0x38>;
           u-boot,dm-pre-reloc;
       };
   };
};