hc
2023-12-11 d2ccde1c8e90d38cee87a1b0309ad2827f3fd30d
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
/*
 * (C) Copyright 2013 Keymile AG
 * Valentin Longchamp <valentin.longchamp@keymile.com>
 *
 * Copyright 2009-2011 Freescale Semiconductor, Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
  */
 
#include <common.h>
#include <i2c.h>
#include <hwconfig.h>
#include <asm/mmu.h>
#include <fsl_ddr_sdram.h>
#include <fsl_ddr_dimm_params.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
void fsl_ddr_board_options(memctl_options_t *popts,
               dimm_params_t *pdimm,
               unsigned int ctrl_num)
{
   if (ctrl_num) {
       printf("Wrong parameter for controller number %d", ctrl_num);
       return;
   }
 
   /* automatic calibration for nb of cycles between read and DQS pre */
   popts->cpo_override = 0xFF;
 
   /* 1/2 clk delay between wr command and data strobe */
   popts->write_data_delay = 4;
   /* clk lauched 1/2 applied cylcle after address command */
   popts->clk_adjust = 4;
   /* 1T timing: command/address held for only 1 cycle */
   popts->twot_en = 0;
 
   /* we have only one module, half str should be OK */
   popts->half_strength_driver_enable = 1;
 
   /* wrlvl values overridden as recommended by ddr init func */
   popts->wrlvl_override = 1;
   popts->wrlvl_sample = 0xf;
   popts->wrlvl_start = 0x6;
 
   /* Enable ZQ calibration */
   popts->zq_en = 1;
 
   /* DHC_EN =1, ODT = 75 Ohm */
   popts->ddr_cdr1 = DDR_CDR1_DHC_EN | DDR_CDR_ODT_75ohm;
}
 
int dram_init(void)
{
   phys_size_t dram_size = 0;
 
   puts("Initializing with SPD\n");
 
   dram_size = fsl_ddr_sdram();
 
   dram_size = setup_ddr_tlbs(dram_size / 0x100000);
   dram_size *= 0x100000;
 
   debug("    DDR: ");
   gd->ram_size = dram_size;
 
   return 0;
}