hc
2023-12-11 d2ccde1c8e90d38cee87a1b0309ad2827f3fd30d
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
/*
 * Allwinner new F-series F1C100s SoC (suniv) pinctrl driver.
 *
 * Copyright (C) 2018 Icenowy Zheng
 *
 * Icenowy Zheng <icenowy@aosc.io>
 *
 * Copyright (C) 2014 Jackie Hwang
 *
 * Jackie Hwang <huangshr@allwinnertech.com>
 *
 * Copyright (C) 2014 Chen-Yu Tsai
 *
 * Chen-Yu Tsai <wens@csie.org>
 *
 * Copyright (C) 2014 Maxime Ripard
 *
 * Maxime Ripard <maxime.ripard@free-electrons.com>
 *
 * This file is licensed under the terms of the GNU General Public
 * License version 2.  This program is licensed "as is" without any
 * warranty of any kind, whether express or implied.
 */
 
#include <linux/module.h>
#include <linux/platform_device.h>
#include <linux/of.h>
#include <linux/of_device.h>
#include <linux/pinctrl/pinctrl.h>
 
#include "pinctrl-sunxi.h"
static const struct sunxi_desc_pin suniv_f1c100s_pins[] = {
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "rtp"),        /* X1 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* BCLK */
         SUNXI_FUNCTION(0x5, "uart1"),        /* RTS */
         SUNXI_FUNCTION(0x6, "spi1")),        /* CS */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "rtp"),        /* X2 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* LRCK */
         SUNXI_FUNCTION(0x5, "uart1"),        /* CTS */
         SUNXI_FUNCTION(0x6, "spi1")),        /* MOSI */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "rtp"),        /* Y1 */
         SUNXI_FUNCTION(0x3, "pwm0"),        /* PWM0 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* IN */
         SUNXI_FUNCTION(0x5, "uart1"),        /* RX */
         SUNXI_FUNCTION(0x6, "spi1")),        /* MOSI */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "rtp"),        /* Y2 */
         SUNXI_FUNCTION(0x3, "ir0"),        /* RX */
         SUNXI_FUNCTION(0x4, "i2s"),        /* OUT */
         SUNXI_FUNCTION(0x5, "uart1"),        /* TX */
         SUNXI_FUNCTION(0x6, "spi1")),        /* MISO */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "dram"),        /* DQS0 */
         SUNXI_FUNCTION(0x3, "i2c1"),        /* SCK */
         SUNXI_FUNCTION(0x4, "i2s"),        /* BCLK */
         SUNXI_FUNCTION(0x5, "uart1"),        /* RTS */
         SUNXI_FUNCTION(0x6, "spi1")),        /* CS */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "dram"),        /* DQS1 */
         SUNXI_FUNCTION(0x3, "i2c1"),        /* SDA */
         SUNXI_FUNCTION(0x4, "i2s"),        /* LRCK */
         SUNXI_FUNCTION(0x5, "uart1"),        /* CTS */
         SUNXI_FUNCTION(0x6, "spi1")),        /* MOSI */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "dram"),        /* CKE */
         SUNXI_FUNCTION(0x3, "pwm0"),        /* PWM0 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* IN */
         SUNXI_FUNCTION(0x5, "uart1"),        /* RX */
         SUNXI_FUNCTION(0x6, "spi1")),        /* CLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "dram"),        /* DDR_REF_D */
         SUNXI_FUNCTION(0x3, "ir0"),        /* RX */
         SUNXI_FUNCTION(0x4, "i2s"),        /* OUT */
         SUNXI_FUNCTION(0x5, "uart1"),        /* TX */
         SUNXI_FUNCTION(0x6, "spi1")),        /* MISO */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 0),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* CLK */
         SUNXI_FUNCTION(0x3, "mmc1")),        /* CLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* CS */
         SUNXI_FUNCTION(0x3, "mmc1")),        /* CMD */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* MISO */
         SUNXI_FUNCTION(0x3, "mmc1")),        /* D0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* MOSI */
         SUNXI_FUNCTION(0x3, "uart0")),    /* TX */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D2 */
         SUNXI_FUNCTION(0x3, "i2c0"),        /* SDA */
         SUNXI_FUNCTION(0x4, "rsb"),        /* SDA */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 0)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D3 */
         SUNXI_FUNCTION(0x3, "uart1"),        /* RTS */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 1)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D4*/
         SUNXI_FUNCTION(0x3, "uart1"),        /* CTS */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 2)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D5 */
         SUNXI_FUNCTION(0x3, "uart1"),        /* RX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 3)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D6 */
         SUNXI_FUNCTION(0x3, "uart1"),        /* TX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 4)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D7 */
         SUNXI_FUNCTION(0x3, "i2c1"),        /* SCK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 5)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D10 */
         SUNXI_FUNCTION(0x3, "i2c1"),        /* SDA */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 6)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D11 */
         SUNXI_FUNCTION(0x3, "i2s"),        /* MCLK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 7)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D12 */
         SUNXI_FUNCTION(0x3, "i2s"),        /* BCLK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 8)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D13 */
         SUNXI_FUNCTION(0x3, "i2s"),        /* LRCK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 9)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D14 */
         SUNXI_FUNCTION(0x3, "i2s"),        /* IN */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 10)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D15 */
         SUNXI_FUNCTION(0x3, "i2s"),        /* OUT */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 11)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D18 */
         SUNXI_FUNCTION(0x3, "i2c0"),        /* SCK */
         SUNXI_FUNCTION(0x4, "rsb"),        /* SCK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 12)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 13),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D19 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* TX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 13)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 14),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D20 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* RX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 14)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 15),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D21 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* RTS */
         SUNXI_FUNCTION(0x4, "i2c2"),        /* SCK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 15)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 16),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D22 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* CTS */
         SUNXI_FUNCTION(0x4, "i2c2"),        /* SDA */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 16)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 17),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* D23 */
         SUNXI_FUNCTION(0x3, "spdif"),        /* OUT */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 17)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 18),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* CLK */
         SUNXI_FUNCTION(0x3, "spi0"),        /* CS */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 18)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 19),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* DE */
         SUNXI_FUNCTION(0x3, "spi0"),        /* MOSI */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 19)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 20),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* HYSNC */
         SUNXI_FUNCTION(0x3, "spi0"),        /* CLK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 20)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 21),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd"),        /* VSYNC */
         SUNXI_FUNCTION(0x3, "spi0"),        /* MISO */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 21)),
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* HSYNC */
         SUNXI_FUNCTION(0x3, "lcd"),        /* D0 */
         SUNXI_FUNCTION(0x4, "i2c2"),        /* SCK */
         SUNXI_FUNCTION(0x5, "uart0"),        /* RX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 0)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* VSYNC */
         SUNXI_FUNCTION(0x3, "lcd"),        /* D1 */
         SUNXI_FUNCTION(0x4, "i2c2"),        /* SDA */
         SUNXI_FUNCTION(0x5, "uart0"),        /* TX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 1)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* PCLK */
         SUNXI_FUNCTION(0x3, "lcd"),        /* D8 */
         SUNXI_FUNCTION(0x4, "clk"),        /* OUT */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 2)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D0 */
         SUNXI_FUNCTION(0x3, "lcd"),        /* D9 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* BCLK */
         SUNXI_FUNCTION(0x5, "rsb"),        /* SCK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 3)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D1 */
         SUNXI_FUNCTION(0x3, "lcd"),        /* D16 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* LRCK */
         SUNXI_FUNCTION(0x5, "rsb"),        /* SDA */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 4)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D2 */
         SUNXI_FUNCTION(0x3, "lcd"),        /* D17 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* IN */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 5)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D3 */
         SUNXI_FUNCTION(0x3, "pwm1"),        /* PWM1 */
         SUNXI_FUNCTION(0x4, "i2s"),        /* OUT */
         SUNXI_FUNCTION(0x5, "spdif"),        /* OUT */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 6)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D4 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* TX */
         SUNXI_FUNCTION(0x4, "spi1"),        /* CS */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 7)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D5 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* RX */
         SUNXI_FUNCTION(0x4, "spi1"),        /* MOSI */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 8)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D6 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* RTS */
         SUNXI_FUNCTION(0x4, "spi1"),        /* CLK */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 9)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "csi"),        /* D7 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* CTS */
         SUNXI_FUNCTION(0x4, "spi1"),        /* MISO */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 10)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "clk0"),        /* OUT */
         SUNXI_FUNCTION(0x3, "i2c0"),        /* SCK */
         SUNXI_FUNCTION(0x4, "ir"),        /* RX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 11)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "i2s"),        /* MCLK */
         SUNXI_FUNCTION(0x3, "i2c0"),        /* SDA */
         SUNXI_FUNCTION(0x4, "pwm0"),        /* PWM0 */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 12)),
 
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D1 */
         SUNXI_FUNCTION(0x3, "jtag"),        /* MS */
         SUNXI_FUNCTION(0x4, "ir0"),        /* MS */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 2, 0)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D0 */
         SUNXI_FUNCTION(0x3, "dgb0"),        /* DI */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 2, 1)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* CLK */
         SUNXI_FUNCTION(0x3, "uart0"),        /* TX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 2, 2)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* CMD */
         SUNXI_FUNCTION(0x3, "jtag"),        /* DO */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 2, 3)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D3 */
         SUNXI_FUNCTION(0x3, "uart0"),        /* TX */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 2, 4)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D2 */
         SUNXI_FUNCTION(0x3, "jtag"),        /* CK */
         SUNXI_FUNCTION(0x4, "pwm1"),        /* PWM1 */
         SUNXI_FUNCTION_IRQ_BANK(0x6, 2, 5)),
};
 
static const struct sunxi_pinctrl_desc suniv_f1c100s_pinctrl_data = {
   .pins = suniv_f1c100s_pins,
   .npins = ARRAY_SIZE(suniv_f1c100s_pins),
   .irq_banks = 3,
};
 
static int suniv_pinctrl_probe(struct platform_device *pdev)
{
   return sunxi_pinctrl_init(pdev,
                 &suniv_f1c100s_pinctrl_data);
}
 
static const struct of_device_id suniv_f1c100s_pinctrl_match[] = {
   { .compatible = "allwinner,suniv-f1c100s-pinctrl", },
   {}
};
 
static struct platform_driver suniv_f1c100s_pinctrl_driver = {
   .probe    = suniv_pinctrl_probe,
   .driver    = {
       .name        = "suniv-f1c100s-pinctrl",
       .of_match_table    = suniv_f1c100s_pinctrl_match,
   },
};
builtin_platform_driver(suniv_f1c100s_pinctrl_driver);