1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
  | /* 
 |   * Altera SoCFPGA PinMux configuration 
 |   * 
 |   * SPDX-License-Identifier:    BSD-3-Clause 
 |   */ 
 |    
 |  #ifndef __SOCFPGA_PINMUX_CONFIG_H__ 
 |  #define __SOCFPGA_PINMUX_CONFIG_H__ 
 |    
 |  const u8 sys_mgr_init_table[] = { 
 |      0, /* EMACIO0 */ 
 |      2, /* EMACIO1 */ 
 |      2, /* EMACIO2 */ 
 |      2, /* EMACIO3 */ 
 |      2, /* EMACIO4 */ 
 |      2, /* EMACIO5 */ 
 |      2, /* EMACIO6 */ 
 |      2, /* EMACIO7 */ 
 |      2, /* EMACIO8 */ 
 |      0, /* EMACIO9 */ 
 |      2, /* EMACIO10 */ 
 |      2, /* EMACIO11 */ 
 |      2, /* EMACIO12 */ 
 |      2, /* EMACIO13 */ 
 |      0, /* EMACIO14 */ 
 |      0, /* EMACIO15 */ 
 |      0, /* EMACIO16 */ 
 |      0, /* EMACIO17 */ 
 |      0, /* EMACIO18 */ 
 |      0, /* EMACIO19 */ 
 |      0, /* FLASHIO0 */ 
 |      0, /* FLASHIO1 */ 
 |      0, /* FLASHIO2 */ 
 |      0, /* FLASHIO3 */ 
 |      0, /* FLASHIO4 */ 
 |      0, /* FLASHIO5 */ 
 |      0, /* FLASHIO6 */ 
 |      0, /* FLASHIO7 */ 
 |      0, /* FLASHIO8 */ 
 |      0, /* FLASHIO9 */ 
 |      0, /* FLASHIO10 */ 
 |      0, /* FLASHIO11 */ 
 |      3, /* GENERALIO0 */ 
 |      3, /* GENERALIO1 */ 
 |      3, /* GENERALIO2 */ 
 |      3, /* GENERALIO3 */ 
 |      3, /* GENERALIO4 */ 
 |      3, /* GENERALIO5 */ 
 |      3, /* GENERALIO6 */ 
 |      3, /* GENERALIO7 */ 
 |      3, /* GENERALIO8 */ 
 |      0, /* GENERALIO9 */ 
 |      0, /* GENERALIO10 */ 
 |      0, /* GENERALIO11 */ 
 |      0, /* GENERALIO12 */ 
 |      3, /* GENERALIO13 */ 
 |      3, /* GENERALIO14 */ 
 |      0, /* GENERALIO15 */ 
 |      0, /* GENERALIO16 */ 
 |      0, /* GENERALIO17 */ 
 |      0, /* GENERALIO18 */ 
 |      0, /* GENERALIO19 */ 
 |      0, /* GENERALIO20 */ 
 |      0, /* GENERALIO21 */ 
 |      0, /* GENERALIO22 */ 
 |      0, /* GENERALIO23 */ 
 |      0, /* GENERALIO24 */ 
 |      0, /* GENERALIO25 */ 
 |      0, /* GENERALIO26 */ 
 |      0, /* GENERALIO27 */ 
 |      0, /* GENERALIO28 */ 
 |      0, /* GENERALIO29 */ 
 |      0, /* GENERALIO30 */ 
 |      0, /* GENERALIO31 */ 
 |      2, /* MIXED1IO0 */ 
 |      2, /* MIXED1IO1 */ 
 |      2, /* MIXED1IO2 */ 
 |      2, /* MIXED1IO3 */ 
 |      2, /* MIXED1IO4 */ 
 |      2, /* MIXED1IO5 */ 
 |      2, /* MIXED1IO6 */ 
 |      2, /* MIXED1IO7 */ 
 |      2, /* MIXED1IO8 */ 
 |      2, /* MIXED1IO9 */ 
 |      2, /* MIXED1IO10 */ 
 |      2, /* MIXED1IO11 */ 
 |      2, /* MIXED1IO12 */ 
 |      2, /* MIXED1IO13 */ 
 |      2, /* MIXED1IO14 */ 
 |      3, /* MIXED1IO15 */ 
 |      3, /* MIXED1IO16 */ 
 |      3, /* MIXED1IO17 */ 
 |      3, /* MIXED1IO18 */ 
 |      3, /* MIXED1IO19 */ 
 |      3, /* MIXED1IO20 */ 
 |      0, /* MIXED1IO21 */ 
 |      0, /* MIXED2IO0 */ 
 |      0, /* MIXED2IO1 */ 
 |      0, /* MIXED2IO2 */ 
 |      0, /* MIXED2IO3 */ 
 |      0, /* MIXED2IO4 */ 
 |      0, /* MIXED2IO5 */ 
 |      0, /* MIXED2IO6 */ 
 |      0, /* MIXED2IO7 */ 
 |      0, /* GPLINMUX48 */ 
 |      0, /* GPLINMUX49 */ 
 |      0, /* GPLINMUX50 */ 
 |      0, /* GPLINMUX51 */ 
 |      0, /* GPLINMUX52 */ 
 |      0, /* GPLINMUX53 */ 
 |      0, /* GPLINMUX54 */ 
 |      0, /* GPLINMUX55 */ 
 |      0, /* GPLINMUX56 */ 
 |      0, /* GPLINMUX57 */ 
 |      0, /* GPLINMUX58 */ 
 |      0, /* GPLINMUX59 */ 
 |      0, /* GPLINMUX60 */ 
 |      0, /* GPLINMUX61 */ 
 |      0, /* GPLINMUX62 */ 
 |      0, /* GPLINMUX63 */ 
 |      0, /* GPLINMUX64 */ 
 |      0, /* GPLINMUX65 */ 
 |      0, /* GPLINMUX66 */ 
 |      0, /* GPLINMUX67 */ 
 |      0, /* GPLINMUX68 */ 
 |      0, /* GPLINMUX69 */ 
 |      0, /* GPLINMUX70 */ 
 |      1, /* GPLMUX0 */ 
 |      1, /* GPLMUX1 */ 
 |      1, /* GPLMUX2 */ 
 |      1, /* GPLMUX3 */ 
 |      1, /* GPLMUX4 */ 
 |      1, /* GPLMUX5 */ 
 |      1, /* GPLMUX6 */ 
 |      1, /* GPLMUX7 */ 
 |      1, /* GPLMUX8 */ 
 |      0, /* GPLMUX9 */ 
 |      1, /* GPLMUX10 */ 
 |      1, /* GPLMUX11 */ 
 |      1, /* GPLMUX12 */ 
 |      1, /* GPLMUX13 */ 
 |      1, /* GPLMUX14 */ 
 |      1, /* GPLMUX15 */ 
 |      1, /* GPLMUX16 */ 
 |      1, /* GPLMUX17 */ 
 |      1, /* GPLMUX18 */ 
 |      1, /* GPLMUX19 */ 
 |      1, /* GPLMUX20 */ 
 |      1, /* GPLMUX21 */ 
 |      1, /* GPLMUX22 */ 
 |      1, /* GPLMUX23 */ 
 |      1, /* GPLMUX24 */ 
 |      1, /* GPLMUX25 */ 
 |      1, /* GPLMUX26 */ 
 |      1, /* GPLMUX27 */ 
 |      1, /* GPLMUX28 */ 
 |      1, /* GPLMUX29 */ 
 |      1, /* GPLMUX30 */ 
 |      1, /* GPLMUX31 */ 
 |      1, /* GPLMUX32 */ 
 |      1, /* GPLMUX33 */ 
 |      1, /* GPLMUX34 */ 
 |      1, /* GPLMUX35 */ 
 |      1, /* GPLMUX36 */ 
 |      1, /* GPLMUX37 */ 
 |      1, /* GPLMUX38 */ 
 |      1, /* GPLMUX39 */ 
 |      1, /* GPLMUX40 */ 
 |      1, /* GPLMUX41 */ 
 |      1, /* GPLMUX42 */ 
 |      1, /* GPLMUX43 */ 
 |      1, /* GPLMUX44 */ 
 |      1, /* GPLMUX45 */ 
 |      1, /* GPLMUX46 */ 
 |      1, /* GPLMUX47 */ 
 |      1, /* GPLMUX48 */ 
 |      1, /* GPLMUX49 */ 
 |      1, /* GPLMUX50 */ 
 |      1, /* GPLMUX51 */ 
 |      1, /* GPLMUX52 */ 
 |      1, /* GPLMUX53 */ 
 |      1, /* GPLMUX54 */ 
 |      1, /* GPLMUX55 */ 
 |      1, /* GPLMUX56 */ 
 |      0, /* GPLMUX57 */ 
 |      0, /* GPLMUX58 */ 
 |      1, /* GPLMUX59 */ 
 |      1, /* GPLMUX60 */ 
 |      1, /* GPLMUX61 */ 
 |      1, /* GPLMUX62 */ 
 |      0, /* GPLMUX63 */ 
 |      1, /* GPLMUX64 */ 
 |      0, /* GPLMUX65 */ 
 |      1, /* GPLMUX66 */ 
 |      1, /* GPLMUX67 */ 
 |      1, /* GPLMUX68 */ 
 |      1, /* GPLMUX69 */ 
 |      1, /* GPLMUX70 */ 
 |      0, /* NANDUSEFPGA */ 
 |      0, /* UART0USEFPGA */ 
 |      0, /* RGMII1USEFPGA */ 
 |      0, /* SPIS0USEFPGA */ 
 |      0, /* CAN0USEFPGA */ 
 |      0, /* I2C0USEFPGA */ 
 |      0, /* SDMMCUSEFPGA */ 
 |      0, /* QSPIUSEFPGA */ 
 |      0, /* SPIS1USEFPGA */ 
 |      1, /* RGMII0USEFPGA */ 
 |      0, /* UART1USEFPGA */ 
 |      0, /* CAN1USEFPGA */ 
 |      0, /* USB1USEFPGA */ 
 |      0, /* I2C3USEFPGA */ 
 |      0, /* I2C2USEFPGA */ 
 |      0, /* I2C1USEFPGA */ 
 |      0, /* SPIM1USEFPGA */ 
 |      0, /* USB0USEFPGA */ 
 |      0 /* SPIM0USEFPGA */ 
 |  }; 
 |  #endif /* __SOCFPGA_PINMUX_CONFIG_H__ */ 
 |  
  |