hc
2024-05-14 bedbef8ad3e75a304af6361af235302bcc61d06b
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
// SPDX-License-Identifier: GPL-2.0
/*
 * Copyright (C) 2012 ARM Ltd.
 * Author: Marc Zyngier <marc.zyngier@arm.com>
 *
 * Adapted for ARM and earlycon:
 * Copyright (C) 2014 Linaro Ltd.
 * Author: Rob Herring <robh@kernel.org>
 */
#include <linux/kernel.h>
#include <linux/console.h>
#include <linux/init.h>
#include <linux/serial_core.h>
 
#ifdef CONFIG_THUMB2_KERNEL
#define SEMIHOST_SWI    "0xab"
#else
#define SEMIHOST_SWI    "0x123456"
#endif
 
/*
 * Semihosting-based debug console
 */
static void smh_putc(struct uart_port *port, int c)
{
#ifdef CONFIG_ARM64
   asm volatile("mov  x1, %0\n"
            "mov  x0, #3\n"
            "hlt  0xf000\n"
            : : "r" (&c) : "x0", "x1", "memory");
#else
   asm volatile("mov  r1, %0\n"
            "mov  r0, #3\n"
            "svc  " SEMIHOST_SWI "\n"
            : : "r" (&c) : "r0", "r1", "memory");
#endif
}
 
static void smh_write(struct console *con, const char *s, unsigned n)
{
   struct earlycon_device *dev = con->data;
   uart_console_write(&dev->port, s, n, smh_putc);
}
 
static int
__init early_smh_setup(struct earlycon_device *device, const char *opt)
{
   device->con->write = smh_write;
   return 0;
}
EARLYCON_DECLARE(smh, early_smh_setup);