hc
2023-12-09 b22da3d8526a935aa31e086e63f60ff3246cb61c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
#ifndef __ASM_ARCH_PXA3XX_NAND_H
#define __ASM_ARCH_PXA3XX_NAND_H
 
#include <linux/mtd/mtd.h>
#include <linux/mtd/partitions.h>
 
struct pxa3xx_nand_timing {
   unsigned int    tCH;  /* Enable signal hold time */
   unsigned int    tCS;  /* Enable signal setup time */
   unsigned int    tWH;  /* ND_nWE high duration */
   unsigned int    tWP;  /* ND_nWE pulse time */
   unsigned int    tRH;  /* ND_nRE high duration */
   unsigned int    tRP;  /* ND_nRE pulse width */
   unsigned int    tR;   /* ND_nWE high to ND_nRE low for read */
   unsigned int    tWHR; /* ND_nWE high to ND_nRE low for status read */
   unsigned int    tAR;  /* ND_ALE low to ND_nRE low delay */
};
 
struct pxa3xx_nand_flash {
   uint32_t    chip_id;
   unsigned int    flash_width;    /* Width of Flash memory (DWIDTH_M) */
   unsigned int    dfc_width;      /* Width of flash controller(DWIDTH_C) */
   struct pxa3xx_nand_timing *timing; /* NAND Flash timing */
};
 
/*
 * Current pxa3xx_nand controller has two chip select which
 * both be workable.
 *
 * Notice should be taken that:
 * When you want to use this feature, you should not enable the
 * keep configuration feature, for two chip select could be
 * attached with different nand chip. The different page size
 * and timing requirement make the keep configuration impossible.
 */
 
/* The max num of chip select current support */
#define NUM_CHIP_SELECT        (2)
struct pxa3xx_nand_platform_data {
   /* the data flash bus is shared between the Static Memory
    * Controller and the Data Flash Controller,  the arbiter
    * controls the ownership of the bus
    */
   int    enable_arbiter;
 
   /* allow platform code to keep OBM/bootloader defined NFC config */
   int    keep_config;
 
   /* indicate how many chip selects will be used */
   int    num_cs;
 
   /* use an flash-based bad block table */
   bool    flash_bbt;
 
   /* requested ECC strength and ECC step size */
   int ecc_strength, ecc_step_size;
 
   const struct mtd_partition        *parts[NUM_CHIP_SELECT];
   unsigned int                nr_parts[NUM_CHIP_SELECT];
 
   const struct pxa3xx_nand_flash        *flash;
   size_t                    num_flash;
};
#endif /* __ASM_ARCH_PXA3XX_NAND_H */