hc
2023-12-09 b22da3d8526a935aa31e086e63f60ff3246cb61c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
/*
 * Freescale i.MX28 APBH Register Definitions
 *
 * Copyright (C) 2011 Marek Vasut <marek.vasut@gmail.com>
 * on behalf of DENX Software Engineering GmbH
 *
 * Based on code from LTIB:
 * Copyright 2008-2010 Freescale Semiconductor, Inc. All Rights Reserved.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#ifndef __REGS_APBH_H__
#define __REGS_APBH_H__
 
#include <asm/mach-imx/regs-common.h>
 
#ifndef    __ASSEMBLY__
 
#if defined(CONFIG_MX23)
struct mxs_apbh_regs {
   mxs_reg_32(hw_apbh_ctrl0)
   mxs_reg_32(hw_apbh_ctrl1)
   mxs_reg_32(hw_apbh_ctrl2)
   mxs_reg_32(hw_apbh_channel_ctrl)
 
   union {
   struct {
       mxs_reg_32(hw_apbh_ch_curcmdar)
       mxs_reg_32(hw_apbh_ch_nxtcmdar)
       mxs_reg_32(hw_apbh_ch_cmd)
       mxs_reg_32(hw_apbh_ch_bar)
       mxs_reg_32(hw_apbh_ch_sema)
       mxs_reg_32(hw_apbh_ch_debug1)
       mxs_reg_32(hw_apbh_ch_debug2)
   } ch[8];
   struct {
       mxs_reg_32(hw_apbh_ch0_curcmdar)
       mxs_reg_32(hw_apbh_ch0_nxtcmdar)
       mxs_reg_32(hw_apbh_ch0_cmd)
       mxs_reg_32(hw_apbh_ch0_bar)
       mxs_reg_32(hw_apbh_ch0_sema)
       mxs_reg_32(hw_apbh_ch0_debug1)
       mxs_reg_32(hw_apbh_ch0_debug2)
       mxs_reg_32(hw_apbh_ch1_curcmdar)
       mxs_reg_32(hw_apbh_ch1_nxtcmdar)
       mxs_reg_32(hw_apbh_ch1_cmd)
       mxs_reg_32(hw_apbh_ch1_bar)
       mxs_reg_32(hw_apbh_ch1_sema)
       mxs_reg_32(hw_apbh_ch1_debug1)
       mxs_reg_32(hw_apbh_ch1_debug2)
       mxs_reg_32(hw_apbh_ch2_curcmdar)
       mxs_reg_32(hw_apbh_ch2_nxtcmdar)
       mxs_reg_32(hw_apbh_ch2_cmd)
       mxs_reg_32(hw_apbh_ch2_bar)
       mxs_reg_32(hw_apbh_ch2_sema)
       mxs_reg_32(hw_apbh_ch2_debug1)
       mxs_reg_32(hw_apbh_ch2_debug2)
       mxs_reg_32(hw_apbh_ch3_curcmdar)
       mxs_reg_32(hw_apbh_ch3_nxtcmdar)
       mxs_reg_32(hw_apbh_ch3_cmd)
       mxs_reg_32(hw_apbh_ch3_bar)
       mxs_reg_32(hw_apbh_ch3_sema)
       mxs_reg_32(hw_apbh_ch3_debug1)
       mxs_reg_32(hw_apbh_ch3_debug2)
       mxs_reg_32(hw_apbh_ch4_curcmdar)
       mxs_reg_32(hw_apbh_ch4_nxtcmdar)
       mxs_reg_32(hw_apbh_ch4_cmd)
       mxs_reg_32(hw_apbh_ch4_bar)
       mxs_reg_32(hw_apbh_ch4_sema)
       mxs_reg_32(hw_apbh_ch4_debug1)
       mxs_reg_32(hw_apbh_ch4_debug2)
       mxs_reg_32(hw_apbh_ch5_curcmdar)
       mxs_reg_32(hw_apbh_ch5_nxtcmdar)
       mxs_reg_32(hw_apbh_ch5_cmd)
       mxs_reg_32(hw_apbh_ch5_bar)
       mxs_reg_32(hw_apbh_ch5_sema)
       mxs_reg_32(hw_apbh_ch5_debug1)
       mxs_reg_32(hw_apbh_ch5_debug2)
       mxs_reg_32(hw_apbh_ch6_curcmdar)
       mxs_reg_32(hw_apbh_ch6_nxtcmdar)
       mxs_reg_32(hw_apbh_ch6_cmd)
       mxs_reg_32(hw_apbh_ch6_bar)
       mxs_reg_32(hw_apbh_ch6_sema)
       mxs_reg_32(hw_apbh_ch6_debug1)
       mxs_reg_32(hw_apbh_ch6_debug2)
       mxs_reg_32(hw_apbh_ch7_curcmdar)
       mxs_reg_32(hw_apbh_ch7_nxtcmdar)
       mxs_reg_32(hw_apbh_ch7_cmd)
       mxs_reg_32(hw_apbh_ch7_bar)
       mxs_reg_32(hw_apbh_ch7_sema)
       mxs_reg_32(hw_apbh_ch7_debug1)
       mxs_reg_32(hw_apbh_ch7_debug2)
   };
   };
   mxs_reg_32(hw_apbh_version)
};
 
#elif (defined(CONFIG_MX28) || defined(CONFIG_MX6) || defined(CONFIG_MX7))
struct mxs_apbh_regs {
   mxs_reg_32(hw_apbh_ctrl0)
   mxs_reg_32(hw_apbh_ctrl1)
   mxs_reg_32(hw_apbh_ctrl2)
   mxs_reg_32(hw_apbh_channel_ctrl)
   mxs_reg_32(hw_apbh_devsel)
   mxs_reg_32(hw_apbh_dma_burst_size)
   mxs_reg_32(hw_apbh_debug)
 
   uint32_t    reserved[36];
 
   union {
   struct {
       mxs_reg_32(hw_apbh_ch_curcmdar)
       mxs_reg_32(hw_apbh_ch_nxtcmdar)
       mxs_reg_32(hw_apbh_ch_cmd)
       mxs_reg_32(hw_apbh_ch_bar)
       mxs_reg_32(hw_apbh_ch_sema)
       mxs_reg_32(hw_apbh_ch_debug1)
       mxs_reg_32(hw_apbh_ch_debug2)
   } ch[16];
   struct {
       mxs_reg_32(hw_apbh_ch0_curcmdar)
       mxs_reg_32(hw_apbh_ch0_nxtcmdar)
       mxs_reg_32(hw_apbh_ch0_cmd)
       mxs_reg_32(hw_apbh_ch0_bar)
       mxs_reg_32(hw_apbh_ch0_sema)
       mxs_reg_32(hw_apbh_ch0_debug1)
       mxs_reg_32(hw_apbh_ch0_debug2)
       mxs_reg_32(hw_apbh_ch1_curcmdar)
       mxs_reg_32(hw_apbh_ch1_nxtcmdar)
       mxs_reg_32(hw_apbh_ch1_cmd)
       mxs_reg_32(hw_apbh_ch1_bar)
       mxs_reg_32(hw_apbh_ch1_sema)
       mxs_reg_32(hw_apbh_ch1_debug1)
       mxs_reg_32(hw_apbh_ch1_debug2)
       mxs_reg_32(hw_apbh_ch2_curcmdar)
       mxs_reg_32(hw_apbh_ch2_nxtcmdar)
       mxs_reg_32(hw_apbh_ch2_cmd)
       mxs_reg_32(hw_apbh_ch2_bar)
       mxs_reg_32(hw_apbh_ch2_sema)
       mxs_reg_32(hw_apbh_ch2_debug1)
       mxs_reg_32(hw_apbh_ch2_debug2)
       mxs_reg_32(hw_apbh_ch3_curcmdar)
       mxs_reg_32(hw_apbh_ch3_nxtcmdar)
       mxs_reg_32(hw_apbh_ch3_cmd)
       mxs_reg_32(hw_apbh_ch3_bar)
       mxs_reg_32(hw_apbh_ch3_sema)
       mxs_reg_32(hw_apbh_ch3_debug1)
       mxs_reg_32(hw_apbh_ch3_debug2)
       mxs_reg_32(hw_apbh_ch4_curcmdar)
       mxs_reg_32(hw_apbh_ch4_nxtcmdar)
       mxs_reg_32(hw_apbh_ch4_cmd)
       mxs_reg_32(hw_apbh_ch4_bar)
       mxs_reg_32(hw_apbh_ch4_sema)
       mxs_reg_32(hw_apbh_ch4_debug1)
       mxs_reg_32(hw_apbh_ch4_debug2)
       mxs_reg_32(hw_apbh_ch5_curcmdar)
       mxs_reg_32(hw_apbh_ch5_nxtcmdar)
       mxs_reg_32(hw_apbh_ch5_cmd)
       mxs_reg_32(hw_apbh_ch5_bar)
       mxs_reg_32(hw_apbh_ch5_sema)
       mxs_reg_32(hw_apbh_ch5_debug1)
       mxs_reg_32(hw_apbh_ch5_debug2)
       mxs_reg_32(hw_apbh_ch6_curcmdar)
       mxs_reg_32(hw_apbh_ch6_nxtcmdar)
       mxs_reg_32(hw_apbh_ch6_cmd)
       mxs_reg_32(hw_apbh_ch6_bar)
       mxs_reg_32(hw_apbh_ch6_sema)
       mxs_reg_32(hw_apbh_ch6_debug1)
       mxs_reg_32(hw_apbh_ch6_debug2)
       mxs_reg_32(hw_apbh_ch7_curcmdar)
       mxs_reg_32(hw_apbh_ch7_nxtcmdar)
       mxs_reg_32(hw_apbh_ch7_cmd)
       mxs_reg_32(hw_apbh_ch7_bar)
       mxs_reg_32(hw_apbh_ch7_sema)
       mxs_reg_32(hw_apbh_ch7_debug1)
       mxs_reg_32(hw_apbh_ch7_debug2)
       mxs_reg_32(hw_apbh_ch8_curcmdar)
       mxs_reg_32(hw_apbh_ch8_nxtcmdar)
       mxs_reg_32(hw_apbh_ch8_cmd)
       mxs_reg_32(hw_apbh_ch8_bar)
       mxs_reg_32(hw_apbh_ch8_sema)
       mxs_reg_32(hw_apbh_ch8_debug1)
       mxs_reg_32(hw_apbh_ch8_debug2)
       mxs_reg_32(hw_apbh_ch9_curcmdar)
       mxs_reg_32(hw_apbh_ch9_nxtcmdar)
       mxs_reg_32(hw_apbh_ch9_cmd)
       mxs_reg_32(hw_apbh_ch9_bar)
       mxs_reg_32(hw_apbh_ch9_sema)
       mxs_reg_32(hw_apbh_ch9_debug1)
       mxs_reg_32(hw_apbh_ch9_debug2)
       mxs_reg_32(hw_apbh_ch10_curcmdar)
       mxs_reg_32(hw_apbh_ch10_nxtcmdar)
       mxs_reg_32(hw_apbh_ch10_cmd)
       mxs_reg_32(hw_apbh_ch10_bar)
       mxs_reg_32(hw_apbh_ch10_sema)
       mxs_reg_32(hw_apbh_ch10_debug1)
       mxs_reg_32(hw_apbh_ch10_debug2)
       mxs_reg_32(hw_apbh_ch11_curcmdar)
       mxs_reg_32(hw_apbh_ch11_nxtcmdar)
       mxs_reg_32(hw_apbh_ch11_cmd)
       mxs_reg_32(hw_apbh_ch11_bar)
       mxs_reg_32(hw_apbh_ch11_sema)
       mxs_reg_32(hw_apbh_ch11_debug1)
       mxs_reg_32(hw_apbh_ch11_debug2)
       mxs_reg_32(hw_apbh_ch12_curcmdar)
       mxs_reg_32(hw_apbh_ch12_nxtcmdar)
       mxs_reg_32(hw_apbh_ch12_cmd)
       mxs_reg_32(hw_apbh_ch12_bar)
       mxs_reg_32(hw_apbh_ch12_sema)
       mxs_reg_32(hw_apbh_ch12_debug1)
       mxs_reg_32(hw_apbh_ch12_debug2)
       mxs_reg_32(hw_apbh_ch13_curcmdar)
       mxs_reg_32(hw_apbh_ch13_nxtcmdar)
       mxs_reg_32(hw_apbh_ch13_cmd)
       mxs_reg_32(hw_apbh_ch13_bar)
       mxs_reg_32(hw_apbh_ch13_sema)
       mxs_reg_32(hw_apbh_ch13_debug1)
       mxs_reg_32(hw_apbh_ch13_debug2)
       mxs_reg_32(hw_apbh_ch14_curcmdar)
       mxs_reg_32(hw_apbh_ch14_nxtcmdar)
       mxs_reg_32(hw_apbh_ch14_cmd)
       mxs_reg_32(hw_apbh_ch14_bar)
       mxs_reg_32(hw_apbh_ch14_sema)
       mxs_reg_32(hw_apbh_ch14_debug1)
       mxs_reg_32(hw_apbh_ch14_debug2)
       mxs_reg_32(hw_apbh_ch15_curcmdar)
       mxs_reg_32(hw_apbh_ch15_nxtcmdar)
       mxs_reg_32(hw_apbh_ch15_cmd)
       mxs_reg_32(hw_apbh_ch15_bar)
       mxs_reg_32(hw_apbh_ch15_sema)
       mxs_reg_32(hw_apbh_ch15_debug1)
       mxs_reg_32(hw_apbh_ch15_debug2)
   };
   };
   mxs_reg_32(hw_apbh_version)
};
#endif
 
#endif
 
#define    APBH_CTRL0_SFTRST                (1 << 31)
#define    APBH_CTRL0_CLKGATE                (1 << 30)
#define    APBH_CTRL0_AHB_BURST8_EN            (1 << 29)
#define    APBH_CTRL0_APB_BURST_EN                (1 << 28)
#if defined(CONFIG_MX23)
#define    APBH_CTRL0_RSVD0_MASK                (0xf << 24)
#define    APBH_CTRL0_RSVD0_OFFSET                24
#define    APBH_CTRL0_RESET_CHANNEL_MASK            (0xff << 16)
#define    APBH_CTRL0_RESET_CHANNEL_OFFSET            16
#define    APBH_CTRL0_CLKGATE_CHANNEL_MASK            (0xff << 8)
#define    APBH_CTRL0_CLKGATE_CHANNEL_OFFSET        8
#define    APBH_CTRL0_CLKGATE_CHANNEL_SSP0            0x02
#define    APBH_CTRL0_CLKGATE_CHANNEL_SSP1            0x04
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND0        0x10
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND1        0x20
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND2        0x40
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND3        0x80
#elif defined(CONFIG_MX28)
#define    APBH_CTRL0_RSVD0_MASK                (0xfff << 16)
#define    APBH_CTRL0_RSVD0_OFFSET                16
#define    APBH_CTRL0_CLKGATE_CHANNEL_MASK            0xffff
#define    APBH_CTRL0_CLKGATE_CHANNEL_OFFSET        0
#define    APBH_CTRL0_CLKGATE_CHANNEL_SSP0            0x0001
#define    APBH_CTRL0_CLKGATE_CHANNEL_SSP1            0x0002
#define    APBH_CTRL0_CLKGATE_CHANNEL_SSP2            0x0004
#define    APBH_CTRL0_CLKGATE_CHANNEL_SSP3            0x0008
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND0        0x0010
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND1        0x0020
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND2        0x0040
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND3        0x0080
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND4        0x0100
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND5        0x0200
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND6        0x0400
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND7        0x0800
#define    APBH_CTRL0_CLKGATE_CHANNEL_HSADC        0x1000
#define    APBH_CTRL0_CLKGATE_CHANNEL_LCDIF        0x2000
#elif (defined(CONFIG_MX6) || defined(CONFIG_MX7))
#define    APBH_CTRL0_CLKGATE_CHANNEL_OFFSET        0
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND0        0x0001
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND1        0x0002
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND2        0x0004
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND3        0x0008
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND4        0x0010
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND5        0x0020
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND6        0x0040
#define    APBH_CTRL0_CLKGATE_CHANNEL_NAND7        0x0080
#define    APBH_CTRL0_CLKGATE_CHANNEL_SSP            0x0100
#endif
 
#define    APBH_CTRL1_CH15_CMDCMPLT_IRQ_EN            (1 << 31)
#define    APBH_CTRL1_CH14_CMDCMPLT_IRQ_EN            (1 << 30)
#define    APBH_CTRL1_CH13_CMDCMPLT_IRQ_EN            (1 << 29)
#define    APBH_CTRL1_CH12_CMDCMPLT_IRQ_EN            (1 << 28)
#define    APBH_CTRL1_CH11_CMDCMPLT_IRQ_EN            (1 << 27)
#define    APBH_CTRL1_CH10_CMDCMPLT_IRQ_EN            (1 << 26)
#define    APBH_CTRL1_CH9_CMDCMPLT_IRQ_EN            (1 << 25)
#define    APBH_CTRL1_CH8_CMDCMPLT_IRQ_EN            (1 << 24)
#define    APBH_CTRL1_CH7_CMDCMPLT_IRQ_EN            (1 << 23)
#define    APBH_CTRL1_CH6_CMDCMPLT_IRQ_EN            (1 << 22)
#define    APBH_CTRL1_CH5_CMDCMPLT_IRQ_EN            (1 << 21)
#define    APBH_CTRL1_CH4_CMDCMPLT_IRQ_EN            (1 << 20)
#define    APBH_CTRL1_CH3_CMDCMPLT_IRQ_EN            (1 << 19)
#define    APBH_CTRL1_CH2_CMDCMPLT_IRQ_EN            (1 << 18)
#define    APBH_CTRL1_CH1_CMDCMPLT_IRQ_EN            (1 << 17)
#define    APBH_CTRL1_CH0_CMDCMPLT_IRQ_EN            (1 << 16)
#define    APBH_CTRL1_CH_CMDCMPLT_IRQ_EN_OFFSET        16
#define    APBH_CTRL1_CH_CMDCMPLT_IRQ_EN_MASK        (0xffff << 16)
#define    APBH_CTRL1_CH15_CMDCMPLT_IRQ            (1 << 15)
#define    APBH_CTRL1_CH14_CMDCMPLT_IRQ            (1 << 14)
#define    APBH_CTRL1_CH13_CMDCMPLT_IRQ            (1 << 13)
#define    APBH_CTRL1_CH12_CMDCMPLT_IRQ            (1 << 12)
#define    APBH_CTRL1_CH11_CMDCMPLT_IRQ            (1 << 11)
#define    APBH_CTRL1_CH10_CMDCMPLT_IRQ            (1 << 10)
#define    APBH_CTRL1_CH9_CMDCMPLT_IRQ            (1 << 9)
#define    APBH_CTRL1_CH8_CMDCMPLT_IRQ            (1 << 8)
#define    APBH_CTRL1_CH7_CMDCMPLT_IRQ            (1 << 7)
#define    APBH_CTRL1_CH6_CMDCMPLT_IRQ            (1 << 6)
#define    APBH_CTRL1_CH5_CMDCMPLT_IRQ            (1 << 5)
#define    APBH_CTRL1_CH4_CMDCMPLT_IRQ            (1 << 4)
#define    APBH_CTRL1_CH3_CMDCMPLT_IRQ            (1 << 3)
#define    APBH_CTRL1_CH2_CMDCMPLT_IRQ            (1 << 2)
#define    APBH_CTRL1_CH1_CMDCMPLT_IRQ            (1 << 1)
#define    APBH_CTRL1_CH0_CMDCMPLT_IRQ            (1 << 0)
 
#define    APBH_CTRL2_CH15_ERROR_STATUS            (1 << 31)
#define    APBH_CTRL2_CH14_ERROR_STATUS            (1 << 30)
#define    APBH_CTRL2_CH13_ERROR_STATUS            (1 << 29)
#define    APBH_CTRL2_CH12_ERROR_STATUS            (1 << 28)
#define    APBH_CTRL2_CH11_ERROR_STATUS            (1 << 27)
#define    APBH_CTRL2_CH10_ERROR_STATUS            (1 << 26)
#define    APBH_CTRL2_CH9_ERROR_STATUS            (1 << 25)
#define    APBH_CTRL2_CH8_ERROR_STATUS            (1 << 24)
#define    APBH_CTRL2_CH7_ERROR_STATUS            (1 << 23)
#define    APBH_CTRL2_CH6_ERROR_STATUS            (1 << 22)
#define    APBH_CTRL2_CH5_ERROR_STATUS            (1 << 21)
#define    APBH_CTRL2_CH4_ERROR_STATUS            (1 << 20)
#define    APBH_CTRL2_CH3_ERROR_STATUS            (1 << 19)
#define    APBH_CTRL2_CH2_ERROR_STATUS            (1 << 18)
#define    APBH_CTRL2_CH1_ERROR_STATUS            (1 << 17)
#define    APBH_CTRL2_CH0_ERROR_STATUS            (1 << 16)
#define    APBH_CTRL2_CH15_ERROR_IRQ            (1 << 15)
#define    APBH_CTRL2_CH14_ERROR_IRQ            (1 << 14)
#define    APBH_CTRL2_CH13_ERROR_IRQ            (1 << 13)
#define    APBH_CTRL2_CH12_ERROR_IRQ            (1 << 12)
#define    APBH_CTRL2_CH11_ERROR_IRQ            (1 << 11)
#define    APBH_CTRL2_CH10_ERROR_IRQ            (1 << 10)
#define    APBH_CTRL2_CH9_ERROR_IRQ            (1 << 9)
#define    APBH_CTRL2_CH8_ERROR_IRQ            (1 << 8)
#define    APBH_CTRL2_CH7_ERROR_IRQ            (1 << 7)
#define    APBH_CTRL2_CH6_ERROR_IRQ            (1 << 6)
#define    APBH_CTRL2_CH5_ERROR_IRQ            (1 << 5)
#define    APBH_CTRL2_CH4_ERROR_IRQ            (1 << 4)
#define    APBH_CTRL2_CH3_ERROR_IRQ            (1 << 3)
#define    APBH_CTRL2_CH2_ERROR_IRQ            (1 << 2)
#define    APBH_CTRL2_CH1_ERROR_IRQ            (1 << 1)
#define    APBH_CTRL2_CH0_ERROR_IRQ            (1 << 0)
 
#if defined(CONFIG_MX28)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_MASK        (0xffff << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_OFFSET        16
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_SSP0        (0x0001 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_SSP1        (0x0002 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_SSP2        (0x0004 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_SSP3        (0x0008 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND0        (0x0010 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND1        (0x0020 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND2        (0x0040 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND3        (0x0080 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND4        (0x0100 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND5        (0x0200 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND6        (0x0400 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_NAND7        (0x0800 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_HSADC        (0x1000 << 16)
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_LCDIF        (0x2000 << 16)
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_MASK        0xffff
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_OFFSET        0
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_SSP0        0x0001
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_SSP1        0x0002
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_SSP2        0x0004
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_SSP3        0x0008
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND0        0x0010
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND1        0x0020
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND2        0x0040
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND3        0x0080
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND4        0x0100
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND5        0x0200
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND6        0x0400
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_NAND7        0x0800
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_HSADC        0x1000
#define    APBH_CHANNEL_CTRL_FREEZE_CHANNEL_LCDIF        0x2000
#endif
 
#if (defined(CONFIG_MX6) || defined(CONFIG_MX7))
#define    APBH_CHANNEL_CTRL_RESET_CHANNEL_OFFSET        16
#endif
 
#if defined(CONFIG_MX23)
#define    APBH_DEVSEL_CH7_MASK                (0xf << 28)
#define    APBH_DEVSEL_CH7_OFFSET                28
#define    APBH_DEVSEL_CH6_MASK                (0xf << 24)
#define    APBH_DEVSEL_CH6_OFFSET                24
#define    APBH_DEVSEL_CH5_MASK                (0xf << 20)
#define    APBH_DEVSEL_CH5_OFFSET                20
#define    APBH_DEVSEL_CH4_MASK                (0xf << 16)
#define    APBH_DEVSEL_CH4_OFFSET                16
#define    APBH_DEVSEL_CH3_MASK                (0xf << 12)
#define    APBH_DEVSEL_CH3_OFFSET                12
#define    APBH_DEVSEL_CH2_MASK                (0xf << 8)
#define    APBH_DEVSEL_CH2_OFFSET                8
#define    APBH_DEVSEL_CH1_MASK                (0xf << 4)
#define    APBH_DEVSEL_CH1_OFFSET                4
#define    APBH_DEVSEL_CH0_MASK                (0xf << 0)
#define    APBH_DEVSEL_CH0_OFFSET                0
#elif defined(CONFIG_MX28)
#define    APBH_DEVSEL_CH15_MASK                (0x3 << 30)
#define    APBH_DEVSEL_CH15_OFFSET                30
#define    APBH_DEVSEL_CH14_MASK                (0x3 << 28)
#define    APBH_DEVSEL_CH14_OFFSET                28
#define    APBH_DEVSEL_CH13_MASK                (0x3 << 26)
#define    APBH_DEVSEL_CH13_OFFSET                26
#define    APBH_DEVSEL_CH12_MASK                (0x3 << 24)
#define    APBH_DEVSEL_CH12_OFFSET                24
#define    APBH_DEVSEL_CH11_MASK                (0x3 << 22)
#define    APBH_DEVSEL_CH11_OFFSET                22
#define    APBH_DEVSEL_CH10_MASK                (0x3 << 20)
#define    APBH_DEVSEL_CH10_OFFSET                20
#define    APBH_DEVSEL_CH9_MASK                (0x3 << 18)
#define    APBH_DEVSEL_CH9_OFFSET                18
#define    APBH_DEVSEL_CH8_MASK                (0x3 << 16)
#define    APBH_DEVSEL_CH8_OFFSET                16
#define    APBH_DEVSEL_CH7_MASK                (0x3 << 14)
#define    APBH_DEVSEL_CH7_OFFSET                14
#define    APBH_DEVSEL_CH6_MASK                (0x3 << 12)
#define    APBH_DEVSEL_CH6_OFFSET                12
#define    APBH_DEVSEL_CH5_MASK                (0x3 << 10)
#define    APBH_DEVSEL_CH5_OFFSET                10
#define    APBH_DEVSEL_CH4_MASK                (0x3 << 8)
#define    APBH_DEVSEL_CH4_OFFSET                8
#define    APBH_DEVSEL_CH3_MASK                (0x3 << 6)
#define    APBH_DEVSEL_CH3_OFFSET                6
#define    APBH_DEVSEL_CH2_MASK                (0x3 << 4)
#define    APBH_DEVSEL_CH2_OFFSET                4
#define    APBH_DEVSEL_CH1_MASK                (0x3 << 2)
#define    APBH_DEVSEL_CH1_OFFSET                2
#define    APBH_DEVSEL_CH0_MASK                (0x3 << 0)
#define    APBH_DEVSEL_CH0_OFFSET                0
#endif
 
#if defined(CONFIG_MX28)
#define    APBH_DMA_BURST_SIZE_CH15_MASK            (0x3 << 30)
#define    APBH_DMA_BURST_SIZE_CH15_OFFSET            30
#define    APBH_DMA_BURST_SIZE_CH14_MASK            (0x3 << 28)
#define    APBH_DMA_BURST_SIZE_CH14_OFFSET            28
#define    APBH_DMA_BURST_SIZE_CH13_MASK            (0x3 << 26)
#define    APBH_DMA_BURST_SIZE_CH13_OFFSET            26
#define    APBH_DMA_BURST_SIZE_CH12_MASK            (0x3 << 24)
#define    APBH_DMA_BURST_SIZE_CH12_OFFSET            24
#define    APBH_DMA_BURST_SIZE_CH11_MASK            (0x3 << 22)
#define    APBH_DMA_BURST_SIZE_CH11_OFFSET            22
#define    APBH_DMA_BURST_SIZE_CH10_MASK            (0x3 << 20)
#define    APBH_DMA_BURST_SIZE_CH10_OFFSET            20
#define    APBH_DMA_BURST_SIZE_CH9_MASK            (0x3 << 18)
#define    APBH_DMA_BURST_SIZE_CH9_OFFSET            18
#define    APBH_DMA_BURST_SIZE_CH8_MASK            (0x3 << 16)
#define    APBH_DMA_BURST_SIZE_CH8_OFFSET            16
#define    APBH_DMA_BURST_SIZE_CH8_BURST0            (0x0 << 16)
#define    APBH_DMA_BURST_SIZE_CH8_BURST4            (0x1 << 16)
#define    APBH_DMA_BURST_SIZE_CH8_BURST8            (0x2 << 16)
#define    APBH_DMA_BURST_SIZE_CH7_MASK            (0x3 << 14)
#define    APBH_DMA_BURST_SIZE_CH7_OFFSET            14
#define    APBH_DMA_BURST_SIZE_CH6_MASK            (0x3 << 12)
#define    APBH_DMA_BURST_SIZE_CH6_OFFSET            12
#define    APBH_DMA_BURST_SIZE_CH5_MASK            (0x3 << 10)
#define    APBH_DMA_BURST_SIZE_CH5_OFFSET            10
#define    APBH_DMA_BURST_SIZE_CH4_MASK            (0x3 << 8)
#define    APBH_DMA_BURST_SIZE_CH4_OFFSET            8
#define    APBH_DMA_BURST_SIZE_CH3_MASK            (0x3 << 6)
#define    APBH_DMA_BURST_SIZE_CH3_OFFSET            6
#define    APBH_DMA_BURST_SIZE_CH3_BURST0            (0x0 << 6)
#define    APBH_DMA_BURST_SIZE_CH3_BURST4            (0x1 << 6)
#define    APBH_DMA_BURST_SIZE_CH3_BURST8            (0x2 << 6)
 
#define    APBH_DMA_BURST_SIZE_CH2_MASK            (0x3 << 4)
#define    APBH_DMA_BURST_SIZE_CH2_OFFSET            4
#define    APBH_DMA_BURST_SIZE_CH2_BURST0            (0x0 << 4)
#define    APBH_DMA_BURST_SIZE_CH2_BURST4            (0x1 << 4)
#define    APBH_DMA_BURST_SIZE_CH2_BURST8            (0x2 << 4)
#define    APBH_DMA_BURST_SIZE_CH1_MASK            (0x3 << 2)
#define    APBH_DMA_BURST_SIZE_CH1_OFFSET            2
#define    APBH_DMA_BURST_SIZE_CH1_BURST0            (0x0 << 2)
#define    APBH_DMA_BURST_SIZE_CH1_BURST4            (0x1 << 2)
#define    APBH_DMA_BURST_SIZE_CH1_BURST8            (0x2 << 2)
 
#define    APBH_DMA_BURST_SIZE_CH0_MASK            0x3
#define    APBH_DMA_BURST_SIZE_CH0_OFFSET            0
#define    APBH_DMA_BURST_SIZE_CH0_BURST0            0x0
#define    APBH_DMA_BURST_SIZE_CH0_BURST4            0x1
#define    APBH_DMA_BURST_SIZE_CH0_BURST8            0x2
 
#define    APBH_DEBUG_GPMI_ONE_FIFO            (1 << 0)
#endif
 
#define    APBH_CHn_CURCMDAR_CMD_ADDR_MASK            0xffffffff
#define    APBH_CHn_CURCMDAR_CMD_ADDR_OFFSET        0
 
#define    APBH_CHn_NXTCMDAR_CMD_ADDR_MASK            0xffffffff
#define    APBH_CHn_NXTCMDAR_CMD_ADDR_OFFSET        0
 
#define    APBH_CHn_CMD_XFER_COUNT_MASK            (0xffff << 16)
#define    APBH_CHn_CMD_XFER_COUNT_OFFSET            16
#define    APBH_CHn_CMD_CMDWORDS_MASK            (0xf << 12)
#define    APBH_CHn_CMD_CMDWORDS_OFFSET            12
#define    APBH_CHn_CMD_HALTONTERMINATE            (1 << 8)
#define    APBH_CHn_CMD_WAIT4ENDCMD            (1 << 7)
#define    APBH_CHn_CMD_SEMAPHORE                (1 << 6)
#define    APBH_CHn_CMD_NANDWAIT4READY            (1 << 5)
#define    APBH_CHn_CMD_NANDLOCK                (1 << 4)
#define    APBH_CHn_CMD_IRQONCMPLT                (1 << 3)
#define    APBH_CHn_CMD_CHAIN                (1 << 2)
#define    APBH_CHn_CMD_COMMAND_MASK            0x3
#define    APBH_CHn_CMD_COMMAND_OFFSET            0
#define    APBH_CHn_CMD_COMMAND_NO_DMA_XFER        0x0
#define    APBH_CHn_CMD_COMMAND_DMA_WRITE            0x1
#define    APBH_CHn_CMD_COMMAND_DMA_READ            0x2
#define    APBH_CHn_CMD_COMMAND_DMA_SENSE            0x3
 
#define    APBH_CHn_BAR_ADDRESS_MASK            0xffffffff
#define    APBH_CHn_BAR_ADDRESS_OFFSET            0
 
#define    APBH_CHn_SEMA_RSVD2_MASK            (0xff << 24)
#define    APBH_CHn_SEMA_RSVD2_OFFSET            24
#define    APBH_CHn_SEMA_PHORE_MASK            (0xff << 16)
#define    APBH_CHn_SEMA_PHORE_OFFSET            16
#define    APBH_CHn_SEMA_RSVD1_MASK            (0xff << 8)
#define    APBH_CHn_SEMA_RSVD1_OFFSET            8
#define    APBH_CHn_SEMA_INCREMENT_SEMA_MASK        (0xff << 0)
#define    APBH_CHn_SEMA_INCREMENT_SEMA_OFFSET        0
 
#define    APBH_CHn_DEBUG1_REQ                (1 << 31)
#define    APBH_CHn_DEBUG1_BURST                (1 << 30)
#define    APBH_CHn_DEBUG1_KICK                (1 << 29)
#define    APBH_CHn_DEBUG1_END                (1 << 28)
#define    APBH_CHn_DEBUG1_SENSE                (1 << 27)
#define    APBH_CHn_DEBUG1_READY                (1 << 26)
#define    APBH_CHn_DEBUG1_LOCK                (1 << 25)
#define    APBH_CHn_DEBUG1_NEXTCMDADDRVALID        (1 << 24)
#define    APBH_CHn_DEBUG1_RD_FIFO_EMPTY            (1 << 23)
#define    APBH_CHn_DEBUG1_RD_FIFO_FULL            (1 << 22)
#define    APBH_CHn_DEBUG1_WR_FIFO_EMPTY            (1 << 21)
#define    APBH_CHn_DEBUG1_WR_FIFO_FULL            (1 << 20)
#define    APBH_CHn_DEBUG1_RSVD1_MASK            (0x7fff << 5)
#define    APBH_CHn_DEBUG1_RSVD1_OFFSET            5
#define    APBH_CHn_DEBUG1_STATEMACHINE_MASK        0x1f
#define    APBH_CHn_DEBUG1_STATEMACHINE_OFFSET        0
#define    APBH_CHn_DEBUG1_STATEMACHINE_IDLE        0x00
#define    APBH_CHn_DEBUG1_STATEMACHINE_REQ_CMD1        0x01
#define    APBH_CHn_DEBUG1_STATEMACHINE_REQ_CMD3        0x02
#define    APBH_CHn_DEBUG1_STATEMACHINE_REQ_CMD2        0x03
#define    APBH_CHn_DEBUG1_STATEMACHINE_XFER_DECODE    0x04
#define    APBH_CHn_DEBUG1_STATEMACHINE_REQ_WAIT        0x05
#define    APBH_CHn_DEBUG1_STATEMACHINE_REQ_CMD4        0x06
#define    APBH_CHn_DEBUG1_STATEMACHINE_PIO_REQ        0x07
#define    APBH_CHn_DEBUG1_STATEMACHINE_READ_FLUSH        0x08
#define    APBH_CHn_DEBUG1_STATEMACHINE_READ_WAIT        0x09
#define    APBH_CHn_DEBUG1_STATEMACHINE_WRITE        0x0c
#define    APBH_CHn_DEBUG1_STATEMACHINE_READ_REQ        0x0d
#define    APBH_CHn_DEBUG1_STATEMACHINE_CHECK_CHAIN    0x0e
#define    APBH_CHn_DEBUG1_STATEMACHINE_XFER_COMPLETE    0x0f
#define    APBH_CHn_DEBUG1_STATEMACHINE_TERMINATE        0x14
#define    APBH_CHn_DEBUG1_STATEMACHINE_WAIT_END        0x15
#define    APBH_CHn_DEBUG1_STATEMACHINE_WRITE_WAIT        0x1c
#define    APBH_CHn_DEBUG1_STATEMACHINE_HALT_AFTER_TERM    0x1d
#define    APBH_CHn_DEBUG1_STATEMACHINE_CHECK_WAIT        0x1e
#define    APBH_CHn_DEBUG1_STATEMACHINE_WAIT_READY        0x1f
 
#define    APBH_CHn_DEBUG2_APB_BYTES_MASK            (0xffff << 16)
#define    APBH_CHn_DEBUG2_APB_BYTES_OFFSET        16
#define    APBH_CHn_DEBUG2_AHB_BYTES_MASK            0xffff
#define    APBH_CHn_DEBUG2_AHB_BYTES_OFFSET        0
 
#define    APBH_VERSION_MAJOR_MASK                (0xff << 24)
#define    APBH_VERSION_MAJOR_OFFSET            24
#define    APBH_VERSION_MINOR_MASK                (0xff << 16)
#define    APBH_VERSION_MINOR_OFFSET            16
#define    APBH_VERSION_STEP_MASK                0xffff
#define    APBH_VERSION_STEP_OFFSET            0
 
#endif    /* __REGS_APBH_H__ */