hc
2023-12-09 b22da3d8526a935aa31e086e63f60ff3246cb61c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
// SPDX-License-Identifier: GPL-2.0-or-later
/*
 * Applied Micro X-Gene SoC Ethernet v2 Driver
 *
 * Copyright (c) 2017, Applied Micro Circuits Corporation
 * Author(s): Iyappan Subramanian <isubramanian@apm.com>
 *          Keyur Chudgar <kchudgar@apm.com>
 */
 
#include "main.h"
 
void xge_wr_csr(struct xge_pdata *pdata, u32 offset, u32 val)
{
   void __iomem *addr = pdata->resources.base_addr + offset;
 
   iowrite32(val, addr);
}
 
u32 xge_rd_csr(struct xge_pdata *pdata, u32 offset)
{
   void __iomem *addr = pdata->resources.base_addr + offset;
 
   return ioread32(addr);
}
 
int xge_port_reset(struct net_device *ndev)
{
   struct xge_pdata *pdata = netdev_priv(ndev);
   struct device *dev = &pdata->pdev->dev;
   u32 data, wait = 10;
 
   xge_wr_csr(pdata, ENET_CLKEN, 0x3);
   xge_wr_csr(pdata, ENET_SRST, 0xf);
   xge_wr_csr(pdata, ENET_SRST, 0);
   xge_wr_csr(pdata, CFG_MEM_RAM_SHUTDOWN, 1);
   xge_wr_csr(pdata, CFG_MEM_RAM_SHUTDOWN, 0);
 
   do {
       usleep_range(100, 110);
       data = xge_rd_csr(pdata, BLOCK_MEM_RDY);
   } while (data != MEM_RDY && wait--);
 
   if (data != MEM_RDY) {
       dev_err(dev, "ECC init failed: %x\n", data);
       return -ETIMEDOUT;
   }
 
   xge_wr_csr(pdata, ENET_SHIM, DEVM_ARAUX_COH | DEVM_AWAUX_COH);
 
   return 0;
}
 
static void xge_traffic_resume(struct net_device *ndev)
{
   struct xge_pdata *pdata = netdev_priv(ndev);
 
   xge_wr_csr(pdata, CFG_FORCE_LINK_STATUS_EN, 1);
   xge_wr_csr(pdata, FORCE_LINK_STATUS, 1);
 
   xge_wr_csr(pdata, CFG_LINK_AGGR_RESUME, 1);
   xge_wr_csr(pdata, RX_DV_GATE_REG, 1);
}
 
void xge_port_init(struct net_device *ndev)
{
   struct xge_pdata *pdata = netdev_priv(ndev);
 
   pdata->phy_speed = SPEED_1000;
   xge_mac_init(pdata);
   xge_traffic_resume(ndev);
}