hc
2023-12-09 b22da3d8526a935aa31e086e63f60ff3246cb61c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
/* SPDX-License-Identifier: GPL-2.0 */
/*
 * Copyright 2008 Openmoko, Inc.
 * Copyright 2008 Simtec Electronics
 *    Ben Dooks <ben@simtec.co.uk>
 *    http://armlinux.simtec.co.uk/
 *
 * S3C64XX clock register definitions
 */
 
#ifndef __PLAT_REGS_CLOCK_H
#define __PLAT_REGS_CLOCK_H __FILE__
 
/*
 * FIXME: Remove remaining definitions
 */
 
#define S3C_CLKREG(x)        (S3C_VA_SYS + (x))
 
#define S3C_PCLK_GATE        S3C_CLKREG(0x34)
#define S3C6410_CLK_SRC2    S3C_CLKREG(0x10C)
#define S3C_MEM_SYS_CFG        S3C_CLKREG(0x120)
 
/* PCLK GATE Registers */
#define S3C_CLKCON_PCLK_UART3        (1<<4)
#define S3C_CLKCON_PCLK_UART2        (1<<3)
#define S3C_CLKCON_PCLK_UART1        (1<<2)
#define S3C_CLKCON_PCLK_UART0        (1<<1)
 
/* MEM_SYS_CFG */
#define MEM_SYS_CFG_INDEP_CF        0x4000
#define MEM_SYS_CFG_EBI_FIX_PRI_CFCON    0x30
 
#endif /* _PLAT_REGS_CLOCK_H */