hc
2023-11-22 983d7f83616922a6439b4352d1b3af488ee27f95
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
/*
 * Intel Atom platform clocks for BayTrail and CherryTrail SoC.
 *
 * Copyright (C) 2016, Intel Corporation
 * Author: Irina Tirdea <irina.tirdea@intel.com>
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms and conditions of the GNU General Public License,
 * version 2, as published by the Free Software Foundation.
 *
 * This program is distributed in the hope it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
 * more details.
 */
 
#ifndef __PLATFORM_DATA_X86_CLK_PMC_ATOM_H
#define __PLATFORM_DATA_X86_CLK_PMC_ATOM_H
 
/**
 * struct pmc_clk - PMC platform clock configuration
 *
 * @name:    identified, typically pmc_plt_clk_<x>, x=[0..5]
 * @freq:    in Hz, 19.2MHz  and 25MHz (Baytrail only) supported
 * @parent_name: one of 'xtal' or 'osc'
 */
struct pmc_clk {
   const char *name;
   unsigned long freq;
   const char *parent_name;
};
 
/**
 * struct pmc_clk_data - common PMC clock configuration
 *
 * @base:    PMC clock register base offset
 * @clks:    pointer to set of registered clocks, typically 0..5
 * @critical:    flag to indicate if firmware enabled pmc_plt_clks
 *        should be marked as critial or not
 */
struct pmc_clk_data {
   void __iomem *base;
   const struct pmc_clk *clks;
   bool critical;
};
 
#endif /* __PLATFORM_DATA_X86_CLK_PMC_ATOM_H */