hc
2023-11-22 983d7f83616922a6439b4352d1b3af488ee27f95
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
/*
 * SMP initialisation and IPI support
 * Based on arch/arm64/kernel/smp.c
 *
 * Copyright (C) 2012 ARM Ltd.
 * Copyright (C) 2015 Regents of the University of California
 * Copyright (C) 2017 SiFive
 *
 * This program is free software; you can redistribute it and/or modify
 * it under the terms of the GNU General Public License version 2 as
 * published by the Free Software Foundation.
 *
 * This program is distributed in the hope that it will be useful,
 * but WITHOUT ANY WARRANTY; without even the implied warranty of
 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
 * GNU General Public License for more details.
 */
 
#include <linux/module.h>
#include <linux/init.h>
#include <linux/kernel.h>
#include <linux/mm.h>
#include <linux/sched.h>
#include <linux/kernel_stat.h>
#include <linux/notifier.h>
#include <linux/cpu.h>
#include <linux/percpu.h>
#include <linux/delay.h>
#include <linux/err.h>
#include <linux/irq.h>
#include <linux/of.h>
#include <linux/sched/task_stack.h>
#include <asm/irq.h>
#include <asm/mmu_context.h>
#include <asm/tlbflush.h>
#include <asm/sections.h>
#include <asm/sbi.h>
 
void *__cpu_up_stack_pointer[NR_CPUS];
void *__cpu_up_task_pointer[NR_CPUS];
 
void __init smp_prepare_boot_cpu(void)
{
}
 
void __init smp_prepare_cpus(unsigned int max_cpus)
{
}
 
void __init setup_smp(void)
{
   struct device_node *dn = NULL;
   int hart, im_okay_therefore_i_am = 0;
 
   while ((dn = of_find_node_by_type(dn, "cpu"))) {
       hart = riscv_of_processor_hart(dn);
       if (hart >= 0) {
           set_cpu_possible(hart, true);
           set_cpu_present(hart, true);
           if (hart == smp_processor_id()) {
               BUG_ON(im_okay_therefore_i_am);
               im_okay_therefore_i_am = 1;
           }
       }
   }
 
   BUG_ON(!im_okay_therefore_i_am);
}
 
int __cpu_up(unsigned int cpu, struct task_struct *tidle)
{
   tidle->thread_info.cpu = cpu;
 
   /*
    * On RISC-V systems, all harts boot on their own accord.  Our _start
    * selects the first hart to boot the kernel and causes the remainder
    * of the harts to spin in a loop waiting for their stack pointer to be
    * setup by that main hart.  Writing __cpu_up_stack_pointer signals to
    * the spinning harts that they can continue the boot process.
    */
   smp_mb();
   __cpu_up_stack_pointer[cpu] = task_stack_page(tidle) + THREAD_SIZE;
   __cpu_up_task_pointer[cpu] = tidle;
 
   while (!cpu_online(cpu))
       cpu_relax();
 
   return 0;
}
 
void __init smp_cpus_done(unsigned int max_cpus)
{
}
 
/*
 * C entry point for a secondary processor.
 */
asmlinkage void __init smp_callin(void)
{
   struct mm_struct *mm = &init_mm;
 
   /* All kernel threads share the same mm context.  */
   atomic_inc(&mm->mm_count);
   current->active_mm = mm;
 
   trap_init();
   notify_cpu_starting(smp_processor_id());
   set_cpu_online(smp_processor_id(), 1);
   local_flush_tlb_all();
   local_irq_enable();
   preempt_disable();
   cpu_startup_entry(CPUHP_AP_ONLINE_IDLE);
}