hc
2023-08-30 862c27fc9920c83318c784bfdadf43a65df1ec8f
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
/*
 * (C) Copyright 2014
 * NVIDIA Corporation <www.nvidia.com>
 *
 * SPDX-License-Identifier:     GPL-2.0+
 */
 
#include <common.h>
#include <power/as3722.h>
 
#include <asm/arch/gpio.h>
#include <asm/arch/pinmux.h>
 
#include "pinmux-config-cei-tk1-som.h"
 
DECLARE_GLOBAL_DATA_PTR;
 
/*
 * Routine: pinmux_init
 * Description: Do individual peripheral pinmux configs
 */
void pinmux_init(void)
{
   pinmux_clear_tristate_input_clamping();
 
   gpio_config_table(cei_tk1_som_gpio_inits,
             ARRAY_SIZE(cei_tk1_som_gpio_inits));
 
   pinmux_config_pingrp_table(cei_tk1_som_pingrps,
                  ARRAY_SIZE(cei_tk1_som_pingrps));
 
   pinmux_config_drvgrp_table(cei_tk1_som_drvgrps,
                  ARRAY_SIZE(cei_tk1_som_drvgrps));
 
   pinmux_config_mipipadctrlgrp_table(cei_tk1_som_mipipadctrlgrps,
                                           ARRAY_SIZE(cei_tk1_som_mipipadctrlgrps));
}
 
#ifdef CONFIG_PCI_TEGRA
int tegra_pcie_board_init(void)
{
/* TODO: Convert to driver model
   struct udevice *pmic;
   int err;
 
   err = as3722_init(&pmic);
   if (err) {
       error("failed to initialize AS3722 PMIC: %d\n", err);
       return err;
   }
 
   err = as3722_sd_enable(pmic, 4);
   if (err < 0) {
       error("failed to enable SD4: %d\n", err);
       return err;
   }
 
   err = as3722_sd_set_voltage(pmic, 4, 0x24);
   if (err < 0) {
       error("failed to set SD4 voltage: %d\n", err);
       return err;
   }
*/
 
   return 0;
}
#endif /* PCI */