hc
2023-08-30 862c27fc9920c83318c784bfdadf43a65df1ec8f
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
/*
 * Copyright (c) 2014-2015, NVIDIA CORPORATION.  All rights reserved.
 *
 * SPDX-License-Identifier: GPL-2.0
 */
 
#ifndef _TEGRA_XUSB_PADCTL_COMMON_H_
#define _TEGRA_XUSB_PADCTL_COMMON_H_
 
#include <common.h>
#include <fdtdec.h>
#include <dm/ofnode.h>
 
#include <asm/io.h>
#include <asm/arch-tegra/xusb-padctl.h>
#include <linux/ioport.h>
 
struct tegra_xusb_padctl_lane {
   const char *name;
 
   unsigned int offset;
   unsigned int shift;
   unsigned int mask;
   unsigned int iddq;
 
   const unsigned int *funcs;
   unsigned int num_funcs;
};
 
struct tegra_xusb_phy_ops {
   int (*prepare)(struct tegra_xusb_phy *phy);
   int (*enable)(struct tegra_xusb_phy *phy);
   int (*disable)(struct tegra_xusb_phy *phy);
   int (*unprepare)(struct tegra_xusb_phy *phy);
};
 
struct tegra_xusb_phy {
   unsigned int type;
   const struct tegra_xusb_phy_ops *ops;
   struct tegra_xusb_padctl *padctl;
};
 
struct tegra_xusb_padctl_pin {
   const struct tegra_xusb_padctl_lane *lane;
 
   unsigned int func;
   int iddq;
};
 
#define MAX_GROUPS 5
#define MAX_PINS 7
 
struct tegra_xusb_padctl_group {
   const char *name;
 
   const char *pins[MAX_PINS];
   unsigned int num_pins;
 
   const char *func;
   int iddq;
};
 
struct tegra_xusb_padctl_soc {
   const struct tegra_xusb_padctl_lane *lanes;
   unsigned int num_lanes;
   const char *const *functions;
   unsigned int num_functions;
   struct tegra_xusb_phy *phys;
   unsigned int num_phys;
};
 
struct tegra_xusb_padctl_config {
   const char *name;
 
   struct tegra_xusb_padctl_group groups[MAX_GROUPS];
   unsigned int num_groups;
};
 
struct tegra_xusb_padctl {
   const struct tegra_xusb_padctl_soc *socdata;
   struct tegra_xusb_padctl_config config;
   struct resource regs;
   unsigned int enable;
 
};
extern struct tegra_xusb_padctl padctl;
 
static inline u32 padctl_readl(struct tegra_xusb_padctl *padctl,
                  unsigned long offset)
{
   return readl(padctl->regs.start + offset);
}
 
static inline void padctl_writel(struct tegra_xusb_padctl *padctl,
                u32 value, unsigned long offset)
{
   writel(value, padctl->regs.start + offset);
}
 
int tegra_xusb_process_nodes(ofnode nodes[], unsigned int count,
                const struct tegra_xusb_padctl_soc *socdata);
 
#endif