hc
2023-11-30 6c9be420e167ee7ce45c0309586f09ddab28ac15
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
/*
 * Copyright (C) 2016 Maxime Ripard
 * Maxime Ripard <maxime.ripard@free-electrons.com>
 *
 * This program is free software; you can redistribute it and/or
 * modify it under the terms of the GNU General Public License as
 * published by the Free Software Foundation; either version 2 of
 * the License, or (at your option) any later version.
 */
 
#include <linux/clk-provider.h>
#include <linux/spinlock.h>
 
#include "ccu_frac.h"
 
bool ccu_frac_helper_is_enabled(struct ccu_common *common,
               struct ccu_frac_internal *cf)
{
   if (!(common->features & CCU_FEATURE_FRACTIONAL))
       return false;
 
   return !(readl(common->base + common->reg) & cf->enable);
}
 
void ccu_frac_helper_enable(struct ccu_common *common,
               struct ccu_frac_internal *cf)
{
   unsigned long flags;
   u32 reg;
 
   if (!(common->features & CCU_FEATURE_FRACTIONAL))
       return;
 
   spin_lock_irqsave(common->lock, flags);
   reg = readl(common->base + common->reg);
   writel(reg & ~cf->enable, common->base + common->reg);
   spin_unlock_irqrestore(common->lock, flags);
}
 
void ccu_frac_helper_disable(struct ccu_common *common,
                struct ccu_frac_internal *cf)
{
   unsigned long flags;
   u32 reg;
 
   if (!(common->features & CCU_FEATURE_FRACTIONAL))
       return;
 
   spin_lock_irqsave(common->lock, flags);
   reg = readl(common->base + common->reg);
   writel(reg | cf->enable, common->base + common->reg);
   spin_unlock_irqrestore(common->lock, flags);
}
 
bool ccu_frac_helper_has_rate(struct ccu_common *common,
                 struct ccu_frac_internal *cf,
                 unsigned long rate)
{
   if (!(common->features & CCU_FEATURE_FRACTIONAL))
       return false;
 
   return (cf->rates[0] == rate) || (cf->rates[1] == rate);
}
 
unsigned long ccu_frac_helper_read_rate(struct ccu_common *common,
                   struct ccu_frac_internal *cf)
{
   u32 reg;
 
   pr_debug("%s: Read fractional\n", clk_hw_get_name(&common->hw));
 
   if (!(common->features & CCU_FEATURE_FRACTIONAL))
       return 0;
 
   pr_debug("%s: clock is fractional (rates %lu and %lu)\n",
        clk_hw_get_name(&common->hw), cf->rates[0], cf->rates[1]);
 
   reg = readl(common->base + common->reg);
 
   pr_debug("%s: clock reg is 0x%x (select is 0x%x)\n",
        clk_hw_get_name(&common->hw), reg, cf->select);
 
   return (reg & cf->select) ? cf->rates[1] : cf->rates[0];
}
 
int ccu_frac_helper_set_rate(struct ccu_common *common,
                struct ccu_frac_internal *cf,
                unsigned long rate, u32 lock)
{
   unsigned long flags;
   u32 reg, sel;
 
   if (!(common->features & CCU_FEATURE_FRACTIONAL))
       return -EINVAL;
 
   if (cf->rates[0] == rate)
       sel = 0;
   else if (cf->rates[1] == rate)
       sel = cf->select;
   else
       return -EINVAL;
 
   spin_lock_irqsave(common->lock, flags);
   reg = readl(common->base + common->reg);
   reg &= ~cf->select;
   writel(reg | sel, common->base + common->reg);
   spin_unlock_irqrestore(common->lock, flags);
 
   ccu_helper_wait_for_lock(common, lock);
 
   return 0;
}