hc
2023-11-30 6c9be420e167ee7ce45c0309586f09ddab28ac15
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
/*
 *  Copyright (C) 2013 Altera Corporation <www.altera.com>
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms and conditions of the GNU General Public License,
 * version 2, as published by the Free Software Foundation.
 *
 * This program is distributed in the hope it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
 * more details.
 *
 * You should have received a copy of the GNU General Public License along with
 * this program.  If not, see <http://www.gnu.org/licenses/>.
 */
 
/dts-v1/;
/* First 4KB has trampoline code for secondary cores. */
/memreserve/ 0x00000000 0x0001000;
#include "socfpga.dtsi"
 
/ {
   soc {
       clkmgr@ffd04000 {
           clocks {
               osc1 {
                   clock-frequency = <25000000>;
               };
           };
       };
 
       mmc0: dwmmc0@ff704000 {
           broken-cd;
           bus-width = <4>;
           cap-mmc-highspeed;
           cap-sd-highspeed;
       };
 
       sysmgr@ffd08000 {
           cpu1-start-addr = <0xffd080c4>;
       };
   };
};
 
&watchdog0 {
   status = "okay";
};