hc
2023-10-25 6c2073b7aa40e29d0eca7d571dd7bc590c7ecaa7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
* Xilinx Zynq Ultrascale+ MPSoC Real Time Clock
 
RTC controller for the Xilinx Zynq MPSoC Real Time Clock
Separate IRQ lines for seconds and alarm
 
Required properties:
- compatible: Should be "xlnx,zynqmp-rtc"
- reg: Physical base address of the controller and length
       of memory mapped region.
- interrupts: IRQ lines for the RTC.
- interrupt-names: interrupt line names eg. "sec" "alarm"
 
Optional:
- calibration: calibration value for 1 sec period which will
       be programmed directly to calibration register
 
Example:
rtc: rtc@ffa60000 {
   compatible = "xlnx,zynqmp-rtc";
   reg = <0x0 0xffa60000 0x100>;
   interrupt-parent = <&gic>;
   interrupts = <0 26 4>, <0 27 4>;
   interrupt-names = "alarm", "sec";
   calibration = <0x198233>;
};