hc
2023-10-25 6c2073b7aa40e29d0eca7d571dd7bc590c7ecaa7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
Calxeda Highbank L2 cache ECC
 
Properties:
- compatible : Should be "calxeda,hb-sregs-l2-ecc"
- reg : Address and size for ECC error interrupt clear registers.
- interrupts : Should be single bit error interrupt, then double bit error
   interrupt.
 
Example:
 
   sregs@fff3c200 {
       compatible = "calxeda,hb-sregs-l2-ecc";
       reg = <0xfff3c200 0x100>;
       interrupts = <0 71 4  0 72 4>;
   };