hc
2023-11-20 69d6da3c1c63675524a25e7dc92a4f43c4164cef
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
/*
 * B4420 Silicon/SoC Device Tree Source (pre include)
 *
 * Copyright 2012 - 2015 Freescale Semiconductor, Inc.
 *
 * Redistribution and use in source and binary forms, with or without
 * modification, are permitted provided that the following conditions are met:
 *     * Redistributions of source code must retain the above copyright
 *       notice, this list of conditions and the following disclaimer.
 *     * Redistributions in binary form must reproduce the above copyright
 *       notice, this list of conditions and the following disclaimer in the
 *       documentation and/or other materials provided with the distribution.
 *     * Neither the name of Freescale Semiconductor nor the
 *       names of its contributors may be used to endorse or promote products
 *       derived from this software without specific prior written permission.
 *
 *
 * ALTERNATIVELY, this software may be distributed under the terms of the
 * GNU General Public License ("GPL") as published by the Free Software
 * Foundation, either version 2 of that License or (at your option) any
 * later version.
 *
 * This software is provided by Freescale Semiconductor "as is" and any
 * express or implied warranties, including, but not limited to, the implied
 * warranties of merchantability and fitness for a particular purpose are
 * disclaimed. In no event shall Freescale Semiconductor be liable for any
 * direct, indirect, incidental, special, exemplary, or consequential damages
 * (including, but not limited to, procurement of substitute goods or services;
 * loss of use, data, or profits; or business interruption) however caused and
 * on any theory of liability, whether in contract, strict liability, or tort
 * (including negligence or otherwise) arising in any way out of the use of
 * this software, even if advised of the possibility of such damage.
 */
 
/dts-v1/;
 
/include/ "e6500_power_isa.dtsi"
 
/ {
   compatible = "fsl,B4420";
   #address-cells = <2>;
   #size-cells = <2>;
   interrupt-parent = <&mpic>;
 
   aliases {
       ccsr = &soc;
       dcsr = &dcsr;
 
       serial0 = &serial0;
       serial1 = &serial1;
       serial2 = &serial2;
       serial3 = &serial3;
       pci0 = &pci0;
       usb0 = &usb0;
       dma0 = &dma0;
       dma1 = &dma1;
       sdhc = &sdhc;
 
       fman0 = &fman0;
       ethernet0 = &enet0;
       ethernet1 = &enet1;
       ethernet2 = &enet2;
       ethernet3 = &enet3;
   };
 
   cpus {
       #address-cells = <1>;
       #size-cells = <0>;
 
       cpu0: PowerPC,e6500@0 {
           device_type = "cpu";
           reg = <0 1>;
           clocks = <&mux0>;
           next-level-cache = <&L2_1>;
           fsl,portid-mapping = <0x80000000>;
       };
       cpu1: PowerPC,e6500@2 {
           device_type = "cpu";
           reg = <2 3>;
           clocks = <&mux0>;
           next-level-cache = <&L2_1>;
           fsl,portid-mapping = <0x80000000>;
       };
   };
};