hc
2023-12-11 6778948f9de86c3cfaf36725a7c87dcff9ba247f
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
// SPDX-License-Identifier: GPL-2.0-or-later
/*
 * serdes-core.c  --  Device access for different serdes chips
 *
 * Copyright (c) 2023-2028 Rockchip Electronics Co. Ltd.
 *
 * Author: luowei <lw@rock-chips.com>
 */
 
#include "core.h"
 
static const struct mfd_cell serdes_bu18tl82_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "rohm,bu18tl82-pinctrl",
   },
   {
       .name = "serdes-bridge",
       .of_compatible = "rohm,bu18tl82-bridge",
   },
};
 
static const struct mfd_cell serdes_bu18rl82_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "rohm,bu18rl82-pinctrl",
   },
   {
       .name = "serdes-bridge",
       .of_compatible = "rohm,bu18rl82-bridge",
   },
};
 
static const struct mfd_cell serdes_max96745_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "maxim,max96745-pinctrl",
   },
   {
       .name = "serdes-bridge",
       .of_compatible = "maxim,max96745-bridge",
   },
};
 
static const struct mfd_cell serdes_max96755_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "maxim,max96755-pinctrl",
   },
   {
       .name = "serdes-bridge",
       .of_compatible = "maxim,max96755-bridge",
   },
};
 
static const struct mfd_cell serdes_max96789_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "maxim,max96789-pinctrl",
   },
   {
       .name = "serdes-bridge",
       .of_compatible = "maxim,max96789-bridge",
   },
};
 
static const struct mfd_cell serdes_max96752_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "maxim,max96752-pinctrl",
   },
   {
       .name = "serdes-panel",
       .of_compatible = "maxim,max96752-panel",
   },
};
 
static const struct mfd_cell serdes_max96772_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "maxim,max96772-pinctrl",
   },
   {
       .name = "serdes-panel",
       .of_compatible = "maxim,max96772-panel",
   },
};
 
static const struct mfd_cell serdes_rkx111_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "rockchip,rkx111-pinctrl",
   },
   {
       .name = "serdes-bridge",
       .of_compatible = "rockchip,rkx111-bridge",
   },
};
 
static const struct mfd_cell serdes_rkx121_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "rockchip,rkx121-pinctrl",
   },
   {
       .name = "serdes-bridge",
       .of_compatible = "rockchip,rkx121-bridge",
   },
};
 
static const struct mfd_cell serdes_nca9539_devs[] = {
   {
       .name = "serdes-pinctrl",
       .of_compatible = "novo,nca9539-pinctrl",
   },
};
 
/**
 * serdes_reg_read: Read a single serdes register.
 *
 * @serdes: Device to read from.
 * @reg: Register to read.
 * @val: Data from register.
 */
int serdes_reg_read(struct serdes *serdes, unsigned int reg, unsigned int *val)
{
   int ret;
 
   ret = regmap_read(serdes->regmap, reg, val);
   SERDES_DBG_I2C("%s %s Read Reg%04x %04x\n", __func__,
              serdes->chip_data->name, reg, *val);
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_reg_read);
 
/**
 * serdes_bulk_read: Read multiple serdes registers
 *
 * @serdes: Device to read from
 * @reg: First register
 * @count: Number of registers
 * @buf: Buffer to fill.
 */
int serdes_bulk_read(struct serdes *serdes, unsigned int reg,
            int count, u16 *buf)
{
   int i = 0, ret = 0;
 
   ret = regmap_bulk_read(serdes->regmap, reg, buf, count);
   for (i = 0; i < count; i++) {
       SERDES_DBG_I2C("%s %s %s Read Reg%04x %04x\n", __func__, dev_name(serdes->dev),
                  serdes->chip_data->name, reg + i, buf[i]);
   }
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_bulk_read);
 
int serdes_bulk_write(struct serdes *serdes, unsigned int reg,
             int count, void *src)
{
   u16 *buf = src;
   int i, ret;
 
   WARN_ON(count <= 0);
 
   mutex_lock(&serdes->io_lock);
   for (i = 0; i < count; i++) {
       SERDES_DBG_I2C("%s %s %s Write Reg%04x %04x\n", __func__, dev_name(serdes->dev),
                  serdes->chip_data->name, reg, buf[i]);
       ret = regmap_write(serdes->regmap, reg, buf[i]);
       if (ret != 0) {
           mutex_unlock(&serdes->io_lock);
           return ret;
       }
   }
   mutex_unlock(&serdes->io_lock);
   return 0;
}
EXPORT_SYMBOL_GPL(serdes_bulk_write);
 
/**
 * serdes_multi_reg_write: Write many serdes register.
 *
 * @serdes: Device to write to.
 * @regs: Registers to write to.
 * @num_regs: Number of registers to write.
 */
int serdes_multi_reg_write(struct serdes *serdes, const struct reg_sequence *regs,
              int num_regs)
{
   int i, ret;
 
   SERDES_DBG_I2C("%s %s %s num=%d\n", __func__, dev_name(serdes->dev),
              serdes->chip_data->name, num_regs);
   for (i = 0; i < num_regs; i++) {
       SERDES_DBG_I2C("serdes %s Write Reg%04x %04x\n",
                  serdes->chip_data->name, regs[i].reg, regs[i].def);
   }
 
   ret = regmap_multi_reg_write(serdes->regmap, regs, num_regs);
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_multi_reg_write);
 
/**
 * serdes_reg_write: Write a single serdes register.
 *
 * @serdes: Device to write to.
 * @reg: Register to write to.
 * @val: Value to write.
 */
int serdes_reg_write(struct serdes *serdes, unsigned int reg,
            unsigned int val)
{
   int ret;
 
   SERDES_DBG_I2C("%s %s %s Write Reg%04x %04x)\n", __func__, dev_name(serdes->dev),
              serdes->chip_data->name, reg, val);
   ret = regmap_write(serdes->regmap, reg, val);
   if (ret != 0)
       return ret;
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_reg_write);
 
/**
 * serdes_set_bits: Set the value of a bitfield in a serdes register
 *
 * @serdes: Device to write to.
 * @reg: Register to write to.
 * @mask: Mask of bits to set.
 * @val: Value to set (unshifted)
 */
int serdes_set_bits(struct serdes *serdes, unsigned int reg,
           unsigned int mask, unsigned int val)
{
   int ret;
 
   SERDES_DBG_I2C("%s %s %s Write Reg%04x %04x) mask=%04x\n", __func__,
              dev_name(serdes->dev), serdes->chip_data->name, reg, val, mask);
   ret = regmap_update_bits(serdes->regmap, reg, mask, val);
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_set_bits);
 
/*
 * Instantiate the generic non-control parts of the device.
 */
int serdes_device_init(struct serdes *serdes)
{
   struct serdes_chip_data *chip_data = serdes->chip_data;
   int ret = 0;
   const struct mfd_cell *serdes_devs = NULL;
   int mfd_num = 0;
 
   switch (chip_data->serdes_id) {
   case ROHM_ID_BU18TL82:
       serdes_devs = serdes_bu18tl82_devs;
       mfd_num = ARRAY_SIZE(serdes_bu18tl82_devs);
       break;
   case ROHM_ID_BU18RL82:
       serdes_devs = serdes_bu18rl82_devs;
       mfd_num = ARRAY_SIZE(serdes_bu18rl82_devs);
       break;
   case MAXIM_ID_MAX96745:
       serdes_devs = serdes_max96745_devs;
       mfd_num = ARRAY_SIZE(serdes_max96745_devs);
       break;
   case MAXIM_ID_MAX96752:
       serdes_devs = serdes_max96752_devs;
       mfd_num = ARRAY_SIZE(serdes_max96752_devs);
       break;
   case MAXIM_ID_MAX96755:
       serdes_devs = serdes_max96755_devs;
       mfd_num = ARRAY_SIZE(serdes_max96755_devs);
       break;
   case MAXIM_ID_MAX96772:
       serdes_devs = serdes_max96772_devs;
       mfd_num = ARRAY_SIZE(serdes_max96772_devs);
       break;
   case MAXIM_ID_MAX96789:
       serdes_devs = serdes_max96789_devs;
       mfd_num = ARRAY_SIZE(serdes_max96789_devs);
       break;
   case ROCKCHIP_ID_RKX111:
       serdes_devs = serdes_rkx111_devs;
       mfd_num = ARRAY_SIZE(serdes_rkx111_devs);
       break;
   case ROCKCHIP_ID_RKX121:
       serdes_devs = serdes_rkx121_devs;
       mfd_num = ARRAY_SIZE(serdes_rkx121_devs);
       break;
   case NOVO_ID_NCA9539:
       serdes_devs = serdes_nca9539_devs;
       mfd_num = ARRAY_SIZE(serdes_nca9539_devs);
       break;
   default:
       dev_info(serdes->dev, "%s: unknown device\n", __func__);
       break;
   }
 
   ret = devm_mfd_add_devices(serdes->dev, PLATFORM_DEVID_AUTO, serdes_devs,
                  mfd_num, NULL, 0, NULL);
   if (ret != 0) {
       dev_err(serdes->dev, "Failed to add serdes children\n");
       return ret;
   }
 
   return 0;
}
EXPORT_SYMBOL_GPL(serdes_device_init);
 
int serdes_set_pinctrl_default(struct serdes *serdes)
{
   int ret = 0;
 
   if ((!IS_ERR(serdes->pinctrl_node)) && (!IS_ERR(serdes->pins_default))) {
       ret = pinctrl_select_state(serdes->pinctrl_node, serdes->pins_default);
       if (ret)
           dev_err(serdes->dev, "could not set default pins\n");
       SERDES_DBG_MFD("%s: name=%s\n", __func__, dev_name(serdes->dev));
   }
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_set_pinctrl_default);
 
int serdes_set_pinctrl_sleep(struct serdes *serdes)
{
   int ret = 0;
 
   if ((!IS_ERR(serdes->pinctrl_node)) && (!IS_ERR(serdes->pins_sleep))) {
       ret = pinctrl_select_state(serdes->pinctrl_node, serdes->pins_sleep);
       if (ret)
           dev_err(serdes->dev, "could not set sleep pins\n");
       SERDES_DBG_MFD("%s: name=%s\n", __func__, dev_name(serdes->dev));
   }
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_set_pinctrl_sleep);
 
int serdes_device_suspend(struct serdes *serdes)
{
   int ret = 0;
 
   if (!IS_ERR(serdes->vpower)) {
       ret = regulator_disable(serdes->vpower);
       if (ret) {
           dev_err(serdes->dev, "fail to disable vpower regulator\n");
           return ret;
       }
   }
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_device_suspend);
 
int serdes_device_resume(struct serdes *serdes)
{
   int ret = 0;
 
   if (!IS_ERR(serdes->vpower)) {
       ret = regulator_enable(serdes->vpower);
       if (ret) {
           dev_err(serdes->dev, "fail to enable vpower regulator\n");
           return ret;
       }
   }
 
   return ret;
}
EXPORT_SYMBOL_GPL(serdes_device_resume);
 
void serdes_device_shutdown(struct serdes *serdes)
{
   int ret = 0;
 
   if ((!IS_ERR(serdes->pinctrl_node)) && (!IS_ERR(serdes->pins_sleep))) {
       ret = pinctrl_select_state(serdes->pinctrl_node, serdes->pins_sleep);
       if (ret)
           dev_err(serdes->dev, "could not set sleep pins\n");
   }
}
EXPORT_SYMBOL_GPL(serdes_device_shutdown);
 
MODULE_LICENSE("GPL");