hc
2023-03-21 4b55d97acc464242bcd6a8ae77b8ff37c22dec58
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
// SPDX-License-Identifier: GPL-2.0
/*
 * Copyright (c) 2017 Rockchip Electronics Co. Ltd.
 *
 * Author: Wyon Bi <bivvy.bi@rock-chips.com>
 */
 
#include "rk618_dither.h"
 
#define RK618_FRC_REG            0x0054
#define FRC_DEN_INV            HIWORD_UPDATE(1, 6, 6)
#define FRC_SYNC_INV            HIWORD_UPDATE(1, 5, 5)
#define FRC_DCLK_INV            HIWORD_UPDATE(1, 4, 4)
#define FRC_OUT_ZERO            HIWORD_UPDATE(1, 3, 3)
#define FRC_OUT_MODE_RGB666        HIWORD_UPDATE(1, 2, 2)
#define FRC_OUT_MODE_RGB888        HIWORD_UPDATE(0, 2, 2)
#define FRC_DITHER_MODE_HI_FRC        HIWORD_UPDATE(1, 1, 1)
#define FRC_DITHER_MODE_FRC        HIWORD_UPDATE(0, 1, 1)
#define FRC_DITHER_ENABLE        HIWORD_UPDATE(1, 0, 0)
#define FRC_DITHER_DISABLE        HIWORD_UPDATE(0, 0, 0)
 
void rk618_frc_dither_init(struct rk618 *rk618, u32 bus_format)
{
   u32 val;
 
   switch (bus_format) {
   case MEDIA_BUS_FMT_RGB666_1X18:
   case MEDIA_BUS_FMT_RGB666_1X7X3_SPWG:
       val = FRC_OUT_MODE_RGB666 | FRC_DITHER_DISABLE;
       break;
   case MEDIA_BUS_FMT_RGB666_1X24_CPADHI:
   case MEDIA_BUS_FMT_RGB666_1X7X3_JEIDA:
       val = FRC_OUT_MODE_RGB888 | FRC_DITHER_ENABLE;
       break;
   case MEDIA_BUS_FMT_RGB888_1X24:
   case MEDIA_BUS_FMT_RGB888_1X7X4_JEIDA:
   case MEDIA_BUS_FMT_RGB888_1X7X4_SPWG:
   default:
       val = FRC_OUT_MODE_RGB888 | FRC_DITHER_DISABLE;
       break;
   }
 
   regmap_write(rk618->regmap, RK618_FRC_REG, val);
}
EXPORT_SYMBOL_GPL(rk618_frc_dither_init);
 
void rk618_frc_dclk_invert(struct rk618 *rk618)
{
   regmap_write(rk618->regmap, RK618_FRC_REG, FRC_DCLK_INV);
}
EXPORT_SYMBOL_GPL(rk618_frc_dclk_invert);