hc
2024-05-10 37f49e37ab4cb5d0bc4c60eb5c6d4dd57db767bb
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
/*
 * sh7724 MMCIF loader
 *
 * Copyright (C) 2010 Magnus Damm
 *
 * This file is subject to the terms and conditions of the GNU General Public
 * License.  See the file "COPYING" in the main directory of this archive
 * for more details.
 */
 
#include <linux/mmc/sh_mmcif.h>
#include <mach/romimage.h>
 
#define MMCIF_BASE      (void __iomem *)0xa4ca0000
 
#define MSTPCR2        0xa4150038
#define PTWCR        0xa4050146
#define PTXCR        0xa4050148
#define PSELA        0xa405014e
#define PSELE        0xa4050156
#define HIZCRC        0xa405015c
#define DRVCRA        0xa405018a
 
enum {
   MMCIF_PROGRESS_ENTER,
   MMCIF_PROGRESS_INIT,
   MMCIF_PROGRESS_LOAD,
   MMCIF_PROGRESS_DONE
};
 
/* SH7724 specific MMCIF loader
 *
 * loads the romImage from an MMC card starting from block 512
 * use the following line to write the romImage to an MMC card
 * # dd if=arch/sh/boot/romImage of=/dev/sdx bs=512 seek=512
 */
asmlinkage void mmcif_loader(unsigned char *buf, unsigned long no_bytes)
{
   mmcif_update_progress(MMCIF_PROGRESS_ENTER);
 
   /* enable clock to the MMCIF hardware block */
   __raw_writel(__raw_readl(MSTPCR2) & ~0x20000000, MSTPCR2);
 
   /* setup pins D7-D0 */
   __raw_writew(0x0000, PTWCR);
 
   /* setup pins MMC_CLK, MMC_CMD */
   __raw_writew(__raw_readw(PTXCR) & ~0x000f, PTXCR);
 
   /* select D3-D0 pin function */
   __raw_writew(__raw_readw(PSELA) & ~0x2000, PSELA);
 
   /* select D7-D4 pin function */
   __raw_writew(__raw_readw(PSELE) & ~0x3000, PSELE);
 
   /* disable Hi-Z for the MMC pins */
   __raw_writew(__raw_readw(HIZCRC) & ~0x0620, HIZCRC);
 
   /* high drive capability for MMC pins */
   __raw_writew(__raw_readw(DRVCRA) | 0x3000, DRVCRA);
 
   mmcif_update_progress(MMCIF_PROGRESS_INIT);
 
   /* setup MMCIF hardware */
   sh_mmcif_boot_init(MMCIF_BASE);
 
   mmcif_update_progress(MMCIF_PROGRESS_LOAD);
 
   /* load kernel via MMCIF interface */
   sh_mmcif_boot_do_read(MMCIF_BASE, 512,
                         (no_bytes + SH_MMCIF_BBS - 1) / SH_MMCIF_BBS,
                 buf);
 
   /* disable clock to the MMCIF hardware block */
   __raw_writel(__raw_readl(MSTPCR2) | 0x20000000, MSTPCR2);
 
   mmcif_update_progress(MMCIF_PROGRESS_DONE);
}