hc
2023-11-06 36f0949ef9854b82a9a3154d970da4e3b8d12a61
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
/*
 * Copyright 2011 Freescale Semiconductor, Inc.
 * Copyright 2011 Linaro Ltd.
 *
 * The code contained herein is licensed under the GNU General Public
 * License. You may obtain a copy of the GNU General Public License
 * Version 2 or later at the following locations:
 *
 * http://www.opensource.org/licenses/gpl-license.html
 * http://www.gnu.org/copyleft/gpl.html
 */
 
#include <linux/errno.h>
#include <linux/jiffies.h>
#include <asm/cp15.h>
#include <asm/proc-fns.h>
 
#include "common.h"
 
static inline void cpu_enter_lowpower(void)
{
   unsigned int v;
 
   asm volatile(
       "mcr    p15, 0, %1, c7, c5, 0\n"
   "    mcr    p15, 0, %1, c7, c10, 4\n"
   /*
    * Turn off coherency
    */
   "    mrc    p15, 0, %0, c1, c0, 1\n"
   "    bic    %0, %0, %3\n"
   "    mcr    p15, 0, %0, c1, c0, 1\n"
   "    mrc    p15, 0, %0, c1, c0, 0\n"
   "    bic    %0, %0, %2\n"
   "    mcr    p15, 0, %0, c1, c0, 0\n"
     : "=&r" (v)
     : "r" (0), "Ir" (CR_C), "Ir" (0x40)
     : "cc");
}
 
/*
 * platform-specific code to shutdown a CPU
 *
 * Called with IRQs disabled
 */
void imx_cpu_die(unsigned int cpu)
{
   cpu_enter_lowpower();
   /*
    * We use the cpu jumping argument register to sync with
    * imx_cpu_kill() which is running on cpu0 and waiting for
    * the register being cleared to kill the cpu.
    */
   imx_set_cpu_arg(cpu, ~0);
 
   while (1)
       cpu_do_idle();
}
 
int imx_cpu_kill(unsigned int cpu)
{
   unsigned long timeout = jiffies + msecs_to_jiffies(50);
 
   while (imx_get_cpu_arg(cpu) == 0)
       if (time_after(jiffies, timeout))
           return 0;
   imx_enable_cpu(cpu, false);
   imx_set_cpu_arg(cpu, 0);
   return 1;
}