hc
2023-11-06 36f0949ef9854b82a9a3154d970da4e3b8d12a61
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
/*
 * MX25 CPU type detection
 *
 * Copyright (c) 2009 Daniel Mack <daniel@caiaq.de>
 * Copyright (C) 2011 Freescale Semiconductor, Inc. All Rights Reserved
 *
 * This program is free software; you can redistribute it and/or modify
 * it under the terms of the GNU General Public License as published by
 * the Free Software Foundation; either version 2 of the License, or
 * (at your option) any later version.
 */
#include <linux/module.h>
#include <linux/io.h>
#include <linux/of.h>
#include <linux/of_address.h>
 
#include "iim.h"
#include "hardware.h"
 
static int mx25_cpu_rev = -1;
 
static int mx25_read_cpu_rev(void)
{
   u32 rev;
   void __iomem *iim_base;
   struct device_node *np;
 
   np = of_find_compatible_node(NULL, NULL, "fsl,imx25-iim");
   iim_base = of_iomap(np, 0);
   BUG_ON(!iim_base);
   rev = readl(iim_base + MXC_IIMSREV);
   iounmap(iim_base);
 
   switch (rev) {
   case 0x00:
       return IMX_CHIP_REVISION_1_0;
   case 0x01:
       return IMX_CHIP_REVISION_1_1;
   default:
       return IMX_CHIP_REVISION_UNKNOWN;
   }
}
 
int mx25_revision(void)
{
   if (mx25_cpu_rev == -1)
       mx25_cpu_rev = mx25_read_cpu_rev();
 
   return mx25_cpu_rev;
}
EXPORT_SYMBOL(mx25_revision);