hc
2024-01-03 2f7c68cb55ecb7331f2381deb497c27155f32faf
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
// SPDX-License-Identifier: MIT
/*
 * Copyright © 2019 Intel Corporation
 */
 
#include "intel_memory_region.h"
#include "gem/i915_gem_region.h"
#include "gem/i915_gem_lmem.h"
#include "i915_drv.h"
 
const struct drm_i915_gem_object_ops i915_gem_lmem_obj_ops = {
   .name = "i915_gem_object_lmem",
   .flags = I915_GEM_OBJECT_HAS_IOMEM,
 
   .get_pages = i915_gem_object_get_pages_buddy,
   .put_pages = i915_gem_object_put_pages_buddy,
   .release = i915_gem_object_release_memory_region,
};
 
bool i915_gem_object_is_lmem(struct drm_i915_gem_object *obj)
{
   return obj->ops == &i915_gem_lmem_obj_ops;
}
 
struct drm_i915_gem_object *
i915_gem_object_create_lmem(struct drm_i915_private *i915,
               resource_size_t size,
               unsigned int flags)
{
   return i915_gem_object_create_region(i915->mm.regions[INTEL_REGION_LMEM],
                        size, flags);
}
 
struct drm_i915_gem_object *
__i915_gem_lmem_object_create(struct intel_memory_region *mem,
                 resource_size_t size,
                 unsigned int flags)
{
   static struct lock_class_key lock_class;
   struct drm_i915_private *i915 = mem->i915;
   struct drm_i915_gem_object *obj;
 
   obj = i915_gem_object_alloc();
   if (!obj)
       return ERR_PTR(-ENOMEM);
 
   drm_gem_private_object_init(&i915->drm, &obj->base, size);
   i915_gem_object_init(obj, &i915_gem_lmem_obj_ops, &lock_class);
 
   obj->read_domains = I915_GEM_DOMAIN_WC | I915_GEM_DOMAIN_GTT;
 
   i915_gem_object_set_cache_coherency(obj, I915_CACHE_NONE);
 
   i915_gem_object_init_memory_region(obj, mem, flags);
 
   return obj;
}