hc
2023-12-11 1f93a7dfd1f8d5ff7a5c53246c7534fe2332d6f4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
/* SPDX-License-Identifier: GPL-2.0
 *
 * include/asm-sh/dreamcast/dma.h
 *
 * Copyright (C) 2003 Paul Mundt
 */
#ifndef __ASM_SH_DREAMCAST_DMA_H
#define __ASM_SH_DREAMCAST_DMA_H
 
/* Number of DMA channels */
#define G2_NR_DMA_CHANNELS    4
 
/* Channels for cascading */
#define PVR2_CASCADE_CHAN    2
#define G2_CASCADE_CHAN        3
 
/* PVR2 DMA Registers */
#define PVR2_DMA_BASE        0xa05f6800
#define PVR2_DMA_ADDR        (PVR2_DMA_BASE + 0)
#define PVR2_DMA_COUNT        (PVR2_DMA_BASE + 4)
#define PVR2_DMA_MODE        (PVR2_DMA_BASE + 8)
#define PVR2_DMA_LMMODE0    (PVR2_DMA_BASE + 132)
#define PVR2_DMA_LMMODE1    (PVR2_DMA_BASE + 136)
 
/* G2 DMA Register */
#define G2_DMA_BASE        0xa05f7800
 
#endif /* __ASM_SH_DREAMCAST_DMA_H */