hc
2023-11-06 15ade055295d13f95d49e3d99b09f3bbfb4a43e7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
/*
 * Configuation settings for the bonito board
 *
 * Copyright (C) 2012 Renesas Solutions Corp.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#ifndef __ARMADILLO_800EVA_H
#define __ARMADILLO_800EVA_H
 
#undef DEBUG
#define CONFIG_R8A7740
#define CONFIG_ARCH_RMOBILE_BOARD_STRING "Armadillo-800EVA Board\n"
#define CONFIG_SH_GPIO_PFC
 
#include <asm/arch/rmobile.h>
 
#define BOARD_LATE_INIT
 
#undef    CONFIG_SHOW_BOOT_PROGRESS
 
#define CONFIG_ARCH_CPU_INIT
#define CONFIG_TMU_TIMER
#define CONFIG_SYS_DCACHE_OFF
 
/* STACK */
#define CONFIG_SYS_INIT_SP_ADDR        0xE8083000
#define STACK_AREA_SIZE                0xC000
#define LOW_LEVEL_MERAM_STACK    \
       (CONFIG_SYS_INIT_SP_ADDR + STACK_AREA_SIZE - 4)
 
/* MEMORY */
#define ARMADILLO_800EVA_SDRAM_BASE    0x40000000
#define ARMADILLO_800EVA_SDRAM_SIZE    (512 * 1024 * 1024)
 
#define CONFIG_SYS_LONGHELP
#define CONFIG_SYS_PBSIZE        256
#define CONFIG_SYS_BAUDRATE_TABLE    { 115200 }
 
/* SCIF */
#define CONFIG_CONS_SCIF1
#define SCIF0_BASE        0xe6c40000
#define SCIF1_BASE        0xe6c50000
#define SCIF2_BASE        0xe6c60000
#define SCIF4_BASE        0xe6c80000
#define    CONFIG_SCIF_A
 
#define CONFIG_SYS_MEMTEST_START    (ARMADILLO_800EVA_SDRAM_BASE)
#define CONFIG_SYS_MEMTEST_END        (CONFIG_SYS_MEMTEST_START + \
                    504 * 1024 * 1024)
#undef    CONFIG_SYS_ALT_MEMTEST
#undef    CONFIG_SYS_MEMTEST_SCRATCH
#undef    CONFIG_SYS_LOADS_BAUD_CHANGE
 
#define CONFIG_SYS_SDRAM_BASE        (ARMADILLO_800EVA_SDRAM_BASE)
#define CONFIG_SYS_SDRAM_SIZE        (ARMADILLO_800EVA_SDRAM_SIZE)
#define CONFIG_SYS_LOAD_ADDR        (CONFIG_SYS_SDRAM_BASE + \
                    64 * 1024 * 1024)
#define CONFIG_NR_DRAM_BANKS        1
 
#define CONFIG_SYS_MONITOR_BASE        0x00000000
#define CONFIG_SYS_MONITOR_LEN        (256 * 1024)
#define CONFIG_SYS_MALLOC_LEN        (1 * 1024 * 1024)
#define CONFIG_SYS_BOOTMAPSZ        (8 * 1024 * 1024)
#define CONFIG_SYS_TEXT_BASE    0xE80C0000
 
/* FLASH */
#define CONFIG_SYS_FLASH_CFI
#define CONFIG_SYS_FLASH_CFI_WIDTH    FLASH_CFI_16BIT
#define CONFIG_SYS_FLASH_BASE        0x00000000
#define CONFIG_SYS_MAX_FLASH_SECT    512
#define CONFIG_SYS_MAX_FLASH_BANKS    1
#define CONFIG_SYS_FLASH_BANKS_LIST    { (CONFIG_SYS_FLASH_BASE) }
 
#define CONFIG_SYS_FLASH_ERASE_TOUT    3000
#define CONFIG_SYS_FLASH_WRITE_TOUT    3000
#define CONFIG_SYS_FLASH_LOCK_TOUT    3000
#define CONFIG_SYS_FLASH_UNLOCK_TOUT    3000
 
/* ENV setting */
#define CONFIG_ENV_OVERWRITE    1
#define CONFIG_ENV_SECT_SIZE    (128 * 1024)
#define CONFIG_ENV_ADDR        (CONFIG_SYS_FLASH_BASE + \
                CONFIG_SYS_MONITOR_LEN)
#define CONFIG_ENV_OFFSET    (CONFIG_ENV_ADDR)
#define CONFIG_ENV_SIZE        (CONFIG_ENV_SECT_SIZE)
#define CONFIG_ENV_SIZE_REDUND    (CONFIG_ENV_SECT_SIZE)
 
/* SH Ether */
#define CONFIG_SH_ETHER
#define CONFIG_SH_ETHER_USE_PORT    0
#define CONFIG_SH_ETHER_PHY_ADDR    0x0
#define CONFIG_SH_ETHER_BASE_ADDR    0xe9a00000
#define CONFIG_SH_ETHER_SH7734_MII    (0x01)
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_MII
#define CONFIG_PHY_SMSC
#define CONFIG_BITBANGMII
#define CONFIG_BITBANGMII_MULTI
 
/* Board Clock */
#define CONFIG_SYS_CLK_FREQ    50000000
#define CONFIG_SH_TMU_CLK_FREQ CONFIG_SYS_CLK_FREQ
#define CONFIG_SH_SCIF_CLK_FREQ CONFIG_SYS_CLK_FREQ
#define CONFIG_SYS_TMU_CLK_DIV    4
 
#endif    /* __ARMADILLO_800EVA_H */