hc
2023-11-06 15ade055295d13f95d49e3d99b09f3bbfb4a43e7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
/*
 * UFS Host driver for Synopsys Designware Core
 *
 * Copyright (C) 2015-2016 Synopsys, Inc. (www.synopsys.com)
 *
 * Authors: Joao Pinto <jpinto@synopsys.com>
 *
 * This program is free software; you can redistribute it and/or modify
 * it under the terms of the GNU General Public License version 2 as
 * published by the Free Software Foundation.
 */
 
#ifndef _UFSHCI_DWC_H
#define _UFSHCI_DWC_H
 
/* DWC HC UFSHCI specific Registers */
enum dwc_specific_registers {
   DWC_UFS_REG_HCLKDIV    = 0xFC,
};
 
/* Clock Divider Values: Hex equivalent of frequency in MHz */
enum clk_div_values {
   DWC_UFS_REG_HCLKDIV_DIV_62_5    = 0x3e,
   DWC_UFS_REG_HCLKDIV_DIV_125    = 0x7d,
   DWC_UFS_REG_HCLKDIV_DIV_200    = 0xc8,
};
 
/* Selector Index */
enum selector_index {
   SELIND_LN0_TX        = 0x00,
   SELIND_LN1_TX        = 0x01,
   SELIND_LN0_RX        = 0x04,
   SELIND_LN1_RX        = 0x05,
};
 
#endif /* End of Header */