hc
2024-05-10 10ebd8556b7990499c896a550e3d416b444211e6
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
/* SPDX-License-Identifier: GPL-2.0-or-later */
/*
 * Copyright (C) 2002 Broadcom Corporation
 */
#ifndef __ASM_SIBYTE_CARMEL_H
#define __ASM_SIBYTE_CARMEL_H
 
#include <asm/sibyte/sb1250.h>
#include <asm/sibyte/sb1250_int.h>
 
#define SIBYTE_BOARD_NAME "Carmel"
 
#define GPIO_PHY_INTERRUPT    2
#define GPIO_NONMASKABLE_INT    3
#define GPIO_CF_INSERTED    6
#define GPIO_MONTEREY_RESET    7
#define GPIO_QUADUART_INT    8
#define GPIO_CF_INT        9
#define GPIO_FPGA_CCLK        10
#define GPIO_FPGA_DOUT        11
#define GPIO_FPGA_DIN        12
#define GPIO_FPGA_PGM        13
#define GPIO_FPGA_DONE        14
#define GPIO_FPGA_INIT        15
 
#define LEDS_CS            2
#define LEDS_PHYS        0x100C0000
#define MLEDS_CS        3
#define MLEDS_PHYS        0x100A0000
#define UART_CS            4
#define UART_PHYS        0x100D0000
#define ARAVALI_CS        5
#define ARAVALI_PHYS        0x11000000
#define IDE_CS            6
#define IDE_PHYS        0x100B0000
#define ARAVALI2_CS        7
#define ARAVALI2_PHYS        0x100E0000
 
#if defined(CONFIG_SIBYTE_CARMEL)
#define K_GPIO_GB_IDE    9
#define K_INT_GB_IDE    (K_INT_GPIO_0 + K_GPIO_GB_IDE)
#endif
 
 
#endif /* __ASM_SIBYTE_CARMEL_H */