hc
2024-01-05 071106ecf68c401173c58808b1cf5f68cc50d390
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
/*
 * Copyright 2015 Freescale Semiconductor, Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#ifndef __LS2_QDS_QIXIS_H__
#define __LS2_QDS_QIXIS_H__
 
/* SYSCLK */
#define QIXIS_SYSCLK_66            0x0
#define QIXIS_SYSCLK_83            0x1
#define QIXIS_SYSCLK_100        0x2
#define QIXIS_SYSCLK_125        0x3
#define QIXIS_SYSCLK_133        0x4
#define QIXIS_SYSCLK_150        0x5
#define QIXIS_SYSCLK_160        0x6
#define QIXIS_SYSCLK_166        0x7
 
/* DDRCLK */
#define QIXIS_DDRCLK_66            0x0
#define QIXIS_DDRCLK_100        0x1
#define QIXIS_DDRCLK_125        0x2
#define QIXIS_DDRCLK_133        0x3
 
#define BRDCFG4_EMISEL_MASK        0xE0
#define BRDCFG4_EMISEL_SHIFT        5
#define BRDCFG9_SFPTX_MASK        0x10
#define BRDCFG9_SFPTX_SHIFT        4
#endif /*__LS2_QDS_QIXIS_H__*/