hc
2024-10-09 05e59e5fb0064c97a1c10921ecd549f2d4a58565
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
/*
 * Copyright 2009 Freescale Semiconductor, Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <asm/processor.h>
#include <asm/global_data.h>
#include <fsl_ifc.h>
#include <asm/io.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
ulong cpu_init_f(void)
{
#ifdef CONFIG_SYS_INIT_L2_ADDR
   ccsr_l2cache_t *l2cache = (void *)CONFIG_SYS_MPC85xx_L2_ADDR;
 
   out_be32(&l2cache->l2srbar0, CONFIG_SYS_INIT_L2_ADDR);
 
   /* set MBECCDIS=1, SBECCDIS=1 */
   out_be32(&l2cache->l2errdis,
       (MPC85xx_L2ERRDIS_MBECC | MPC85xx_L2ERRDIS_SBECC));
 
   /* set L2E=1 & L2SRAM=001 */
   out_be32(&l2cache->l2ctl,
       (MPC85xx_L2CTL_L2E | MPC85xx_L2CTL_L2SRAM_ENTIRE));
#endif
 
   return 0;
}
 
#ifndef CONFIG_SYS_FSL_TBCLK_DIV
#define CONFIG_SYS_FSL_TBCLK_DIV 8
#endif
 
void udelay(unsigned long usec)
{
   u32 ticks_per_usec = gd->bus_clk / (CONFIG_SYS_FSL_TBCLK_DIV * 1000000);
   u32 ticks = ticks_per_usec * usec;
   u32 s = mfspr(SPRN_TBRL);
 
   while ((mfspr(SPRN_TBRL) - s) < ticks);
}