hc
2023-12-08 01573e231f18eb2d99162747186f59511f56b64d
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
1701
1702
1703
1704
1705
1706
1707
1708
1709
1710
1711
1712
1713
1714
1715
1716
1717
1718
1719
1720
1721
1722
1723
1724
1725
1726
1727
1728
1729
1730
1731
1732
1733
1734
1735
1736
1737
1738
1739
1740
1741
1742
1743
1744
1745
1746
1747
1748
1749
1750
1751
1752
1753
1754
1755
1756
1757
1758
1759
1760
1761
1762
1763
1764
1765
1766
1767
1768
1769
1770
1771
1772
1773
1774
1775
1776
1777
1778
1779
1780
1781
1782
1783
1784
1785
1786
1787
1788
1789
1790
1791
1792
1793
1794
1795
1796
1797
1798
1799
1800
1801
1802
1803
1804
1805
1806
1807
1808
1809
1810
1811
1812
1813
1814
1815
1816
1817
1818
1819
1820
1821
1822
1823
1824
1825
1826
1827
1828
1829
1830
1831
1832
1833
1834
1835
1836
1837
1838
1839
1840
1841
1842
1843
1844
1845
1846
1847
1848
1849
1850
1851
1852
1853
1854
1855
1856
1857
1858
1859
1860
1861
1862
1863
1864
1865
1866
1867
1868
1869
1870
1871
1872
1873
1874
1875
1876
1877
1878
1879
1880
1881
1882
1883
1884
1885
1886
1887
1888
1889
1890
1891
1892
1893
1894
1895
1896
1897
1898
1899
1900
1901
1902
1903
1904
1905
1906
1907
1908
1909
1910
1911
1912
1913
1914
1915
1916
1917
1918
1919
1920
1921
1922
1923
1924
1925
1926
1927
1928
1929
1930
1931
1932
1933
1934
1935
1936
1937
1938
1939
1940
1941
1942
1943
1944
1945
1946
1947
1948
1949
1950
1951
1952
1953
1954
1955
1956
1957
1958
1959
1960
1961
1962
1963
1964
1965
1966
1967
1968
1969
1970
1971
1972
1973
1974
1975
1976
1977
1978
1979
1980
1981
1982
1983
1984
1985
1986
1987
1988
1989
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
2027
2028
2029
2030
2031
2032
2033
2034
2035
2036
2037
2038
2039
2040
2041
2042
2043
2044
2045
2046
2047
2048
2049
2050
2051
2052
2053
2054
2055
2056
2057
2058
2059
2060
2061
2062
2063
2064
2065
2066
2067
2068
2069
2070
2071
2072
2073
2074
2075
2076
2077
2078
2079
2080
2081
2082
2083
2084
2085
2086
2087
2088
2089
2090
2091
2092
2093
2094
2095
2096
2097
2098
2099
2100
2101
2102
2103
2104
2105
2106
2107
2108
2109
2110
2111
2112
2113
2114
2115
2116
2117
2118
2119
2120
2121
2122
2123
2124
2125
2126
2127
2128
2129
2130
2131
2132
2133
2134
2135
2136
2137
2138
2139
2140
2141
2142
2143
2144
2145
2146
2147
2148
2149
2150
2151
2152
2153
2154
2155
2156
2157
2158
2159
2160
2161
2162
2163
2164
2165
2166
2167
2168
2169
2170
2171
2172
2173
2174
2175
2176
2177
2178
2179
2180
2181
2182
2183
2184
2185
2186
2187
2188
2189
2190
2191
2192
2193
2194
2195
2196
2197
2198
2199
2200
2201
2202
2203
2204
2205
2206
2207
2208
2209
2210
2211
2212
2213
2214
2215
2216
2217
2218
2219
2220
2221
2222
2223
2224
2225
2226
2227
2228
2229
2230
2231
2232
2233
2234
2235
2236
2237
2238
2239
2240
2241
2242
2243
2244
2245
2246
2247
2248
2249
2250
2251
2252
2253
2254
2255
2256
2257
2258
2259
2260
2261
2262
2263
2264
2265
2266
2267
2268
2269
2270
2271
2272
2273
2274
2275
2276
2277
2278
2279
2280
2281
2282
2283
2284
2285
2286
2287
2288
2289
2290
2291
2292
2293
2294
2295
2296
2297
2298
2299
2300
2301
2302
2303
2304
2305
2306
2307
2308
2309
2310
2311
2312
2313
2314
2315
2316
2317
2318
2319
2320
2321
2322
2323
2324
2325
2326
2327
2328
2329
2330
2331
2332
2333
2334
2335
2336
2337
2338
2339
2340
2341
2342
2343
2344
2345
2346
2347
2348
2349
2350
2351
2352
2353
2354
2355
2356
2357
2358
2359
2360
2361
2362
2363
2364
2365
2366
2367
2368
2369
2370
2371
2372
2373
2374
2375
2376
2377
2378
2379
2380
2381
/* SPDX-License-Identifier: GPL-2.0+ */
 
#ifndef __AW_PID_2049_REG_H__
#define __AW_PID_2049_REG_H__
 
/* registers list */
#define AW_PID_2049_ID_REG                (0x00)
#define AW_PID_2049_SYSST_REG            (0x01)
#define AW_PID_2049_SYSINT_REG            (0x02)
#define AW_PID_2049_SYSINTM_REG            (0x03)
#define AW_PID_2049_SYSCTRL_REG            (0x04)
#define AW_PID_2049_SYSCTRL2_REG        (0x05)
#define AW_PID_2049_I2SCTRL_REG            (0x06)
#define AW_PID_2049_I2SCFG1_REG            (0x07)
#define AW_PID_2049_I2SCFG2_REG            (0x08)
#define AW_PID_2049_HAGCCFG1_REG        (0x09)
#define AW_PID_2049_HAGCCFG2_REG        (0x0A)
#define AW_PID_2049_HAGCCFG3_REG        (0x0B)
#define AW_PID_2049_HAGCCFG4_REG        (0x0C)
#define AW_PID_2049_HAGCCFG5_REG        (0x0D)
#define AW_PID_2049_HAGCCFG6_REG        (0x0E)
#define AW_PID_2049_HAGCCFG7_REG        (0x0F)
#define AW_PID_2049_MPDCFG_REG            (0x10)
#define AW_PID_2049_PWMCTRL_REG            (0x11)
#define AW_PID_2049_I2SCFG3_REG            (0x12)
#define AW_PID_2049_DBGCTRL_REG            (0x13)
#define AW_PID_2049_HAGCST_REG            (0x20)
#define AW_PID_2049_VBAT_REG            (0x21)
#define AW_PID_2049_TEMP_REG            (0x22)
#define AW_PID_2049_PVDD_REG            (0x23)
#define AW_PID_2049_ISNDAT_REG            (0x24)
#define AW_PID_2049_VSNDAT_REG            (0x25)
#define AW_PID_2049_I2SINT_REG            (0x26)
#define AW_PID_2049_I2SCAPCNT_REG        (0x27)
#define AW_PID_2049_ANASTA1_REG            (0x28)
#define AW_PID_2049_ANASTA2_REG            (0x29)
#define AW_PID_2049_ANASTA3_REG            (0x2A)
#define AW_PID_2049_ANASTA4_REG            (0x2B)
#define AW_PID_2049_TESTDET_REG            (0x2C)
#define AW_PID_2049_TESTIN_REG            (0x38)
#define AW_PID_2049_TESTOUT_REG            (0x39)
#define AW_PID_2049_DSPMADD_REG            (0x40)
#define AW_PID_2049_DSPMDAT_REG            (0x41)
#define AW_PID_2049_WDT_REG                (0x42)
#define AW_PID_2049_ACR1_REG            (0x43)
#define AW_PID_2049_ACR2_REG            (0x44)
#define AW_PID_2049_ASR1_REG            (0x45)
#define AW_PID_2049_ASR2_REG            (0x46)
#define AW_PID_2049_DSPCFG_REG            (0x47)
#define AW_PID_2049_ASR3_REG            (0x48)
#define AW_PID_2049_ASR4_REG            (0x49)
#define AW_PID_2049_VSNCTRL1_REG        (0x50)
#define AW_PID_2049_ISNCTRL1_REG        (0x51)
#define AW_PID_2049_PLLCTRL1_REG        (0x52)
#define AW_PID_2049_PLLCTRL2_REG        (0x53)
#define AW_PID_2049_PLLCTRL3_REG        (0x54)
#define AW_PID_2049_CDACTRL1_REG        (0x55)
#define AW_PID_2049_CDACTRL2_REG        (0x56)
#define AW_PID_2049_SADCCTRL1_REG        (0x57)
#define AW_PID_2049_SADCCTRL2_REG        (0x58)
#define AW_PID_2049_CPCTRL1_REG            (0x59)
#define AW_PID_2049_BSTCTRL1_REG        (0x60)
#define AW_PID_2049_BSTCTRL2_REG        (0x61)
#define AW_PID_2049_BSTCTRL3_REG        (0x62)
#define AW_PID_2049_BSTCTRL4_REG        (0x63)
#define AW_PID_2049_BSTCTRL5_REG        (0x64)
#define AW_PID_2049_BSTCTRL6_REG        (0x65)
#define AW_PID_2049_BSTCTRL7_REG        (0x66)
#define AW_PID_2049_DSMCFG1_REG            (0x67)
#define AW_PID_2049_DSMCFG2_REG            (0x68)
#define AW_PID_2049_DSMCFG3_REG            (0x69)
#define AW_PID_2049_DSMCFG4_REG            (0x6A)
#define AW_PID_2049_DSMCFG5_REG            (0x6B)
#define AW_PID_2049_DSMCFG6_REG            (0x6C)
#define AW_PID_2049_DSMCFG7_REG            (0x6D)
#define AW_PID_2049_DSMCFG8_REG            (0x6E)
#define AW_PID_2049_TESTCTRL1_REG        (0x70)
#define AW_PID_2049_TESTCTRL2_REG        (0x71)
#define AW_PID_2049_EFCTRL1_REG            (0x72)
#define AW_PID_2049_EFCTRL2_REG            (0x73)
#define AW_PID_2049_EFWH_REG            (0x74)
#define AW_PID_2049_EFWM2_REG            (0x75)
#define AW_PID_2049_EFWM1_REG            (0x76)
#define AW_PID_2049_EFWL_REG            (0x77)
#define AW_PID_2049_EFRH_REG            (0x78)
#define AW_PID_2049_EFRM2_REG            (0x79)
#define AW_PID_2049_EFRM1_REG            (0x7A)
#define AW_PID_2049_EFRL_REG            (0x7B)
#define AW_PID_2049_TM_REG                (0x7C)
 
/********************************************
 * Register Access
 *******************************************/
enum aw883xx_id {
   AW883XX_PID_2049 = 0x2049,
};
 
#define AW_PID_2049_REG_MAX                (0x7D)
 
#define REG_NONE_ACCESS                    (0)
#define REG_RD_ACCESS                    (1 << 0)
#define REG_WR_ACCESS                    (1 << 1)
 
static const unsigned char aw_pid_2049_reg_access[AW_PID_2049_REG_MAX] = {
   [AW_PID_2049_ID_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_SYSST_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_SYSINT_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_SYSINTM_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_SYSCTRL_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_SYSCTRL2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_I2SCTRL_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_I2SCFG1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_I2SCFG2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCCFG1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCCFG2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCCFG3_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCCFG4_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCCFG5_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCCFG6_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCCFG7_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_MPDCFG_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_PWMCTRL_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_I2SCFG3_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DBGCTRL_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_HAGCST_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_VBAT_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_TEMP_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_PVDD_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_ISNDAT_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_VSNDAT_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_I2SINT_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_I2SCAPCNT_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_ANASTA1_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_ANASTA2_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_ANASTA3_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_ANASTA4_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_TESTDET_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_TESTIN_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_TESTOUT_REG]    = (REG_RD_ACCESS),
   [AW_PID_2049_DSPMADD_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSPMDAT_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_WDT_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_ACR1_REG]        = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_ACR2_REG]        = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_ASR1_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_ASR2_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_DSPCFG_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_ASR3_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_ASR4_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_VSNCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_ISNCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_PLLCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_PLLCTRL2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_PLLCTRL3_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_CDACTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_CDACTRL2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_SADCCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_SADCCTRL2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_CPCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_BSTCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_BSTCTRL2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_BSTCTRL3_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_BSTCTRL4_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_BSTCTRL5_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_BSTCTRL6_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_BSTCTRL7_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG3_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG4_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG5_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG6_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG7_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_DSMCFG8_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_TESTCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_TESTCTRL2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_EFCTRL1_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_EFCTRL2_REG]    = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_EFWH_REG]        = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_EFWM2_REG]        = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_EFWM1_REG]        = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_EFWL_REG]        = (REG_RD_ACCESS | REG_WR_ACCESS),
   [AW_PID_2049_EFRH_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_EFRM2_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_EFRM1_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_EFRL_REG]        = (REG_RD_ACCESS),
   [AW_PID_2049_TM_REG]        = (REG_NONE_ACCESS),
};
 
#define AW_PID_2049_VOLUME_STEP_DB    (6 * 8)
 
 
/* detail information of registers begin */
/* ID (0x00) detail */
/* IDCODE bit 15:0 (ID 0x00) */
#define AW_PID_2049_IDCODE_START_BIT    (0)
#define AW_PID_2049_IDCODE_BITS_LEN        (16)
#define AW_PID_2049_IDCODE_MASK            \
   (~(((1<<AW_PID_2049_IDCODE_BITS_LEN)-1) << AW_PID_2049_IDCODE_START_BIT))
 
#define AW_PID_2049_IDCODE_DEFAULT_VALUE    (0x2049)
#define AW_PID_2049_IDCODE_DEFAULT        \
   (AW_PID_2049_IDCODE_DEFAULT_VALUE << AW_PID_2049_IDCODE_START_BIT)
 
#define AW_PID_2049_SOFT_RESET_VALUE    (0x55aa)
 
/* default value of ID (0x00) */
/* #define AW_PID_2049_ID_DEFAULT        (0x2049) */
 
/* SYSST (0x01) detail */
/* OVP2S bit 15 (SYSST 0x01) */
#define AW_PID_2049_OVP2S_START_BIT        (15)
#define AW_PID_2049_OVP2S_BITS_LEN        (1)
#define AW_PID_2049_OVP2S_MASK            \
   (~(((1<<AW_PID_2049_OVP2S_BITS_LEN)-1) << AW_PID_2049_OVP2S_START_BIT))
 
#define AW_PID_2049_OVP2S_NORMAL        (0)
#define AW_PID_2049_OVP2S_NORMAL_VALUE    \
   (AW_PID_2049_OVP2S_NORMAL << AW_PID_2049_OVP2S_START_BIT)
 
#define AW_PID_2049_OVP2S_OVP            (1)
#define AW_PID_2049_OVP2S_OVP_VALUE        \
   (AW_PID_2049_OVP2S_OVP << AW_PID_2049_OVP2S_START_BIT)
 
#define AW_PID_2049_OVP2S_DEFAULT_VALUE    (0)
#define AW_PID_2049_OVP2S_DEFAULT        \
   (AW_PID_2049_OVP2S_DEFAULT_VALUE << AW_PID_2049_OVP2S_START_BIT)
 
/* UVLS bit 14 (SYSST 0x01) */
#define AW_PID_2049_UVLS_START_BIT        (14)
#define AW_PID_2049_UVLS_BITS_LEN        (1)
#define AW_PID_2049_UVLS_MASK            \
   (~(((1<<AW_PID_2049_UVLS_BITS_LEN)-1) << AW_PID_2049_UVLS_START_BIT))
 
#define AW_PID_2049_UVLS_NORMAL            (0)
#define AW_PID_2049_UVLS_NORMAL_VALUE    \
   (AW_PID_2049_UVLS_NORMAL << AW_PID_2049_UVLS_START_BIT)
 
#define AW_PID_2049_UVLS_UVLO            (1)
#define AW_PID_2049_UVLS_UVLO_VALUE        \
   (AW_PID_2049_UVLS_UVLO << AW_PID_2049_UVLS_START_BIT)
 
#define AW_PID_2049_UVLS_DEFAULT_VALUE    (0)
#define AW_PID_2049_UVLS_DEFAULT        \
   (AW_PID_2049_UVLS_DEFAULT_VALUE << AW_PID_2049_UVLS_START_BIT)
 
/* ADPS bit 13 (SYSST 0x01) */
#define AW_PID_2049_ADPS_START_BIT        (13)
#define AW_PID_2049_ADPS_BITS_LEN        (1)
#define AW_PID_2049_ADPS_MASK            \
   (~(((1<<AW_PID_2049_ADPS_BITS_LEN)-1) << AW_PID_2049_ADPS_START_BIT))
 
#define AW_PID_2049_ADPS_TRANSPARENT    (0)
#define AW_PID_2049_ADPS_TRANSPARENT_VALUE    \
   (AW_PID_2049_ADPS_TRANSPARENT << AW_PID_2049_ADPS_START_BIT)
 
#define AW_PID_2049_ADPS_BOOST            (1)
#define AW_PID_2049_ADPS_BOOST_VALUE    \
   (AW_PID_2049_ADPS_BOOST << AW_PID_2049_ADPS_START_BIT)
 
#define AW_PID_2049_ADPS_DEFAULT_VALUE    (0)
#define AW_PID_2049_ADPS_DEFAULT        \
   (AW_PID_2049_ADPS_DEFAULT_VALUE << AW_PID_2049_ADPS_START_BIT)
 
/* DSPS bit 12 (SYSST 0x01) */
#define AW_PID_2049_DSPS_START_BIT        (12)
#define AW_PID_2049_DSPS_BITS_LEN        (1)
#define AW_PID_2049_DSPS_MASK            \
   (~(((1<<AW_PID_2049_DSPS_BITS_LEN)-1) << AW_PID_2049_DSPS_START_BIT))
 
#define AW_PID_2049_DSPS_NORMAL            (0)
#define AW_PID_2049_DSPS_NORMAL_VALUE    \
   (AW_PID_2049_DSPS_NORMAL << AW_PID_2049_DSPS_START_BIT)
 
#define AW_PID_2049_DSPS_DSP_STABLE        (1)
#define AW_PID_2049_DSPS_DSP_STABLE_VALUE    \
   (AW_PID_2049_DSPS_DSP_STABLE << AW_PID_2049_DSPS_START_BIT)
 
#define AW_PID_2049_DSPS_DEFAULT_VALUE    (0)
#define AW_PID_2049_DSPS_DEFAULT        \
   (AW_PID_2049_DSPS_DEFAULT_VALUE << AW_PID_2049_DSPS_START_BIT)
 
/* BSTOCS bit 11 (SYSST 0x01) */
#define AW_PID_2049_BSTOCS_START_BIT    (11)
#define AW_PID_2049_BSTOCS_BITS_LEN        (1)
#define AW_PID_2049_BSTOCS_MASK            \
   (~(((1<<AW_PID_2049_BSTOCS_BITS_LEN)-1) << AW_PID_2049_BSTOCS_START_BIT))
 
#define AW_PID_2049_BSTOCS_NORMAL        (0)
#define AW_PID_2049_BSTOCS_NORMAL_VALUE    \
   (AW_PID_2049_BSTOCS_NORMAL << AW_PID_2049_BSTOCS_START_BIT)
 
#define AW_PID_2049_BSTOCS_OVER_CURRENT    (1)
#define AW_PID_2049_BSTOCS_OVER_CURRENT_VALUE    \
   (AW_PID_2049_BSTOCS_OVER_CURRENT << AW_PID_2049_BSTOCS_START_BIT)
 
#define AW_PID_2049_BSTOCS_DEFAULT_VALUE    (0)
#define AW_PID_2049_BSTOCS_DEFAULT        \
   (AW_PID_2049_BSTOCS_DEFAULT_VALUE << AW_PID_2049_BSTOCS_START_BIT)
 
/* OVPS bit 10 (SYSST 0x01) */
#define AW_PID_2049_OVPS_START_BIT        (10)
#define AW_PID_2049_OVPS_BITS_LEN        (1)
#define AW_PID_2049_OVPS_MASK            \
   (~(((1<<AW_PID_2049_OVPS_BITS_LEN)-1) << AW_PID_2049_OVPS_START_BIT))
 
#define AW_PID_2049_OVPS_NORMAL            (0)
#define AW_PID_2049_OVPS_NORMAL_VALUE    \
   (AW_PID_2049_OVPS_NORMAL << AW_PID_2049_OVPS_START_BIT)
 
#define AW_PID_2049_OVPS_OVP            (1)
#define AW_PID_2049_OVPS_OVP_VALUE        \
   (AW_PID_2049_OVPS_OVP << AW_PID_2049_OVPS_START_BIT)
 
#define AW_PID_2049_OVPS_DEFAULT_VALUE    (0)
#define AW_PID_2049_OVPS_DEFAULT        \
   (AW_PID_2049_OVPS_DEFAULT_VALUE << AW_PID_2049_OVPS_START_BIT)
 
/* BSTS bit 9 (SYSST 0x01) */
#define AW_PID_2049_BSTS_START_BIT        (9)
#define AW_PID_2049_BSTS_BITS_LEN        (1)
#define AW_PID_2049_BSTS_MASK            \
   (~(((1<<AW_PID_2049_BSTS_BITS_LEN)-1) << AW_PID_2049_BSTS_START_BIT))
 
#define AW_PID_2049_BSTS_NOT_FINISHED    (0)
#define AW_PID_2049_BSTS_NOT_FINISHED_VALUE    \
   (AW_PID_2049_BSTS_NOT_FINISHED << AW_PID_2049_BSTS_START_BIT)
 
#define AW_PID_2049_BSTS_FINISHED        (1)
#define AW_PID_2049_BSTS_FINISHED_VALUE    \
   (AW_PID_2049_BSTS_FINISHED << AW_PID_2049_BSTS_START_BIT)
 
#define AW_PID_2049_BSTS_DEFAULT_VALUE    (0)
#define AW_PID_2049_BSTS_DEFAULT        \
   (AW_PID_2049_BSTS_DEFAULT_VALUE << AW_PID_2049_BSTS_START_BIT)
 
/* SWS bit 8 (SYSST 0x01) */
#define AW_PID_2049_SWS_START_BIT        (8)
#define AW_PID_2049_SWS_BITS_LEN        (1)
#define AW_PID_2049_SWS_MASK            \
   (~(((1<<AW_PID_2049_SWS_BITS_LEN)-1) << AW_PID_2049_SWS_START_BIT))
 
#define AW_PID_2049_SWS_NOT_SWITCHING    (0)
#define AW_PID_2049_SWS_NOT_SWITCHING_VALUE    \
   (AW_PID_2049_SWS_NOT_SWITCHING << AW_PID_2049_SWS_START_BIT)
 
#define AW_PID_2049_SWS_SWITCHING        (1)
#define AW_PID_2049_SWS_SWITCHING_VALUE    \
   (AW_PID_2049_SWS_SWITCHING << AW_PID_2049_SWS_START_BIT)
 
#define AW_PID_2049_SWS_DEFAULT_VALUE    (0)
#define AW_PID_2049_SWS_DEFAULT            \
   (AW_PID_2049_SWS_DEFAULT_VALUE << AW_PID_2049_SWS_START_BIT)
 
/* CLIPS bit 7 (SYSST 0x01) */
#define AW_PID_2049_CLIPS_START_BIT        (7)
#define AW_PID_2049_CLIPS_BITS_LEN        (1)
#define AW_PID_2049_CLIPS_MASK            \
   (~(((1<<AW_PID_2049_CLIPS_BITS_LEN)-1) << AW_PID_2049_CLIPS_START_BIT))
 
#define AW_PID_2049_CLIPS_NOT_CLIPPING    (0)
#define AW_PID_2049_CLIPS_NOT_CLIPPING_VALUE    \
   (AW_PID_2049_CLIPS_NOT_CLIPPING << AW_PID_2049_CLIPS_START_BIT)
 
#define AW_PID_2049_CLIPS_CLIPPING        (1)
#define AW_PID_2049_CLIPS_CLIPPING_VALUE    \
   (AW_PID_2049_CLIPS_CLIPPING << AW_PID_2049_CLIPS_START_BIT)
 
#define AW_PID_2049_CLIPS_DEFAULT_VALUE    (0)
#define AW_PID_2049_CLIPS_DEFAULT        \
   (AW_PID_2049_CLIPS_DEFAULT_VALUE << AW_PID_2049_CLIPS_START_BIT)
 
/* WDS bit 6 (SYSST 0x01) */
#define AW_PID_2049_WDS_START_BIT        (6)
#define AW_PID_2049_WDS_BITS_LEN        (1)
#define AW_PID_2049_WDS_MASK            \
   (~(((1<<AW_PID_2049_WDS_BITS_LEN)-1) << AW_PID_2049_WDS_START_BIT))
 
#define AW_PID_2049_WDS_NORMAL            (0)
#define AW_PID_2049_WDS_NORMAL_VALUE    \
   (AW_PID_2049_WDS_NORMAL << AW_PID_2049_WDS_START_BIT)
 
#define AW_PID_2049_WDS_ABNORMAL        (1)
#define AW_PID_2049_WDS_ABNORMAL_VALUE    \
   (AW_PID_2049_WDS_ABNORMAL << AW_PID_2049_WDS_START_BIT)
 
#define AW_PID_2049_WDS_DEFAULT_VALUE    (0)
#define AW_PID_2049_WDS_DEFAULT            \
   (AW_PID_2049_WDS_DEFAULT_VALUE << AW_PID_2049_WDS_START_BIT)
 
/* NOCLKS bit 5 (SYSST 0x01) */
#define AW_PID_2049_NOCLKS_START_BIT    (5)
#define AW_PID_2049_NOCLKS_BITS_LEN        (1)
#define AW_PID_2049_NOCLKS_MASK            \
   (~(((1<<AW_PID_2049_NOCLKS_BITS_LEN)-1) << AW_PID_2049_NOCLKS_START_BIT))
 
#define AW_PID_2049_NOCLKS_CLOCK_OK        (0)
#define AW_PID_2049_NOCLKS_CLOCK_OK_VALUE    \
   (AW_PID_2049_NOCLKS_CLOCK_OK << AW_PID_2049_NOCLKS_START_BIT)
 
#define AW_PID_2049_NOCLKS_NO_CLOCK        (1)
#define AW_PID_2049_NOCLKS_NO_CLOCK_VALUE    \
   (AW_PID_2049_NOCLKS_NO_CLOCK << AW_PID_2049_NOCLKS_START_BIT)
 
#define AW_PID_2049_NOCLKS_DEFAULT_VALUE    (0)
#define AW_PID_2049_NOCLKS_DEFAULT        \
   (AW_PID_2049_NOCLKS_DEFAULT_VALUE << AW_PID_2049_NOCLKS_START_BIT)
 
/* CLKS bit 4 (SYSST 0x01) */
#define AW_PID_2049_CLKS_START_BIT        (4)
#define AW_PID_2049_CLKS_BITS_LEN        (1)
#define AW_PID_2049_CLKS_MASK            \
   (~(((1<<AW_PID_2049_CLKS_BITS_LEN)-1) << AW_PID_2049_CLKS_START_BIT))
 
#define AW_PID_2049_CLKS_NOT_STABLE        (0)
#define AW_PID_2049_CLKS_NOT_STABLE_VALUE    \
   (AW_PID_2049_CLKS_NOT_STABLE << AW_PID_2049_CLKS_START_BIT)
 
#define AW_PID_2049_CLKS_STABLE            (1)
#define AW_PID_2049_CLKS_STABLE_VALUE    \
   (AW_PID_2049_CLKS_STABLE << AW_PID_2049_CLKS_START_BIT)
 
#define AW_PID_2049_CLKS_DEFAULT_VALUE    (0)
#define AW_PID_2049_CLKS_DEFAULT        \
   (AW_PID_2049_CLKS_DEFAULT_VALUE << AW_PID_2049_CLKS_START_BIT)
 
/* OCDS bit 3 (SYSST 0x01) */
#define AW_PID_2049_OCDS_START_BIT        (3)
#define AW_PID_2049_OCDS_BITS_LEN        (1)
#define AW_PID_2049_OCDS_MASK            \
   (~(((1<<AW_PID_2049_OCDS_BITS_LEN)-1) << AW_PID_2049_OCDS_START_BIT))
 
#define AW_PID_2049_OCDS_NORAML            (0)
#define AW_PID_2049_OCDS_NORAML_VALUE    \
   (AW_PID_2049_OCDS_NORAML << AW_PID_2049_OCDS_START_BIT)
 
#define AW_PID_2049_OCDS_OC                (1)
#define AW_PID_2049_OCDS_OC_VALUE        \
   (AW_PID_2049_OCDS_OC << AW_PID_2049_OCDS_START_BIT)
 
#define AW_PID_2049_OCDS_DEFAULT_VALUE    (0)
#define AW_PID_2049_OCDS_DEFAULT        \
   (AW_PID_2049_OCDS_DEFAULT_VALUE << AW_PID_2049_OCDS_START_BIT)
 
/* CLIP_PRES bit 2 (SYSST 0x01) */
#define AW_PID_2049_CLIP_PRES_START_BIT    (2)
#define AW_PID_2049_CLIP_PRES_BITS_LEN    (1)
#define AW_PID_2049_CLIP_PRES_MASK        \
   (~(((1<<AW_PID_2049_CLIP_PRES_BITS_LEN)-1) << AW_PID_2049_CLIP_PRES_START_BIT))
 
#define AW_PID_2049_CLIP_PRES_NOT_CLIPPING    (0)
#define AW_PID_2049_CLIP_PRES_NOT_CLIPPING_VALUE    \
   (AW_PID_2049_CLIP_PRES_NOT_CLIPPING << AW_PID_2049_CLIP_PRES_START_BIT)
 
#define AW_PID_2049_CLIP_PRES_CLIPPING    (1)
#define AW_PID_2049_CLIP_PRES_CLIPPING_VALUE    \
   (AW_PID_2049_CLIP_PRES_CLIPPING << AW_PID_2049_CLIP_PRES_START_BIT)
 
#define AW_PID_2049_CLIP_PRES_DEFAULT_VALUE    (0)
#define AW_PID_2049_CLIP_PRES_DEFAULT    \
   (AW_PID_2049_CLIP_PRES_DEFAULT_VALUE << AW_PID_2049_CLIP_PRES_START_BIT)
 
/* OTHS bit 1 (SYSST 0x01) */
#define AW_PID_2049_OTHS_START_BIT        (1)
#define AW_PID_2049_OTHS_BITS_LEN        (1)
#define AW_PID_2049_OTHS_MASK            \
   (~(((1<<AW_PID_2049_OTHS_BITS_LEN)-1) << AW_PID_2049_OTHS_START_BIT))
 
#define AW_PID_2049_OTHS_NORMAL            (0)
#define AW_PID_2049_OTHS_NORMAL_VALUE    \
   (AW_PID_2049_OTHS_NORMAL << AW_PID_2049_OTHS_START_BIT)
 
#define AW_PID_2049_OTHS_OT                (1)
#define AW_PID_2049_OTHS_OT_VALUE        \
   (AW_PID_2049_OTHS_OT << AW_PID_2049_OTHS_START_BIT)
 
#define AW_PID_2049_OTHS_DEFAULT_VALUE    (0)
#define AW_PID_2049_OTHS_DEFAULT        \
   (AW_PID_2049_OTHS_DEFAULT_VALUE << AW_PID_2049_OTHS_START_BIT)
 
/* PLLS bit 0 (SYSST 0x01) */
#define AW_PID_2049_PLLS_START_BIT        (0)
#define AW_PID_2049_PLLS_BITS_LEN        (1)
#define AW_PID_2049_PLLS_MASK            \
   (~(((1<<AW_PID_2049_PLLS_BITS_LEN)-1) << AW_PID_2049_PLLS_START_BIT))
 
#define AW_PID_2049_PLLS_UNLOCKED        (0)
#define AW_PID_2049_PLLS_UNLOCKED_VALUE    \
   (AW_PID_2049_PLLS_UNLOCKED << AW_PID_2049_PLLS_START_BIT)
 
#define AW_PID_2049_PLLS_LOCKED            (1)
#define AW_PID_2049_PLLS_LOCKED_VALUE    \
   (AW_PID_2049_PLLS_LOCKED << AW_PID_2049_PLLS_START_BIT)
 
#define AW_PID_2049_PLLS_DEFAULT_VALUE    (0)
#define AW_PID_2049_PLLS_DEFAULT        \
   (AW_PID_2049_PLLS_DEFAULT_VALUE << AW_PID_2049_PLLS_START_BIT)
 
 
 
#define AW_PID_2049_BIT_PLL_CHECK \
       (AW_PID_2049_CLKS_STABLE_VALUE | \
       AW_PID_2049_PLLS_LOCKED_VALUE)
 
 
#define AW_PID_2049_BIT_SYSST_CHECK_MASK \
       (~(AW_PID_2049_UVLS_NORMAL_VALUE | \
       AW_PID_2049_BSTOCS_OVER_CURRENT_VALUE | \
       AW_PID_2049_BSTS_FINISHED_VALUE | \
       AW_PID_2049_SWS_SWITCHING_VALUE | \
       AW_PID_2049_NOCLKS_NO_CLOCK_VALUE | \
       AW_PID_2049_CLKS_STABLE_VALUE | \
       AW_PID_2049_OCDS_OC_VALUE | \
       AW_PID_2049_OTHS_OT_VALUE | \
       AW_PID_2049_PLLS_LOCKED_VALUE))
 
#define AW_PID_2049_BIT_SYSST_CHECK \
       (AW_PID_2049_BSTS_FINISHED_VALUE | \
       AW_PID_2049_SWS_SWITCHING_VALUE | \
       AW_PID_2049_CLKS_STABLE_VALUE | \
       AW_PID_2049_PLLS_LOCKED_VALUE)
 
/* default value of SYSST (0x01) */
/* #define AW_PID_2049_SYSST_DEFAULT        (0x0000) */
 
/* SYSINT (0x02) detail */
/* OVP2I bit 15 (SYSINT 0x02) */
#define AW_PID_2049_OVP2I_START_BIT        (15)
#define AW_PID_2049_OVP2I_BITS_LEN        (1)
#define AW_PID_2049_OVP2I_MASK            \
   (~(((1<<AW_PID_2049_OVP2I_BITS_LEN)-1) << AW_PID_2049_OVP2I_START_BIT))
 
#define AW_PID_2049_OVP2I_DEFAULT_VALUE    (0)
#define AW_PID_2049_OVP2I_DEFAULT        \
   (AW_PID_2049_OVP2I_DEFAULT_VALUE << AW_PID_2049_OVP2I_START_BIT)
 
/* UVLI bit 14 (SYSINT 0x02) */
#define AW_PID_2049_UVLI_START_BIT        (14)
#define AW_PID_2049_UVLI_BITS_LEN        (1)
#define AW_PID_2049_UVLI_MASK            \
   (~(((1<<AW_PID_2049_UVLI_BITS_LEN)-1) << AW_PID_2049_UVLI_START_BIT))
 
#define AW_PID_2049_UVLI_DEFAULT_VALUE    (0)
#define AW_PID_2049_UVLI_DEFAULT        \
   (AW_PID_2049_UVLI_DEFAULT_VALUE << AW_PID_2049_UVLI_START_BIT)
 
/* ADPI bit 13 (SYSINT 0x02) */
#define AW_PID_2049_ADPI_START_BIT        (13)
#define AW_PID_2049_ADPI_BITS_LEN        (1)
#define AW_PID_2049_ADPI_MASK            \
   (~(((1<<AW_PID_2049_ADPI_BITS_LEN)-1) << AW_PID_2049_ADPI_START_BIT))
 
#define AW_PID_2049_ADPI_DEFAULT_VALUE    (0)
#define AW_PID_2049_ADPI_DEFAULT        \
   (AW_PID_2049_ADPI_DEFAULT_VALUE << AW_PID_2049_ADPI_START_BIT)
 
/* DSPI bit 12 (SYSINT 0x02) */
#define AW_PID_2049_DSPI_START_BIT        (12)
#define AW_PID_2049_DSPI_BITS_LEN        (1)
#define AW_PID_2049_DSPI_MASK            \
   (~(((1<<AW_PID_2049_DSPI_BITS_LEN)-1) << AW_PID_2049_DSPI_START_BIT))
 
#define AW_PID_2049_DSPI_DEFAULT_VALUE    (0)
#define AW_PID_2049_DSPI_DEFAULT        \
   (AW_PID_2049_DSPI_DEFAULT_VALUE << AW_PID_2049_DSPI_START_BIT)
 
/* BSTOCI bit 11 (SYSINT 0x02) */
#define AW_PID_2049_BSTOCI_START_BIT    (11)
#define AW_PID_2049_BSTOCI_BITS_LEN        (1)
#define AW_PID_2049_BSTOCI_MASK            \
   (~(((1<<AW_PID_2049_BSTOCI_BITS_LEN)-1) << AW_PID_2049_BSTOCI_START_BIT))
 
#define AW_PID_2049_BSTOCI_DEFAULT_VALUE    (0)
#define AW_PID_2049_BSTOCI_DEFAULT        \
   (AW_PID_2049_BSTOCI_DEFAULT_VALUE << AW_PID_2049_BSTOCI_START_BIT)
 
/* OVPI bit 10 (SYSINT 0x02) */
#define AW_PID_2049_OVPI_START_BIT        (10)
#define AW_PID_2049_OVPI_BITS_LEN        (1)
#define AW_PID_2049_OVPI_MASK            \
   (~(((1<<AW_PID_2049_OVPI_BITS_LEN)-1) << AW_PID_2049_OVPI_START_BIT))
 
#define AW_PID_2049_OVPI_DEFAULT_VALUE    (0)
#define AW_PID_2049_OVPI_DEFAULT        \
   (AW_PID_2049_OVPI_DEFAULT_VALUE << AW_PID_2049_OVPI_START_BIT)
 
/* BSTI bit 9 (SYSINT 0x02) */
#define AW_PID_2049_BSTI_START_BIT        (9)
#define AW_PID_2049_BSTI_BITS_LEN        (1)
#define AW_PID_2049_BSTI_MASK            \
   (~(((1<<AW_PID_2049_BSTI_BITS_LEN)-1) << AW_PID_2049_BSTI_START_BIT))
 
#define AW_PID_2049_BSTI_DEFAULT_VALUE    (0)
#define AW_PID_2049_BSTI_DEFAULT        \
   (AW_PID_2049_BSTI_DEFAULT_VALUE << AW_PID_2049_BSTI_START_BIT)
 
/* SWI bit 8 (SYSINT 0x02) */
#define AW_PID_2049_SWI_START_BIT        (8)
#define AW_PID_2049_SWI_BITS_LEN        (1)
#define AW_PID_2049_SWI_MASK            \
   (~(((1<<AW_PID_2049_SWI_BITS_LEN)-1) << AW_PID_2049_SWI_START_BIT))
 
#define AW_PID_2049_SWI_DEFAULT_VALUE    (0)
#define AW_PID_2049_SWI_DEFAULT            \
   (AW_PID_2049_SWI_DEFAULT_VALUE << AW_PID_2049_SWI_START_BIT)
 
/* CLIPI bit 7 (SYSINT 0x02) */
#define AW_PID_2049_CLIPI_START_BIT        (7)
#define AW_PID_2049_CLIPI_BITS_LEN        (1)
#define AW_PID_2049_CLIPI_MASK            \
   (~(((1<<AW_PID_2049_CLIPI_BITS_LEN)-1) << AW_PID_2049_CLIPI_START_BIT))
 
#define AW_PID_2049_CLIPI_DEFAULT_VALUE    (0)
#define AW_PID_2049_CLIPI_DEFAULT        \
   (AW_PID_2049_CLIPI_DEFAULT_VALUE << AW_PID_2049_CLIPI_START_BIT)
 
/* WDI bit 6 (SYSINT 0x02) */
#define AW_PID_2049_WDI_START_BIT        (6)
#define AW_PID_2049_WDI_BITS_LEN        (1)
#define AW_PID_2049_WDI_MASK            \
   (~(((1<<AW_PID_2049_WDI_BITS_LEN)-1) << AW_PID_2049_WDI_START_BIT))
 
#define AW_PID_2049_WDI_DEFAULT_VALUE    (0)
#define AW_PID_2049_WDI_INT_VALUE    (1)
#define AW_PID_2049_WDI_DEFAULT            \
   (AW_PID_2049_WDI_DEFAULT_VALUE << AW_PID_2049_WDI_START_BIT)
#define AW_PID_2049_WDI_INTERRUPT        \
   (AW_PID_2049_WDI_INT_VALUE << AW_PID_2049_WDI_START_BIT)
 
/* NOCLKI bit 5 (SYSINT 0x02) */
#define AW_PID_2049_NOCLKI_START_BIT    (5)
#define AW_PID_2049_NOCLKI_BITS_LEN        (1)
#define AW_PID_2049_NOCLKI_MASK            \
   (~(((1<<AW_PID_2049_NOCLKI_BITS_LEN)-1) << AW_PID_2049_NOCLKI_START_BIT))
 
#define AW_PID_2049_NOCLKI_DEFAULT_VALUE    (0)
#define AW_PID_2049_NOCLKI_INT_VALUE    (1)
#define AW_PID_2049_NOCLKI_DEFAULT        \
   (AW_PID_2049_NOCLKI_DEFAULT_VALUE << AW_PID_2049_NOCLKI_START_BIT)
#define AW_PID_2049_NOCLKI_INTERRUPT        \
   (AW_PID_2049_NOCLKI_INT_VALUE << AW_PID_2049_NOCLKI_START_BIT)
 
/* CLKI bit 4 (SYSINT 0x02) */
#define AW_PID_2049_CLKI_START_BIT        (4)
#define AW_PID_2049_CLKI_BITS_LEN        (1)
#define AW_PID_2049_CLKI_MASK            \
   (~(((1<<AW_PID_2049_CLKI_BITS_LEN)-1) << AW_PID_2049_CLKI_START_BIT))
 
#define AW_PID_2049_CLKI_DEFAULT_VALUE    (0)
#define AW_PID_2049_CLKI_INT_VALUE    (1)
#define AW_PID_2049_CLKI_DEFAULT        \
   (AW_PID_2049_CLKI_DEFAULT_VALUE << AW_PID_2049_CLKI_START_BIT)
#define AW_PID_2049_CLKI_INTERRUPT        \
   (AW_PID_2049_CLKI_INT_VALUE << AW_PID_2049_CLKI_START_BIT)
 
/* OCDI bit 3 (SYSINT 0x02) */
#define AW_PID_2049_OCDI_START_BIT        (3)
#define AW_PID_2049_OCDI_BITS_LEN        (1)
#define AW_PID_2049_OCDI_MASK            \
   (~(((1<<AW_PID_2049_OCDI_BITS_LEN)-1) << AW_PID_2049_OCDI_START_BIT))
 
#define AW_PID_2049_OCDI_DEFAULT_VALUE    (0)
#define AW_PID_2049_OCDI_DEFAULT        \
   (AW_PID_2049_OCDI_DEFAULT_VALUE << AW_PID_2049_OCDI_START_BIT)
 
/* CLIP_PREI bit 2 (SYSINT 0x02) */
#define AW_PID_2049_CLIP_PREI_START_BIT    (2)
#define AW_PID_2049_CLIP_PREI_BITS_LEN    (1)
#define AW_PID_2049_CLIP_PREI_MASK        \
   (~(((1<<AW_PID_2049_CLIP_PREI_BITS_LEN)-1) << AW_PID_2049_CLIP_PREI_START_BIT))
 
#define AW_PID_2049_CLIP_PREI_DEFAULT_VALUE    (0)
#define AW_PID_2049_CLIP_PREI_DEFAULT    \
   (AW_PID_2049_CLIP_PREI_DEFAULT_VALUE << AW_PID_2049_CLIP_PREI_START_BIT)
 
/* OTHI bit 1 (SYSINT 0x02) */
#define AW_PID_2049_OTHI_START_BIT        (1)
#define AW_PID_2049_OTHI_BITS_LEN        (1)
#define AW_PID_2049_OTHI_MASK            \
   (~(((1<<AW_PID_2049_OTHI_BITS_LEN)-1) << AW_PID_2049_OTHI_START_BIT))
 
#define AW_PID_2049_OTHI_DEFAULT_VALUE    (0)
#define AW_PID_2049_OTHI_DEFAULT        \
   (AW_PID_2049_OTHI_DEFAULT_VALUE << AW_PID_2049_OTHI_START_BIT)
 
/* PLLI bit 0 (SYSINT 0x02) */
#define AW_PID_2049_PLLI_START_BIT        (0)
#define AW_PID_2049_PLLI_BITS_LEN        (1)
#define AW_PID_2049_PLLI_MASK            \
   (~(((1<<AW_PID_2049_PLLI_BITS_LEN)-1) << AW_PID_2049_PLLI_START_BIT))
 
#define AW_PID_2049_PLLI_DEFAULT_VALUE    (0)
#define AW_PID_2049_PLLI_INT_VALUE    (1)
#define AW_PID_2049_PLLI_DEFAULT        \
   (AW_PID_2049_PLLI_DEFAULT_VALUE << AW_PID_2049_PLLI_START_BIT)
#define AW_PID_2049_PLLI_INTERRUPT        \
   (AW_PID_2049_PLLI_INT_VALUE << AW_PID_2049_PLLI_START_BIT)
 
/* default value of SYSINT (0x02) */
/* #define AW_PID_2049_SYSINT_DEFAULT        (0x0000) */
 
#define AW_PID_2049_BIT_SYSINT_CHECK \
       (AW_PID_2049_WDI_INTERRUPT | \
       AW_PID_2049_CLKI_INTERRUPT | \
       AW_PID_2049_NOCLKI_INTERRUPT | \
       AW_PID_2049_PLLI_INTERRUPT)
 
/* SYSINTM (0x03) detail */
/* OVP2M bit 15 (SYSINTM 0x03) */
#define AW_PID_2049_OVP2M_START_BIT        (15)
#define AW_PID_2049_OVP2M_BITS_LEN        (1)
#define AW_PID_2049_OVP2M_MASK            \
   (~(((1<<AW_PID_2049_OVP2M_BITS_LEN)-1) << AW_PID_2049_OVP2M_START_BIT))
 
#define AW_PID_2049_OVP2M_DEFAULT_VALUE    (1)
#define AW_PID_2049_OVP2M_DEFAULT        \
   (AW_PID_2049_OVP2M_DEFAULT_VALUE << AW_PID_2049_OVP2M_START_BIT)
 
/* UVLM bit 14 (SYSINTM 0x03) */
#define AW_PID_2049_UVLM_START_BIT        (14)
#define AW_PID_2049_UVLM_BITS_LEN        (1)
#define AW_PID_2049_UVLM_MASK            \
   (~(((1<<AW_PID_2049_UVLM_BITS_LEN)-1) << AW_PID_2049_UVLM_START_BIT))
 
#define AW_PID_2049_UVLM_DEFAULT_VALUE    (1)
#define AW_PID_2049_UVLM_DEFAULT        \
   (AW_PID_2049_UVLM_DEFAULT_VALUE << AW_PID_2049_UVLM_START_BIT)
 
/* ADPM bit 13 (SYSINTM 0x03) */
#define AW_PID_2049_ADPM_START_BIT        (13)
#define AW_PID_2049_ADPM_BITS_LEN        (1)
#define AW_PID_2049_ADPM_MASK            \
   (~(((1<<AW_PID_2049_ADPM_BITS_LEN)-1) << AW_PID_2049_ADPM_START_BIT))
 
#define AW_PID_2049_ADPM_DEFAULT_VALUE    (1)
#define AW_PID_2049_ADPM_DEFAULT        \
   (AW_PID_2049_ADPM_DEFAULT_VALUE << AW_PID_2049_ADPM_START_BIT)
 
/* DSPM bit 12 (SYSINTM 0x03) */
#define AW_PID_2049_DSPM_START_BIT        (12)
#define AW_PID_2049_DSPM_BITS_LEN        (1)
#define AW_PID_2049_DSPM_MASK            \
   (~(((1<<AW_PID_2049_DSPM_BITS_LEN)-1) << AW_PID_2049_DSPM_START_BIT))
 
#define AW_PID_2049_DSPM_DEFAULT_VALUE    (1)
#define AW_PID_2049_DSPM_DEFAULT        \
   (AW_PID_2049_DSPM_DEFAULT_VALUE << AW_PID_2049_DSPM_START_BIT)
 
/* BSTOCM bit 11 (SYSINTM 0x03) */
#define AW_PID_2049_BSTOCM_START_BIT    (11)
#define AW_PID_2049_BSTOCM_BITS_LEN        (1)
#define AW_PID_2049_BSTOCM_MASK            \
   (~(((1<<AW_PID_2049_BSTOCM_BITS_LEN)-1) << AW_PID_2049_BSTOCM_START_BIT))
 
#define AW_PID_2049_BSTOCM_DEFAULT_VALUE    (1)
#define AW_PID_2049_BSTOCM_DEFAULT        \
   (AW_PID_2049_BSTOCM_DEFAULT_VALUE << AW_PID_2049_BSTOCM_START_BIT)
 
/* OVPM bit 10 (SYSINTM 0x03) */
#define AW_PID_2049_OVPM_START_BIT        (10)
#define AW_PID_2049_OVPM_BITS_LEN        (1)
#define AW_PID_2049_OVPM_MASK            \
   (~(((1<<AW_PID_2049_OVPM_BITS_LEN)-1) << AW_PID_2049_OVPM_START_BIT))
 
#define AW_PID_2049_OVPM_DEFAULT_VALUE    (1)
#define AW_PID_2049_OVPM_DEFAULT        \
   (AW_PID_2049_OVPM_DEFAULT_VALUE << AW_PID_2049_OVPM_START_BIT)
 
/* BSTM bit 9 (SYSINTM 0x03) */
#define AW_PID_2049_BSTM_START_BIT        (9)
#define AW_PID_2049_BSTM_BITS_LEN        (1)
#define AW_PID_2049_BSTM_MASK            \
   (~(((1<<AW_PID_2049_BSTM_BITS_LEN)-1) << AW_PID_2049_BSTM_START_BIT))
 
#define AW_PID_2049_BSTM_DEFAULT_VALUE    (1)
#define AW_PID_2049_BSTM_DEFAULT        \
   (AW_PID_2049_BSTM_DEFAULT_VALUE << AW_PID_2049_BSTM_START_BIT)
 
/* SWM bit 8 (SYSINTM 0x03) */
#define AW_PID_2049_SWM_START_BIT        (8)
#define AW_PID_2049_SWM_BITS_LEN        (1)
#define AW_PID_2049_SWM_MASK            \
   (~(((1<<AW_PID_2049_SWM_BITS_LEN)-1) << AW_PID_2049_SWM_START_BIT))
 
#define AW_PID_2049_SWM_DEFAULT_VALUE    (1)
#define AW_PID_2049_SWM_DEFAULT            \
   (AW_PID_2049_SWM_DEFAULT_VALUE << AW_PID_2049_SWM_START_BIT)
 
/* CLIPM bit 7 (SYSINTM 0x03) */
#define AW_PID_2049_CLIPM_START_BIT        (7)
#define AW_PID_2049_CLIPM_BITS_LEN        (1)
#define AW_PID_2049_CLIPM_MASK            \
   (~(((1<<AW_PID_2049_CLIPM_BITS_LEN)-1) << AW_PID_2049_CLIPM_START_BIT))
 
#define AW_PID_2049_CLIPM_DEFAULT_VALUE    (1)
#define AW_PID_2049_CLIPM_DEFAULT        \
   (AW_PID_2049_CLIPM_DEFAULT_VALUE << AW_PID_2049_CLIPM_START_BIT)
 
/* WDM bit 6 (SYSINTM 0x03) */
#define AW_PID_2049_WDM_START_BIT        (6)
#define AW_PID_2049_WDM_BITS_LEN        (1)
#define AW_PID_2049_WDM_MASK            \
   (~(((1<<AW_PID_2049_WDM_BITS_LEN)-1) << AW_PID_2049_WDM_START_BIT))
 
#define AW_PID_2049_WDM_DEFAULT_VALUE    (1)
#define AW_PID_2049_WDM_DEFAULT            \
   (AW_PID_2049_WDM_DEFAULT_VALUE << AW_PID_2049_WDM_START_BIT)
 
/* NOCLKM bit 5 (SYSINTM 0x03) */
#define AW_PID_2049_NOCLKM_START_BIT    (5)
#define AW_PID_2049_NOCLKM_BITS_LEN        (1)
#define AW_PID_2049_NOCLKM_MASK            \
   (~(((1<<AW_PID_2049_NOCLKM_BITS_LEN)-1) << AW_PID_2049_NOCLKM_START_BIT))
 
#define AW_PID_2049_NOCLKM_DEFAULT_VALUE    (1)
#define AW_PID_2049_NOCLKM_DEFAULT        \
   (AW_PID_2049_NOCLKM_DEFAULT_VALUE << AW_PID_2049_NOCLKM_START_BIT)
 
/* CLKM bit 4 (SYSINTM 0x03) */
#define AW_PID_2049_CLKM_START_BIT        (4)
#define AW_PID_2049_CLKM_BITS_LEN        (1)
#define AW_PID_2049_CLKM_MASK            \
   (~(((1<<AW_PID_2049_CLKM_BITS_LEN)-1) << AW_PID_2049_CLKM_START_BIT))
 
#define AW_PID_2049_CLKM_DEFAULT_VALUE    (1)
#define AW_PID_2049_CLKM_DEFAULT        \
   (AW_PID_2049_CLKM_DEFAULT_VALUE << AW_PID_2049_CLKM_START_BIT)
 
/* OCDM bit 3 (SYSINTM 0x03) */
#define AW_PID_2049_OCDM_START_BIT        (3)
#define AW_PID_2049_OCDM_BITS_LEN        (1)
#define AW_PID_2049_OCDM_MASK            \
   (~(((1<<AW_PID_2049_OCDM_BITS_LEN)-1) << AW_PID_2049_OCDM_START_BIT))
 
#define AW_PID_2049_OCDM_DEFAULT_VALUE    (1)
#define AW_PID_2049_OCDM_DEFAULT        \
   (AW_PID_2049_OCDM_DEFAULT_VALUE << AW_PID_2049_OCDM_START_BIT)
 
/* CLIP_PREM bit 2 (SYSINTM 0x03) */
#define AW_PID_2049_CLIP_PREM_START_BIT    (2)
#define AW_PID_2049_CLIP_PREM_BITS_LEN    (1)
#define AW_PID_2049_CLIP_PREM_MASK        \
   (~(((1<<AW_PID_2049_CLIP_PREM_BITS_LEN)-1) << AW_PID_2049_CLIP_PREM_START_BIT))
 
#define AW_PID_2049_CLIP_PREM_DEFAULT_VALUE    (1)
#define AW_PID_2049_CLIP_PREM_DEFAULT    \
   (AW_PID_2049_CLIP_PREM_DEFAULT_VALUE << AW_PID_2049_CLIP_PREM_START_BIT)
 
/* OTHM bit 1 (SYSINTM 0x03) */
#define AW_PID_2049_OTHM_START_BIT        (1)
#define AW_PID_2049_OTHM_BITS_LEN        (1)
#define AW_PID_2049_OTHM_MASK            \
   (~(((1<<AW_PID_2049_OTHM_BITS_LEN)-1) << AW_PID_2049_OTHM_START_BIT))
 
#define AW_PID_2049_OTHM_DEFAULT_VALUE    (1)
#define AW_PID_2049_OTHM_DEFAULT        \
   (AW_PID_2049_OTHM_DEFAULT_VALUE << AW_PID_2049_OTHM_START_BIT)
 
/* PLLM bit 0 (SYSINTM 0x03) */
#define AW_PID_2049_PLLM_START_BIT        (0)
#define AW_PID_2049_PLLM_BITS_LEN        (1)
#define AW_PID_2049_PLLM_MASK            \
   (~(((1<<AW_PID_2049_PLLM_BITS_LEN)-1) << AW_PID_2049_PLLM_START_BIT))
 
#define AW_PID_2049_PLLM_DEFAULT_VALUE    (1)
#define AW_PID_2049_PLLM_DEFAULT        \
   (AW_PID_2049_PLLM_DEFAULT_VALUE << AW_PID_2049_PLLM_START_BIT)
 
/* default value of SYSINTM (0x03) */
#define AW_PID_2049_SYSINTM_DEFAULT        (0xFFFF)
 
/* SYSCTRL (0x04) detail */
/* SPK_GAIN bit 14:12 (SYSCTRL 0x04) */
#define AW_PID_2049_SPK_GAIN_START_BIT    (12)
#define AW_PID_2049_SPK_GAIN_BITS_LEN    (3)
#define AW_PID_2049_SPK_GAIN_MASK        \
   (~(((1<<AW_PID_2049_SPK_GAIN_BITS_LEN)-1) << AW_PID_2049_SPK_GAIN_START_BIT))
 
#define AW_PID_2049_SPK_GAIN_4_AV        (0)
#define AW_PID_2049_SPK_GAIN_4_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_4_AV << AW_PID_2049_SPK_GAIN_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_4P67_AV    (1)
#define AW_PID_2049_SPK_GAIN_4P67_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_4P67_AV << AW_PID_2049_SPK_GAIN_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_6_AV        (2)
#define AW_PID_2049_SPK_GAIN_6_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_6_AV << AW_PID_2049_SPK_GAIN_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_7_AV        (3)
#define AW_PID_2049_SPK_GAIN_7_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_7_AV << AW_PID_2049_SPK_GAIN_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_12_AV        (4)
#define AW_PID_2049_SPK_GAIN_12_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_12_AV << AW_PID_2049_SPK_GAIN_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_14_AV        (5)
#define AW_PID_2049_SPK_GAIN_14_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_14_AV << AW_PID_2049_SPK_GAIN_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_DEFAULT_VALUE    (0x5)
#define AW_PID_2049_SPK_GAIN_DEFAULT    \
   (AW_PID_2049_SPK_GAIN_DEFAULT_VALUE << AW_PID_2049_SPK_GAIN_START_BIT)
 
/* RMSE bit 11 (SYSCTRL 0x04) */
#define AW_PID_2049_RMSE_START_BIT        (11)
#define AW_PID_2049_RMSE_BITS_LEN        (1)
#define AW_PID_2049_RMSE_MASK            \
   (~(((1<<AW_PID_2049_RMSE_BITS_LEN)-1) << AW_PID_2049_RMSE_START_BIT))
 
#define AW_PID_2049_RMSE_PEAK_AGC        (0)
#define AW_PID_2049_RMSE_PEAK_AGC_VALUE    \
   (AW_PID_2049_RMSE_PEAK_AGC << AW_PID_2049_RMSE_START_BIT)
 
#define AW_PID_2049_RMSE_RMS_AGC        (1)
#define AW_PID_2049_RMSE_RMS_AGC_VALUE    \
   (AW_PID_2049_RMSE_RMS_AGC << AW_PID_2049_RMSE_START_BIT)
 
#define AW_PID_2049_RMSE_DEFAULT_VALUE    (0)
#define AW_PID_2049_RMSE_DEFAULT        \
   (AW_PID_2049_RMSE_DEFAULT_VALUE << AW_PID_2049_RMSE_START_BIT)
 
/* HAGCE bit 10 (SYSCTRL 0x04) */
#define AW_PID_2049_HAGCE_START_BIT        (10)
#define AW_PID_2049_HAGCE_BITS_LEN        (1)
#define AW_PID_2049_HAGCE_MASK            \
   (~(((1<<AW_PID_2049_HAGCE_BITS_LEN)-1) << AW_PID_2049_HAGCE_START_BIT))
 
#define AW_PID_2049_HAGCE_DISABLE        (0)
#define AW_PID_2049_HAGCE_DISABLE_VALUE    \
   (AW_PID_2049_HAGCE_DISABLE << AW_PID_2049_HAGCE_START_BIT)
 
#define AW_PID_2049_HAGCE_ENABLE        (1)
#define AW_PID_2049_HAGCE_ENABLE_VALUE    \
   (AW_PID_2049_HAGCE_ENABLE << AW_PID_2049_HAGCE_START_BIT)
 
#define AW_PID_2049_HAGCE_DEFAULT_VALUE    (0)
#define AW_PID_2049_HAGCE_DEFAULT        \
   (AW_PID_2049_HAGCE_DEFAULT_VALUE << AW_PID_2049_HAGCE_START_BIT)
 
/* HDCCE bit 9 (SYSCTRL 0x04) */
#define AW_PID_2049_HDCCE_START_BIT        (9)
#define AW_PID_2049_HDCCE_BITS_LEN        (1)
#define AW_PID_2049_HDCCE_MASK            \
   (~(((1<<AW_PID_2049_HDCCE_BITS_LEN)-1) << AW_PID_2049_HDCCE_START_BIT))
 
#define AW_PID_2049_HDCCE_DISABLE        (0)
#define AW_PID_2049_HDCCE_DISABLE_VALUE    \
   (AW_PID_2049_HDCCE_DISABLE << AW_PID_2049_HDCCE_START_BIT)
 
#define AW_PID_2049_HDCCE_ENABLE        (1)
#define AW_PID_2049_HDCCE_ENABLE_VALUE    \
   (AW_PID_2049_HDCCE_ENABLE << AW_PID_2049_HDCCE_START_BIT)
 
#define AW_PID_2049_HDCCE_DEFAULT_VALUE    (1)
#define AW_PID_2049_HDCCE_DEFAULT        \
   (AW_PID_2049_HDCCE_DEFAULT_VALUE << AW_PID_2049_HDCCE_START_BIT)
 
/* HMUTE bit 8 (SYSCTRL 0x04) */
#define AW_PID_2049_HMUTE_START_BIT        (8)
#define AW_PID_2049_HMUTE_BITS_LEN        (1)
#define AW_PID_2049_HMUTE_MASK            \
   (~(((1<<AW_PID_2049_HMUTE_BITS_LEN)-1) << AW_PID_2049_HMUTE_START_BIT))
 
#define AW_PID_2049_HMUTE_DISABLE        (0)
#define AW_PID_2049_HMUTE_DISABLE_VALUE    \
   (AW_PID_2049_HMUTE_DISABLE << AW_PID_2049_HMUTE_START_BIT)
 
#define AW_PID_2049_HMUTE_ENABLE        (1)
#define AW_PID_2049_HMUTE_ENABLE_VALUE    \
   (AW_PID_2049_HMUTE_ENABLE << AW_PID_2049_HMUTE_START_BIT)
 
#define AW_PID_2049_HMUTE_DEFAULT_VALUE    (1)
#define AW_PID_2049_HMUTE_DEFAULT        \
   (AW_PID_2049_HMUTE_DEFAULT_VALUE << AW_PID_2049_HMUTE_START_BIT)
 
/* RCV_MODE bit 7 (SYSCTRL 0x04) */
#define AW_PID_2049_RCV_MODE_START_BIT    (7)
#define AW_PID_2049_RCV_MODE_BITS_LEN    (1)
#define AW_PID_2049_RCV_MODE_MASK        \
   (~(((1<<AW_PID_2049_RCV_MODE_BITS_LEN)-1) << AW_PID_2049_RCV_MODE_START_BIT))
 
#define AW_PID_2049_RCV_MODE_SPEAKER    (0)
#define AW_PID_2049_RCV_MODE_SPEAKER_VALUE    \
   (AW_PID_2049_RCV_MODE_SPEAKER << AW_PID_2049_RCV_MODE_START_BIT)
 
#define AW_PID_2049_RCV_MODE_RECEIVER    (1)
#define AW_PID_2049_RCV_MODE_RECEIVER_VALUE    \
   (AW_PID_2049_RCV_MODE_RECEIVER << AW_PID_2049_RCV_MODE_START_BIT)
 
#define AW_PID_2049_RCV_MODE_DEFAULT_VALUE    (0)
#define AW_PID_2049_RCV_MODE_DEFAULT    \
   (AW_PID_2049_RCV_MODE_DEFAULT_VALUE << AW_PID_2049_RCV_MODE_START_BIT)
 
/* I2SEN bit 6 (SYSCTRL 0x04) */
#define AW_PID_2049_I2SEN_START_BIT        (6)
#define AW_PID_2049_I2SEN_BITS_LEN        (1)
#define AW_PID_2049_I2SEN_MASK            \
   (~(((1<<AW_PID_2049_I2SEN_BITS_LEN)-1) << AW_PID_2049_I2SEN_START_BIT))
 
#define AW_PID_2049_I2SEN_DISABLE        (0)
#define AW_PID_2049_I2SEN_DISABLE_VALUE    \
   (AW_PID_2049_I2SEN_DISABLE << AW_PID_2049_I2SEN_START_BIT)
 
#define AW_PID_2049_I2SEN_ENABLE        (1)
#define AW_PID_2049_I2SEN_ENABLE_VALUE    \
   (AW_PID_2049_I2SEN_ENABLE << AW_PID_2049_I2SEN_START_BIT)
 
#define AW_PID_2049_I2SEN_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2SEN_DEFAULT        \
   (AW_PID_2049_I2SEN_DEFAULT_VALUE << AW_PID_2049_I2SEN_START_BIT)
 
/* WSINV bit 5 (SYSCTRL 0x04) */
#define AW_PID_2049_WSINV_START_BIT        (5)
#define AW_PID_2049_WSINV_BITS_LEN        (1)
#define AW_PID_2049_WSINV_MASK            \
   (~(((1<<AW_PID_2049_WSINV_BITS_LEN)-1) << AW_PID_2049_WSINV_START_BIT))
 
#define AW_PID_2049_WSINV_NOT_SWITCH    (0)
#define AW_PID_2049_WSINV_NOT_SWITCH_VALUE    \
   (AW_PID_2049_WSINV_NOT_SWITCH << AW_PID_2049_WSINV_START_BIT)
 
#define AW_PID_2049_WSINV_SWITCH        (1)
#define AW_PID_2049_WSINV_SWITCH_VALUE    \
   (AW_PID_2049_WSINV_SWITCH << AW_PID_2049_WSINV_START_BIT)
 
#define AW_PID_2049_WSINV_DEFAULT_VALUE    (0)
#define AW_PID_2049_WSINV_DEFAULT        \
   (AW_PID_2049_WSINV_DEFAULT_VALUE << AW_PID_2049_WSINV_START_BIT)
 
/* BCKINV bit 4 (SYSCTRL 0x04) */
#define AW_PID_2049_BCKINV_START_BIT    (4)
#define AW_PID_2049_BCKINV_BITS_LEN        (1)
#define AW_PID_2049_BCKINV_MASK            \
   (~(((1<<AW_PID_2049_BCKINV_BITS_LEN)-1) << AW_PID_2049_BCKINV_START_BIT))
 
#define AW_PID_2049_BCKINV_NOT_INVERT    (0)
#define AW_PID_2049_BCKINV_NOT_INVERT_VALUE    \
   (AW_PID_2049_BCKINV_NOT_INVERT << AW_PID_2049_BCKINV_START_BIT)
 
#define AW_PID_2049_BCKINV_INVERTED        (1)
#define AW_PID_2049_BCKINV_INVERTED_VALUE    \
   (AW_PID_2049_BCKINV_INVERTED << AW_PID_2049_BCKINV_START_BIT)
 
#define AW_PID_2049_BCKINV_DEFAULT_VALUE    (0)
#define AW_PID_2049_BCKINV_DEFAULT        \
   (AW_PID_2049_BCKINV_DEFAULT_VALUE << AW_PID_2049_BCKINV_START_BIT)
 
/* IPLL bit 3 (SYSCTRL 0x04) */
#define AW_PID_2049_IPLL_START_BIT        (3)
#define AW_PID_2049_IPLL_BITS_LEN        (1)
#define AW_PID_2049_IPLL_MASK            \
   (~(((1<<AW_PID_2049_IPLL_BITS_LEN)-1) << AW_PID_2049_IPLL_START_BIT))
 
#define AW_PID_2049_IPLL_BCK            (0)
#define AW_PID_2049_IPLL_BCK_VALUE        \
   (AW_PID_2049_IPLL_BCK << AW_PID_2049_IPLL_START_BIT)
 
#define AW_PID_2049_IPLL_WCK            (1)
#define AW_PID_2049_IPLL_WCK_VALUE        \
   (AW_PID_2049_IPLL_WCK << AW_PID_2049_IPLL_START_BIT)
 
#define AW_PID_2049_IPLL_DEFAULT_VALUE    (0)
#define AW_PID_2049_IPLL_DEFAULT        \
   (AW_PID_2049_IPLL_DEFAULT_VALUE << AW_PID_2049_IPLL_START_BIT)
 
/* DSPBY bit 2 (SYSCTRL 0x04) */
#define AW_PID_2049_DSPBY_START_BIT        (2)
#define AW_PID_2049_DSPBY_BITS_LEN        (1)
#define AW_PID_2049_DSPBY_MASK            \
   (~(((1<<AW_PID_2049_DSPBY_BITS_LEN)-1) << AW_PID_2049_DSPBY_START_BIT))
 
#define AW_PID_2049_DSPBY_WORKING        (0)
#define AW_PID_2049_DSPBY_WORKING_VALUE    \
   (AW_PID_2049_DSPBY_WORKING << AW_PID_2049_DSPBY_START_BIT)
 
#define AW_PID_2049_DSPBY_BYPASS        (1)
#define AW_PID_2049_DSPBY_BYPASS_VALUE    \
   (AW_PID_2049_DSPBY_BYPASS << AW_PID_2049_DSPBY_START_BIT)
 
#define AW_PID_2049_DSPBY_DEFAULT_VALUE    (1)
#define AW_PID_2049_DSPBY_DEFAULT        \
   (AW_PID_2049_DSPBY_DEFAULT_VALUE << AW_PID_2049_DSPBY_START_BIT)
 
/* AMPPD bit 1 (SYSCTRL 0x04) */
#define AW_PID_2049_AMPPD_START_BIT        (1)
#define AW_PID_2049_AMPPD_BITS_LEN        (1)
#define AW_PID_2049_AMPPD_MASK            \
   (~(((1<<AW_PID_2049_AMPPD_BITS_LEN)-1) << AW_PID_2049_AMPPD_START_BIT))
 
#define AW_PID_2049_AMPPD_WORKING        (0)
#define AW_PID_2049_AMPPD_WORKING_VALUE    \
   (AW_PID_2049_AMPPD_WORKING << AW_PID_2049_AMPPD_START_BIT)
 
#define AW_PID_2049_AMPPD_POWER_DOWN    (1)
#define AW_PID_2049_AMPPD_POWER_DOWN_VALUE    \
   (AW_PID_2049_AMPPD_POWER_DOWN << AW_PID_2049_AMPPD_START_BIT)
 
#define AW_PID_2049_AMPPD_DEFAULT_VALUE    (1)
#define AW_PID_2049_AMPPD_DEFAULT        \
   (AW_PID_2049_AMPPD_DEFAULT_VALUE << AW_PID_2049_AMPPD_START_BIT)
 
/* PWDN bit 0 (SYSCTRL 0x04) */
#define AW_PID_2049_PWDN_START_BIT        (0)
#define AW_PID_2049_PWDN_BITS_LEN        (1)
#define AW_PID_2049_PWDN_MASK            \
   (~(((1<<AW_PID_2049_PWDN_BITS_LEN)-1) << AW_PID_2049_PWDN_START_BIT))
 
#define AW_PID_2049_PWDN_WORKING        (0)
#define AW_PID_2049_PWDN_WORKING_VALUE    \
   (AW_PID_2049_PWDN_WORKING << AW_PID_2049_PWDN_START_BIT)
 
#define AW_PID_2049_PWDN_POWER_DOWN        (1)
#define AW_PID_2049_PWDN_POWER_DOWN_VALUE    \
   (AW_PID_2049_PWDN_POWER_DOWN << AW_PID_2049_PWDN_START_BIT)
 
#define AW_PID_2049_PWDN_DEFAULT_VALUE    (1)
#define AW_PID_2049_PWDN_DEFAULT        \
   (AW_PID_2049_PWDN_DEFAULT_VALUE << AW_PID_2049_PWDN_START_BIT)
 
/* default value of SYSCTRL (0x04) */
/* #define AW_PID_2049_SYSCTRL_DEFAULT        (0x5307) */
 
/* SYSCTRL2 (0x05) detail */
/* VOL bit 15:6 (SYSCTRL2 0x05) */
#define AW_PID_2049_MUTE_VOL        (90 * 8)
#define AW_PID_2049_VOLUME_STEP_DB        (6 * 8)
 
#define AW_PID_2049_VOL_6DB_START                (6)
#define AW_PID_2049_VOL_START_BIT        (6)
#define AW_PID_2049_VOL_BITS_LEN        (10)
#define AW_PID_2049_VOL_MASK            \
   (~(((1<<AW_PID_2049_VOL_BITS_LEN)-1) << AW_PID_2049_VOL_START_BIT))
 
#define AW_PID_2049_VOL_DEFAULT_VALUE    (0)
#define AW_PID_2049_VOL_DEFAULT            \
   (AW_PID_2049_VOL_DEFAULT_VALUE << AW_PID_2049_VOL_START_BIT)
 
/* INTMODE bit 5 (SYSCTRL2 0x05) */
#define AW_PID_2049_INTMODE_START_BIT    (5)
#define AW_PID_2049_INTMODE_BITS_LEN    (1)
#define AW_PID_2049_INTMODE_MASK        \
   (~(((1<<AW_PID_2049_INTMODE_BITS_LEN)-1) << AW_PID_2049_INTMODE_START_BIT))
 
#define AW_PID_2049_INTMODE_OPENMINUS_DRAIN    (0)
#define AW_PID_2049_INTMODE_OPENMINUS_DRAIN_VALUE    \
   (AW_PID_2049_INTMODE_OPENMINUS_DRAIN << AW_PID_2049_INTMODE_START_BIT)
 
#define AW_PID_2049_INTMODE_PUSHPULL    (1)
#define AW_PID_2049_INTMODE_PUSHPULL_VALUE    \
   (AW_PID_2049_INTMODE_PUSHPULL << AW_PID_2049_INTMODE_START_BIT)
 
#define AW_PID_2049_INTMODE_DEFAULT_VALUE    (0)
#define AW_PID_2049_INTMODE_DEFAULT        \
   (AW_PID_2049_INTMODE_DEFAULT_VALUE << AW_PID_2049_INTMODE_START_BIT)
 
/* INTN bit 4 (SYSCTRL2 0x05) */
#define AW_PID_2049_INTN_START_BIT        (4)
#define AW_PID_2049_INTN_BITS_LEN        (1)
#define AW_PID_2049_INTN_MASK            \
   (~(((1<<AW_PID_2049_INTN_BITS_LEN)-1) << AW_PID_2049_INTN_START_BIT))
 
#define AW_PID_2049_INTN_SYSINT            (0)
#define AW_PID_2049_INTN_SYSINT_VALUE    \
   (AW_PID_2049_INTN_SYSINT << AW_PID_2049_INTN_START_BIT)
 
#define AW_PID_2049_INTN_SYSST            (1)
#define AW_PID_2049_INTN_SYSST_VALUE    \
   (AW_PID_2049_INTN_SYSST << AW_PID_2049_INTN_START_BIT)
 
#define AW_PID_2049_INTN_DEFAULT_VALUE    (0)
#define AW_PID_2049_INTN_DEFAULT        \
   (AW_PID_2049_INTN_DEFAULT_VALUE << AW_PID_2049_INTN_START_BIT)
 
/* BST_IPEAK bit 3:0 (SYSCTRL2 0x05) */
#define AW_PID_2049_BST_IPEAK_START_BIT    (0)
#define AW_PID_2049_BST_IPEAK_BITS_LEN    (4)
#define AW_PID_2049_BST_IPEAK_MASK        \
   (~(((1<<AW_PID_2049_BST_IPEAK_BITS_LEN)-1) << AW_PID_2049_BST_IPEAK_START_BIT))
 
#define AW_PID_2049_BST_IPEAK_1P50A        (0)
#define AW_PID_2049_BST_IPEAK_1P50A_VALUE    \
   (AW_PID_2049_BST_IPEAK_1P50A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_1P75A        (1)
#define AW_PID_2049_BST_IPEAK_1P75A_VALUE    \
   (AW_PID_2049_BST_IPEAK_1P75A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_2P00A        (2)
#define AW_PID_2049_BST_IPEAK_2P00A_VALUE    \
   (AW_PID_2049_BST_IPEAK_2P00A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_2P25A        (3)
#define AW_PID_2049_BST_IPEAK_2P25A_VALUE    \
   (AW_PID_2049_BST_IPEAK_2P25A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_2P50A        (4)
#define AW_PID_2049_BST_IPEAK_2P50A_VALUE    \
   (AW_PID_2049_BST_IPEAK_2P50A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_2P75A        (5)
#define AW_PID_2049_BST_IPEAK_2P75A_VALUE    \
   (AW_PID_2049_BST_IPEAK_2P75A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_3P00A        (6)
#define AW_PID_2049_BST_IPEAK_3P00A_VALUE    \
   (AW_PID_2049_BST_IPEAK_3P00A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_3P25A        (7)
#define AW_PID_2049_BST_IPEAK_3P25A_VALUE    \
   (AW_PID_2049_BST_IPEAK_3P25A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_3P50A        (8)
#define AW_PID_2049_BST_IPEAK_3P50A_VALUE    \
   (AW_PID_2049_BST_IPEAK_3P50A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_3P75A        (9)
#define AW_PID_2049_BST_IPEAK_3P75A_VALUE    \
   (AW_PID_2049_BST_IPEAK_3P75A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_4P00A        (10)
#define AW_PID_2049_BST_IPEAK_4P00A_VALUE    \
   (AW_PID_2049_BST_IPEAK_4P00A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_4P25A        (11)
#define AW_PID_2049_BST_IPEAK_4P25A_VALUE    \
   (AW_PID_2049_BST_IPEAK_4P25A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_4P50A        (12)
#define AW_PID_2049_BST_IPEAK_4P50A_VALUE    \
   (AW_PID_2049_BST_IPEAK_4P50A << AW_PID_2049_BST_IPEAK_START_BIT)
 
#define AW_PID_2049_BST_IPEAK_DEFAULT_VALUE    (9)
#define AW_PID_2049_BST_IPEAK_DEFAULT    \
   (AW_PID_2049_BST_IPEAK_DEFAULT_VALUE << AW_PID_2049_BST_IPEAK_START_BIT)
 
/* default value of SYSCTRL2 (0x05) */
/* #define AW_PID_2049_SYSCTRL2_DEFAULT        (0x0009) */
 
/* I2SCTRL (0x06) detail */
/* SLOT_NUM bit 14:12 (I2SCTRL 0x06) */
#define AW_PID_2049_SLOT_NUM_START_BIT    (12)
#define AW_PID_2049_SLOT_NUM_BITS_LEN    (3)
#define AW_PID_2049_SLOT_NUM_MASK        \
   (~(((1<<AW_PID_2049_SLOT_NUM_BITS_LEN)-1) << AW_PID_2049_SLOT_NUM_START_BIT))
 
#define AW_PID_2049_SLOT_NUM_I2S_MODE    (0)
#define AW_PID_2049_SLOT_NUM_I2S_MODE_VALUE    \
   (AW_PID_2049_SLOT_NUM_I2S_MODE << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_TDM1S        (1)
#define AW_PID_2049_SLOT_NUM_TDM1S_VALUE    \
   (AW_PID_2049_SLOT_NUM_TDM1S << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_TDM2S        (2)
#define AW_PID_2049_SLOT_NUM_TDM2S_VALUE    \
   (AW_PID_2049_SLOT_NUM_TDM2S << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_TDM4S        (3)
#define AW_PID_2049_SLOT_NUM_TDM4S_VALUE    \
   (AW_PID_2049_SLOT_NUM_TDM4S << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_TDM6S        (4)
#define AW_PID_2049_SLOT_NUM_TDM6S_VALUE    \
   (AW_PID_2049_SLOT_NUM_TDM6S << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_TDM8S        (5)
#define AW_PID_2049_SLOT_NUM_TDM8S_VALUE    \
   (AW_PID_2049_SLOT_NUM_TDM8S << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_TDM16S        (6)
#define AW_PID_2049_SLOT_NUM_TDM16S_VALUE    \
   (AW_PID_2049_SLOT_NUM_TDM16S << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_RESERVED    (7)
#define AW_PID_2049_SLOT_NUM_RESERVED_VALUE    \
   (AW_PID_2049_SLOT_NUM_RESERVED << AW_PID_2049_SLOT_NUM_START_BIT)
 
#define AW_PID_2049_SLOT_NUM_DEFAULT_VALUE    (0)
#define AW_PID_2049_SLOT_NUM_DEFAULT    \
   (AW_PID_2049_SLOT_NUM_DEFAULT_VALUE << AW_PID_2049_SLOT_NUM_START_BIT)
 
/* CHSEL bit 11:10 (I2SCTRL 0x06) */
#define AW_PID_2049_CHSEL_START_BIT        (10)
#define AW_PID_2049_CHSEL_BITS_LEN        (2)
#define AW_PID_2049_CHSEL_MASK            \
   (~(((1<<AW_PID_2049_CHSEL_BITS_LEN)-1) << AW_PID_2049_CHSEL_START_BIT))
 
#define AW_PID_2049_CHSEL_RESERVED        (0)
#define AW_PID_2049_CHSEL_RESERVED_VALUE    \
   (AW_PID_2049_CHSEL_RESERVED << AW_PID_2049_CHSEL_START_BIT)
 
#define AW_PID_2049_CHSEL_LEFT            (1)
#define AW_PID_2049_CHSEL_LEFT_VALUE    \
   (AW_PID_2049_CHSEL_LEFT << AW_PID_2049_CHSEL_START_BIT)
 
#define AW_PID_2049_CHSEL_RIGHT            (2)
#define AW_PID_2049_CHSEL_RIGHT_VALUE    \
   (AW_PID_2049_CHSEL_RIGHT << AW_PID_2049_CHSEL_START_BIT)
 
#define AW_PID_2049_CHSEL_MONO            (3)
#define AW_PID_2049_CHSEL_MONO_VALUE    \
   (AW_PID_2049_CHSEL_MONO << AW_PID_2049_CHSEL_START_BIT)
 
#define AW_PID_2049_CHSEL_DEFAULT_VALUE    (1)
#define AW_PID_2049_CHSEL_DEFAULT        \
   (AW_PID_2049_CHSEL_DEFAULT_VALUE << AW_PID_2049_CHSEL_START_BIT)
 
/* I2SMD bit 9:8 (I2SCTRL 0x06) */
#define AW_PID_2049_I2SMD_START_BIT        (8)
#define AW_PID_2049_I2SMD_BITS_LEN        (2)
#define AW_PID_2049_I2SMD_MASK            \
   (~(((1<<AW_PID_2049_I2SMD_BITS_LEN)-1) << AW_PID_2049_I2SMD_START_BIT))
 
#define AW_PID_2049_I2SMD_PHILIP_STANDARD    (0)
#define AW_PID_2049_I2SMD_PHILIP_STANDARD_VALUE    \
   (AW_PID_2049_I2SMD_PHILIP_STANDARD << AW_PID_2049_I2SMD_START_BIT)
 
#define AW_PID_2049_I2SMD_MSB_JUSTIFIED    (1)
#define AW_PID_2049_I2SMD_MSB_JUSTIFIED_VALUE    \
   (AW_PID_2049_I2SMD_MSB_JUSTIFIED << AW_PID_2049_I2SMD_START_BIT)
 
#define AW_PID_2049_I2SMD_LSB_JUSTIFIED    (2)
#define AW_PID_2049_I2SMD_LSB_JUSTIFIED_VALUE    \
   (AW_PID_2049_I2SMD_LSB_JUSTIFIED << AW_PID_2049_I2SMD_START_BIT)
 
#define AW_PID_2049_I2SMD_RESERVED        (3)
#define AW_PID_2049_I2SMD_RESERVED_VALUE    \
   (AW_PID_2049_I2SMD_RESERVED << AW_PID_2049_I2SMD_START_BIT)
 
#define AW_PID_2049_I2SMD_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2SMD_DEFAULT        \
   (AW_PID_2049_I2SMD_DEFAULT_VALUE << AW_PID_2049_I2SMD_START_BIT)
 
/* I2SFS bit 7:6 (I2SCTRL 0x06) */
#define AW_PID_2049_I2SFS_START_BIT        (6)
#define AW_PID_2049_I2SFS_BITS_LEN        (2)
#define AW_PID_2049_I2SFS_MASK            \
   (~(((1<<AW_PID_2049_I2SFS_BITS_LEN)-1) << AW_PID_2049_I2SFS_START_BIT))
 
#define AW_PID_2049_I2SFS_16_BITS        (0)
#define AW_PID_2049_I2SFS_16_BITS_VALUE    \
   (AW_PID_2049_I2SFS_16_BITS << AW_PID_2049_I2SFS_START_BIT)
 
#define AW_PID_2049_I2SFS_20_BITS        (1)
#define AW_PID_2049_I2SFS_20_BITS_VALUE    \
   (AW_PID_2049_I2SFS_20_BITS << AW_PID_2049_I2SFS_START_BIT)
 
#define AW_PID_2049_I2SFS_24_BITS        (2)
#define AW_PID_2049_I2SFS_24_BITS_VALUE    \
   (AW_PID_2049_I2SFS_24_BITS << AW_PID_2049_I2SFS_START_BIT)
 
#define AW_PID_2049_I2SFS_32_BITS        (3)
#define AW_PID_2049_I2SFS_32_BITS_VALUE    \
   (AW_PID_2049_I2SFS_32_BITS << AW_PID_2049_I2SFS_START_BIT)
 
#define AW_PID_2049_I2SFS_DEFAULT_VALUE    (3)
#define AW_PID_2049_I2SFS_DEFAULT        \
   (AW_PID_2049_I2SFS_DEFAULT_VALUE << AW_PID_2049_I2SFS_START_BIT)
 
/* I2SBCK bit 5:4 (I2SCTRL 0x06) */
#define AW_PID_2049_I2SBCK_START_BIT    (4)
#define AW_PID_2049_I2SBCK_BITS_LEN        (2)
#define AW_PID_2049_I2SBCK_MASK            \
   (~(((1<<AW_PID_2049_I2SBCK_BITS_LEN)-1) << AW_PID_2049_I2SBCK_START_BIT))
 
#define AW_PID_2049_I2SBCK_32FS            (0)
#define AW_PID_2049_I2SBCK_32FS_VALUE    \
   (AW_PID_2049_I2SBCK_32FS << AW_PID_2049_I2SBCK_START_BIT)
 
#define AW_PID_2049_I2SBCK_48FS            (1)
#define AW_PID_2049_I2SBCK_48FS_VALUE    \
   (AW_PID_2049_I2SBCK_48FS << AW_PID_2049_I2SBCK_START_BIT)
 
#define AW_PID_2049_I2SBCK_64FS            (2)
#define AW_PID_2049_I2SBCK_64FS_VALUE    \
   (AW_PID_2049_I2SBCK_64FS << AW_PID_2049_I2SBCK_START_BIT)
 
#define AW_PID_2049_I2SBCK_RESERVED        (3)
#define AW_PID_2049_I2SBCK_RESERVED_VALUE    \
   (AW_PID_2049_I2SBCK_RESERVED << AW_PID_2049_I2SBCK_START_BIT)
 
#define AW_PID_2049_I2SBCK_DEFAULT_VALUE    (2)
#define AW_PID_2049_I2SBCK_DEFAULT        \
   (AW_PID_2049_I2SBCK_DEFAULT_VALUE << AW_PID_2049_I2SBCK_START_BIT)
 
/* I2SSR bit 3:0 (I2SCTRL 0x06) */
#define AW_PID_2049_I2SSR_START_BIT        (0)
#define AW_PID_2049_I2SSR_BITS_LEN        (4)
#define AW_PID_2049_I2SSR_MASK            \
   (~(((1<<AW_PID_2049_I2SSR_BITS_LEN)-1) << AW_PID_2049_I2SSR_START_BIT))
 
#define AW_PID_2049_I2SSR_8_KHZ            (0)
#define AW_PID_2049_I2SSR_8_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_8_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_11_KHZ        (1)
#define AW_PID_2049_I2SSR_11_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_11_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_12_KHZ        (2)
#define AW_PID_2049_I2SSR_12_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_12_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_16_KHZ        (3)
#define AW_PID_2049_I2SSR_16_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_16_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_22_KHZ        (4)
#define AW_PID_2049_I2SSR_22_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_22_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_24_KHZ        (5)
#define AW_PID_2049_I2SSR_24_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_24_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_32_KHZ        (6)
#define AW_PID_2049_I2SSR_32_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_32_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_44_KHZ        (7)
#define AW_PID_2049_I2SSR_44_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_44_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_48_KHZ        (8)
#define AW_PID_2049_I2SSR_48_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_48_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_96_KHZ        (9)
#define AW_PID_2049_I2SSR_96_KHZ_VALUE    \
   (AW_PID_2049_I2SSR_96_KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_192KHZ        (10)
#define AW_PID_2049_I2SSR_192KHZ_VALUE    \
   (AW_PID_2049_I2SSR_192KHZ << AW_PID_2049_I2SSR_START_BIT)
 
#define AW_PID_2049_I2SSR_DEFAULT_VALUE    (8)
#define AW_PID_2049_I2SSR_DEFAULT        \
   (AW_PID_2049_I2SSR_DEFAULT_VALUE << AW_PID_2049_I2SSR_START_BIT)
 
/* default value of I2SCTRL (0x06) */
/* #define AW_PID_2049_I2SCTRL_DEFAULT        (0x04E8) */
 
/* I2SCFG1 (0x07) detail */
/* I2S_RXL_SLOTVLD bit 15:12 (I2SCFG1 0x07) */
#define AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT    (12)
#define AW_PID_2049_I2S_RXL_SLOTVLD_BITS_LEN    (4)
#define AW_PID_2049_I2S_RXL_SLOTVLD_MASK    \
   (~(((1<<AW_PID_2049_I2S_RXL_SLOTVLD_BITS_LEN)-1) << AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT))
 
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_0    (0)
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_0_VALUE    \
   (AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_0 << AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_1    (1)
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_1_VALUE    \
   (AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_1 << AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_2    (2)
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_2_VALUE    \
   (AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_2 << AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_3    (3)
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_3_VALUE    \
   (AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_3 << AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_15    (15)
#define AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_15_VALUE    \
   (AW_PID_2049_I2S_RXL_SLOTVLD_SLOT_15 << AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXL_SLOTVLD_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2S_RXL_SLOTVLD_DEFAULT    \
   (AW_PID_2049_I2S_RXL_SLOTVLD_DEFAULT_VALUE << AW_PID_2049_I2S_RXL_SLOTVLD_START_BIT)
 
/* I2S_RXR_SLOTVLD bit 11:8 (I2SCFG1 0x07) */
#define AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT    (8)
#define AW_PID_2049_I2S_RXR_SLOTVLD_BITS_LEN    (4)
#define AW_PID_2049_I2S_RXR_SLOTVLD_MASK    \
   (~(((1<<AW_PID_2049_I2S_RXR_SLOTVLD_BITS_LEN)-1) << AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT))
 
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_0    (0)
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_0_VALUE    \
   (AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_0 << AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_1    (1)
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_1_VALUE    \
   (AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_1 << AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_2    (2)
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_2_VALUE    \
   (AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_2 << AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_3    (3)
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_3_VALUE    \
   (AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_3 << AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_15    (15)
#define AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_15_VALUE    \
   (AW_PID_2049_I2S_RXR_SLOTVLD_SLOT_15 << AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_RXR_SLOTVLD_DEFAULT_VALUE    (1)
#define AW_PID_2049_I2S_RXR_SLOTVLD_DEFAULT    \
   (AW_PID_2049_I2S_RXR_SLOTVLD_DEFAULT_VALUE << AW_PID_2049_I2S_RXR_SLOTVLD_START_BIT)
 
/* I2S_TX_SLOTVLD bit 7:4 (I2SCFG1 0x07) */
#define AW_PID_2049_I2S_TX_SLOTVLD_START_BIT    (4)
#define AW_PID_2049_I2S_TX_SLOTVLD_BITS_LEN    (4)
#define AW_PID_2049_I2S_TX_SLOTVLD_MASK    \
   (~(((1<<AW_PID_2049_I2S_TX_SLOTVLD_BITS_LEN)-1) << AW_PID_2049_I2S_TX_SLOTVLD_START_BIT))
 
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_0    (0)
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_0_VALUE    \
   (AW_PID_2049_I2S_TX_SLOTVLD_SLOT_0 << AW_PID_2049_I2S_TX_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_1    (1)
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_1_VALUE    \
   (AW_PID_2049_I2S_TX_SLOTVLD_SLOT_1 << AW_PID_2049_I2S_TX_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_2    (2)
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_2_VALUE    \
   (AW_PID_2049_I2S_TX_SLOTVLD_SLOT_2 << AW_PID_2049_I2S_TX_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_3    (3)
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_3_VALUE    \
   (AW_PID_2049_I2S_TX_SLOTVLD_SLOT_3 << AW_PID_2049_I2S_TX_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_15    (15)
#define AW_PID_2049_I2S_TX_SLOTVLD_SLOT_15_VALUE    \
   (AW_PID_2049_I2S_TX_SLOTVLD_SLOT_15 << AW_PID_2049_I2S_TX_SLOTVLD_START_BIT)
 
#define AW_PID_2049_I2S_TX_SLOTVLD_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2S_TX_SLOTVLD_DEFAULT    \
   (AW_PID_2049_I2S_TX_SLOTVLD_DEFAULT_VALUE << AW_PID_2049_I2S_TX_SLOTVLD_START_BIT)
 
/* FSYNC_TYPE bit 3 (I2SCFG1 0x07) */
#define AW_PID_2049_FSYNC_TYPE_START_BIT    (3)
#define AW_PID_2049_FSYNC_TYPE_BITS_LEN    (1)
#define AW_PID_2049_FSYNC_TYPE_MASK        \
   (~(((1<<AW_PID_2049_FSYNC_TYPE_BITS_LEN)-1) << AW_PID_2049_FSYNC_TYPE_START_BIT))
 
#define AW_PID_2049_FSYNC_TYPE_ONEMINUS_SLOT    (0)
#define AW_PID_2049_FSYNC_TYPE_ONEMINUS_SLOT_VALUE    \
   (AW_PID_2049_FSYNC_TYPE_ONEMINUS_SLOT << AW_PID_2049_FSYNC_TYPE_START_BIT)
 
#define AW_PID_2049_FSYNC_TYPE_ONEMINUS_BCK    (1)
#define AW_PID_2049_FSYNC_TYPE_ONEMINUS_BCK_VALUE    \
   (AW_PID_2049_FSYNC_TYPE_ONEMINUS_BCK << AW_PID_2049_FSYNC_TYPE_START_BIT)
 
#define AW_PID_2049_FSYNC_TYPE_DEFAULT_VALUE    (0)
#define AW_PID_2049_FSYNC_TYPE_DEFAULT    \
   (AW_PID_2049_FSYNC_TYPE_DEFAULT_VALUE << AW_PID_2049_FSYNC_TYPE_START_BIT)
 
/* I2SCHS bit 2 (I2SCFG1 0x07) */
#define AW_PID_2049_I2SCHS_START_BIT    (2)
#define AW_PID_2049_I2SCHS_BITS_LEN        (1)
#define AW_PID_2049_I2SCHS_MASK            \
   (~(((1<<AW_PID_2049_I2SCHS_BITS_LEN)-1) << AW_PID_2049_I2SCHS_START_BIT))
 
#define AW_PID_2049_I2SCHS_LEFT            (0)
#define AW_PID_2049_I2SCHS_LEFT_VALUE    \
   (AW_PID_2049_I2SCHS_LEFT << AW_PID_2049_I2SCHS_START_BIT)
 
#define AW_PID_2049_I2SCHS_RIGHT        (1)
#define AW_PID_2049_I2SCHS_RIGHT_VALUE    \
   (AW_PID_2049_I2SCHS_RIGHT << AW_PID_2049_I2SCHS_START_BIT)
 
#define AW_PID_2049_I2SCHS_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2SCHS_DEFAULT        \
   (AW_PID_2049_I2SCHS_DEFAULT_VALUE << AW_PID_2049_I2SCHS_START_BIT)
 
/* I2SRXEN bit 1 (I2SCFG1 0x07) */
#define AW_PID_2049_I2SRXEN_START_BIT    (1)
#define AW_PID_2049_I2SRXEN_BITS_LEN    (1)
#define AW_PID_2049_I2SRXEN_MASK        \
   (~(((1<<AW_PID_2049_I2SRXEN_BITS_LEN)-1) << AW_PID_2049_I2SRXEN_START_BIT))
 
#define AW_PID_2049_I2SRXEN_DISABLE        (0)
#define AW_PID_2049_I2SRXEN_DISABLE_VALUE    \
   (AW_PID_2049_I2SRXEN_DISABLE << AW_PID_2049_I2SRXEN_START_BIT)
 
#define AW_PID_2049_I2SRXEN_ENABLE        (1)
#define AW_PID_2049_I2SRXEN_ENABLE_VALUE    \
   (AW_PID_2049_I2SRXEN_ENABLE << AW_PID_2049_I2SRXEN_START_BIT)
 
#define AW_PID_2049_I2SRXEN_DEFAULT_VALUE    (1)
#define AW_PID_2049_I2SRXEN_DEFAULT        \
   (AW_PID_2049_I2SRXEN_DEFAULT_VALUE << AW_PID_2049_I2SRXEN_START_BIT)
 
/* I2STXEN bit 0 (I2SCFG1 0x07) */
#define AW_PID_2049_I2STXEN_START_BIT    (0)
#define AW_PID_2049_I2STXEN_BITS_LEN    (1)
#define AW_PID_2049_I2STXEN_MASK        \
   (~(((1<<AW_PID_2049_I2STXEN_BITS_LEN)-1) << AW_PID_2049_I2STXEN_START_BIT))
 
#define AW_PID_2049_I2STXEN_DISABLE        (0)
#define AW_PID_2049_I2STXEN_DISABLE_VALUE    \
   (AW_PID_2049_I2STXEN_DISABLE << AW_PID_2049_I2STXEN_START_BIT)
 
#define AW_PID_2049_I2STXEN_ENABLE        (1)
#define AW_PID_2049_I2STXEN_ENABLE_VALUE    \
   (AW_PID_2049_I2STXEN_ENABLE << AW_PID_2049_I2STXEN_START_BIT)
 
#define AW_PID_2049_I2STXEN_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2STXEN_DEFAULT        \
   (AW_PID_2049_I2STXEN_DEFAULT_VALUE << AW_PID_2049_I2STXEN_START_BIT)
 
/* default value of I2SCFG1 (0x07) */
/* #define AW_PID_2049_I2SCFG1_DEFAULT        (0x0102) */
 
/* I2SCFG2 (0x08) detail */
/* ULS_FIR_MD bit 14 (I2SCFG2 0x08) */
#define AW_PID_2049_ULS_FIR_MD_START_BIT    (14)
#define AW_PID_2049_ULS_FIR_MD_BITS_LEN    (1)
#define AW_PID_2049_ULS_FIR_MD_MASK        \
   (~(((1<<AW_PID_2049_ULS_FIR_MD_BITS_LEN)-1) << AW_PID_2049_ULS_FIR_MD_START_BIT))
 
#define AW_PID_2049_ULS_FIR_MD_NOTMINUS_USED    (0)
#define AW_PID_2049_ULS_FIR_MD_NOTMINUS_USED_VALUE    \
   (AW_PID_2049_ULS_FIR_MD_NOTMINUS_USED << AW_PID_2049_ULS_FIR_MD_START_BIT)
 
#define AW_PID_2049_ULS_FIR_MD_USED        (1)
#define AW_PID_2049_ULS_FIR_MD_USED_VALUE    \
   (AW_PID_2049_ULS_FIR_MD_USED << AW_PID_2049_ULS_FIR_MD_START_BIT)
 
#define AW_PID_2049_ULS_FIR_MD_DEFAULT_VALUE    (0)
#define AW_PID_2049_ULS_FIR_MD_DEFAULT    \
   (AW_PID_2049_ULS_FIR_MD_DEFAULT_VALUE << AW_PID_2049_ULS_FIR_MD_START_BIT)
 
/* ULS_MODE bit 13 (I2SCFG2 0x08) */
#define AW_PID_2049_ULS_MODE_START_BIT    (13)
#define AW_PID_2049_ULS_MODE_BITS_LEN    (1)
#define AW_PID_2049_ULS_MODE_MASK        \
   (~(((1<<AW_PID_2049_ULS_MODE_BITS_LEN)-1) << AW_PID_2049_ULS_MODE_START_BIT))
 
#define AW_PID_2049_ULS_MODE_LOWPASS    (0)
#define AW_PID_2049_ULS_MODE_LOWPASS_VALUE    \
   (AW_PID_2049_ULS_MODE_LOWPASS << AW_PID_2049_ULS_MODE_START_BIT)
 
#define AW_PID_2049_ULS_MODE_TDM        (1)
#define AW_PID_2049_ULS_MODE_TDM_VALUE    \
   (AW_PID_2049_ULS_MODE_TDM << AW_PID_2049_ULS_MODE_START_BIT)
 
#define AW_PID_2049_ULS_MODE_DEFAULT_VALUE    (0)
#define AW_PID_2049_ULS_MODE_DEFAULT    \
   (AW_PID_2049_ULS_MODE_DEFAULT_VALUE << AW_PID_2049_ULS_MODE_START_BIT)
 
/* ULS_EN bit 12 (I2SCFG2 0x08) */
#define AW_PID_2049_ULS_EN_START_BIT    (12)
#define AW_PID_2049_ULS_EN_BITS_LEN        (1)
#define AW_PID_2049_ULS_EN_MASK            \
   (~(((1<<AW_PID_2049_ULS_EN_BITS_LEN)-1) << AW_PID_2049_ULS_EN_START_BIT))
 
#define AW_PID_2049_ULS_EN_DISABLE        (0)
#define AW_PID_2049_ULS_EN_DISABLE_VALUE    \
   (AW_PID_2049_ULS_EN_DISABLE << AW_PID_2049_ULS_EN_START_BIT)
 
#define AW_PID_2049_ULS_EN_ENABLE        (1)
#define AW_PID_2049_ULS_EN_ENABLE_VALUE    \
   (AW_PID_2049_ULS_EN_ENABLE << AW_PID_2049_ULS_EN_START_BIT)
 
#define AW_PID_2049_ULS_EN_DEFAULT_VALUE    (0)
#define AW_PID_2049_ULS_EN_DEFAULT        \
   (AW_PID_2049_ULS_EN_DEFAULT_VALUE << AW_PID_2049_ULS_EN_START_BIT)
 
/* IV2CH bit 9 (I2SCFG2 0x08) */
#define AW_PID_2049_IV2CH_START_BIT        (9)
#define AW_PID_2049_IV2CH_BITS_LEN        (1)
#define AW_PID_2049_IV2CH_MASK            \
   (~(((1<<AW_PID_2049_IV2CH_BITS_LEN)-1) << AW_PID_2049_IV2CH_START_BIT))
 
#define AW_PID_2049_IV2CH_LEGACY        (0)
#define AW_PID_2049_IV2CH_LEGACY_VALUE    \
   (AW_PID_2049_IV2CH_LEGACY << AW_PID_2049_IV2CH_START_BIT)
 
#define AW_PID_2049_IV2CH_SPECIAL        (1)
#define AW_PID_2049_IV2CH_SPECIAL_VALUE    \
   (AW_PID_2049_IV2CH_SPECIAL << AW_PID_2049_IV2CH_START_BIT)
 
#define AW_PID_2049_IV2CH_DEFAULT_VALUE    (0)
#define AW_PID_2049_IV2CH_DEFAULT        \
   (AW_PID_2049_IV2CH_DEFAULT_VALUE << AW_PID_2049_IV2CH_START_BIT)
 
/* I2S_TXEDGE bit 8 (I2SCFG2 0x08) */
#define AW_PID_2049_I2S_TXEDGE_START_BIT    (8)
#define AW_PID_2049_I2S_TXEDGE_BITS_LEN    (1)
#define AW_PID_2049_I2S_TXEDGE_MASK        \
   (~(((1<<AW_PID_2049_I2S_TXEDGE_BITS_LEN)-1) << AW_PID_2049_I2S_TXEDGE_START_BIT))
 
#define AW_PID_2049_I2S_TXEDGE_NEGEDGE    (0)
#define AW_PID_2049_I2S_TXEDGE_NEGEDGE_VALUE    \
   (AW_PID_2049_I2S_TXEDGE_NEGEDGE << AW_PID_2049_I2S_TXEDGE_START_BIT)
 
#define AW_PID_2049_I2S_TXEDGE_POSEDGE    (1)
#define AW_PID_2049_I2S_TXEDGE_POSEDGE_VALUE    \
   (AW_PID_2049_I2S_TXEDGE_POSEDGE << AW_PID_2049_I2S_TXEDGE_START_BIT)
 
#define AW_PID_2049_I2S_TXEDGE_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2S_TXEDGE_DEFAULT    \
   (AW_PID_2049_I2S_TXEDGE_DEFAULT_VALUE << AW_PID_2049_I2S_TXEDGE_START_BIT)
 
/* I2SDOSEL bit 7 (I2SCFG2 0x08) */
#define AW_PID_2049_I2SDOSEL_START_BIT    (7)
#define AW_PID_2049_I2SDOSEL_BITS_LEN    (1)
#define AW_PID_2049_I2SDOSEL_MASK        \
   (~(((1<<AW_PID_2049_I2SDOSEL_BITS_LEN)-1) << AW_PID_2049_I2SDOSEL_START_BIT))
 
#define AW_PID_2049_I2SDOSEL_ZEROS        (0)
#define AW_PID_2049_I2SDOSEL_ZEROS_VALUE    \
   (AW_PID_2049_I2SDOSEL_ZEROS << AW_PID_2049_I2SDOSEL_START_BIT)
 
#define AW_PID_2049_I2SDOSEL_TXDATA        (1)
#define AW_PID_2049_I2SDOSEL_TXDATA_VALUE    \
   (AW_PID_2049_I2SDOSEL_TXDATA << AW_PID_2049_I2SDOSEL_START_BIT)
 
#define AW_PID_2049_I2SDOSEL_DEFAULT_VALUE    (0)
#define AW_PID_2049_I2SDOSEL_DEFAULT    \
   (AW_PID_2049_I2SDOSEL_DEFAULT_VALUE << AW_PID_2049_I2SDOSEL_START_BIT)
 
/* DOHZ bit 6 (I2SCFG2 0x08) */
#define AW_PID_2049_DOHZ_START_BIT        (6)
#define AW_PID_2049_DOHZ_BITS_LEN        (1)
#define AW_PID_2049_DOHZ_MASK            \
   (~(((1<<AW_PID_2049_DOHZ_BITS_LEN)-1) << AW_PID_2049_DOHZ_START_BIT))
 
#define AW_PID_2049_DOHZ_ALL            (0)
#define AW_PID_2049_DOHZ_ALL_VALUE        \
   (AW_PID_2049_DOHZ_ALL << AW_PID_2049_DOHZ_START_BIT)
 
#define AW_PID_2049_DOHZ_HIZ            (1)
#define AW_PID_2049_DOHZ_HIZ_VALUE        \
   (AW_PID_2049_DOHZ_HIZ << AW_PID_2049_DOHZ_START_BIT)
 
#define AW_PID_2049_DOHZ_DEFAULT_VALUE    (1)
#define AW_PID_2049_DOHZ_DEFAULT        \
   (AW_PID_2049_DOHZ_DEFAULT_VALUE << AW_PID_2049_DOHZ_START_BIT)
 
/* DRVSTREN bit 5 (I2SCFG2 0x08) */
#define AW_PID_2049_DRVSTREN_START_BIT    (5)
#define AW_PID_2049_DRVSTREN_BITS_LEN    (1)
#define AW_PID_2049_DRVSTREN_MASK        \
   (~(((1<<AW_PID_2049_DRVSTREN_BITS_LEN)-1) << AW_PID_2049_DRVSTREN_START_BIT))
 
#define AW_PID_2049_DRVSTREN_4MA        (0)
#define AW_PID_2049_DRVSTREN_4MA_VALUE    \
   (AW_PID_2049_DRVSTREN_4MA << AW_PID_2049_DRVSTREN_START_BIT)
 
#define AW_PID_2049_DRVSTREN_12MA        (1)
#define AW_PID_2049_DRVSTREN_12MA_VALUE    \
   (AW_PID_2049_DRVSTREN_12MA << AW_PID_2049_DRVSTREN_START_BIT)
 
#define AW_PID_2049_DRVSTREN_DEFAULT_VALUE    (1)
#define AW_PID_2049_DRVSTREN_DEFAULT    \
   (AW_PID_2049_DRVSTREN_DEFAULT_VALUE << AW_PID_2049_DRVSTREN_START_BIT)
 
/* INPLEV bit 4 (I2SCFG2 0x08) */
#define AW_PID_2049_INPLEV_START_BIT    (4)
#define AW_PID_2049_INPLEV_BITS_LEN        (1)
#define AW_PID_2049_INPLEV_MASK            \
   (~(((1<<AW_PID_2049_INPLEV_BITS_LEN)-1) << AW_PID_2049_INPLEV_START_BIT))
 
#define AW_PID_2049_INPLEV_NOT_ATTENUATED    (0)
#define AW_PID_2049_INPLEV_NOT_ATTENUATED_VALUE    \
   (AW_PID_2049_INPLEV_NOT_ATTENUATED << AW_PID_2049_INPLEV_START_BIT)
 
#define AW_PID_2049_INPLEV_ATTENUATED    (1)
#define AW_PID_2049_INPLEV_ATTENUATED_VALUE    \
   (AW_PID_2049_INPLEV_ATTENUATED << AW_PID_2049_INPLEV_START_BIT)
 
#define AW_PID_2049_INPLEV_DEFAULT_VALUE    (0)
#define AW_PID_2049_INPLEV_DEFAULT        \
   (AW_PID_2049_INPLEV_DEFAULT_VALUE << AW_PID_2049_INPLEV_START_BIT)
 
/* CFSEL bit 2:0 (I2SCFG2 0x08) */
#define AW_PID_2049_CFSEL_START_BIT        (0)
#define AW_PID_2049_CFSEL_BITS_LEN        (3)
#define AW_PID_2049_CFSEL_MASK            \
   (~(((1<<AW_PID_2049_CFSEL_BITS_LEN)-1) << AW_PID_2049_CFSEL_START_BIT))
 
#define AW_PID_2049_CFSEL_HAGC            (0)
#define AW_PID_2049_CFSEL_HAGC_VALUE    \
   (AW_PID_2049_CFSEL_HAGC << AW_PID_2049_CFSEL_START_BIT)
 
#define AW_PID_2049_CFSEL_DFIFO            (1)
#define AW_PID_2049_CFSEL_DFIFO_VALUE    \
   (AW_PID_2049_CFSEL_DFIFO << AW_PID_2049_CFSEL_START_BIT)
 
#define AW_PID_2049_CFSEL_ULS            (2)
#define AW_PID_2049_CFSEL_ULS_VALUE        \
   (AW_PID_2049_CFSEL_ULS << AW_PID_2049_CFSEL_START_BIT)
 
#define AW_PID_2049_CFSEL_IVT_FS        (3)
#define AW_PID_2049_CFSEL_IVT_FS_VALUE    \
   (AW_PID_2049_CFSEL_IVT_FS << AW_PID_2049_CFSEL_START_BIT)
 
#define AW_PID_2049_CFSEL_IVT_IPVT        (4)
#define AW_PID_2049_CFSEL_IVT_IPVT_VALUE    \
   (AW_PID_2049_CFSEL_IVT_IPVT << AW_PID_2049_CFSEL_START_BIT)
 
#define AW_PID_2049_CFSEL_DEFAULT_VALUE    (0)
#define AW_PID_2049_CFSEL_DEFAULT        \
   (AW_PID_2049_CFSEL_DEFAULT_VALUE << AW_PID_2049_CFSEL_START_BIT)
 
/* default value of I2SCFG2 (0x08) */
/* #define AW_PID_2049_I2SCFG2_DEFAULT        (0x0060) */
 
/* HAGCCFG1 (0x09) detail */
/* RVTH bit 15:8 (HAGCCFG1 0x09) */
#define AW_PID_2049_RVTH_START_BIT        (8)
#define AW_PID_2049_RVTH_BITS_LEN        (8)
#define AW_PID_2049_RVTH_MASK            \
   (~(((1<<AW_PID_2049_RVTH_BITS_LEN)-1) << AW_PID_2049_RVTH_START_BIT))
 
#define AW_PID_2049_RVTH_DEFAULT_VALUE    (0x39)
#define AW_PID_2049_RVTH_DEFAULT        \
   (AW_PID_2049_RVTH_DEFAULT_VALUE << AW_PID_2049_RVTH_START_BIT)
 
/* AVTH bit 7:0 (HAGCCFG1 0x09) */
#define AW_PID_2049_AVTH_START_BIT        (0)
#define AW_PID_2049_AVTH_BITS_LEN        (8)
#define AW_PID_2049_AVTH_MASK            \
   (~(((1<<AW_PID_2049_AVTH_BITS_LEN)-1) << AW_PID_2049_AVTH_START_BIT))
 
#define AW_PID_2049_AVTH_DEFAULT_VALUE    (0x40)
#define AW_PID_2049_AVTH_DEFAULT        \
   (AW_PID_2049_AVTH_DEFAULT_VALUE << AW_PID_2049_AVTH_START_BIT)
 
/* default value of HAGCCFG1 (0x09) */
/* #define AW_PID_2049_HAGCCFG1_DEFAULT        (0x3940) */
 
/* HAGCCFG2 (0x0A) detail */
/* ATTH bit 15:0 (HAGCCFG2 0x0A) */
#define AW_PID_2049_ATTH_START_BIT        (0)
#define AW_PID_2049_ATTH_BITS_LEN        (16)
#define AW_PID_2049_ATTH_MASK            \
   (~(((1<<AW_PID_2049_ATTH_BITS_LEN)-1) << AW_PID_2049_ATTH_START_BIT))
 
#define AW_PID_2049_ATTH_RESERVED        (0)
#define AW_PID_2049_ATTH_RESERVED_VALUE    \
   (AW_PID_2049_ATTH_RESERVED << AW_PID_2049_ATTH_START_BIT)
 
#define AW_PID_2049_ATTH_DEFAULT_VALUE    (0x0030)
#define AW_PID_2049_ATTH_DEFAULT        \
   (AW_PID_2049_ATTH_DEFAULT_VALUE << AW_PID_2049_ATTH_START_BIT)
 
/* default value of HAGCCFG2 (0x0A) */
/* #define AW_PID_2049_HAGCCFG2_DEFAULT        (0x0030) */
 
/* HAGCCFG3 (0x0B) detail */
/* RTTH bit 15:0 (HAGCCFG3 0x0B) */
#define AW_PID_2049_RTTH_START_BIT        (0)
#define AW_PID_2049_RTTH_BITS_LEN        (16)
#define AW_PID_2049_RTTH_MASK            \
   (~(((1<<AW_PID_2049_RTTH_BITS_LEN)-1) << AW_PID_2049_RTTH_START_BIT))
 
#define AW_PID_2049_RTTH_RESERVED        (0)
#define AW_PID_2049_RTTH_RESERVED_VALUE    \
   (AW_PID_2049_RTTH_RESERVED << AW_PID_2049_RTTH_START_BIT)
 
#define AW_PID_2049_RTTH_DEFAULT_VALUE    (0x01E0)
#define AW_PID_2049_RTTH_DEFAULT        \
   (AW_PID_2049_RTTH_DEFAULT_VALUE << AW_PID_2049_RTTH_START_BIT)
 
/* default value of HAGCCFG3 (0x0B) */
/* #define AW_PID_2049_HAGCCFG3_DEFAULT        (0x01E0) */
 
/* HAGCCFG4 (0x0C) detail */
/* IIC_GEN_ADDR bit 15:9 (HAGCCFG4 0x0C) */
#define AW_PID_2049_IIC_GEN_ADDR_START_BIT    (9)
#define AW_PID_2049_IIC_GEN_ADDR_BITS_LEN    (7)
#define AW_PID_2049_IIC_GEN_ADDR_MASK    \
   (~(((1<<AW_PID_2049_IIC_GEN_ADDR_BITS_LEN)-1) << AW_PID_2049_IIC_GEN_ADDR_START_BIT))
 
#define AW_PID_2049_IIC_GEN_ADDR_DEFAULT_VALUE    (0x0E)
#define AW_PID_2049_IIC_GEN_ADDR_DEFAULT    \
   (AW_PID_2049_IIC_GEN_ADDR_DEFAULT_VALUE << AW_PID_2049_IIC_GEN_ADDR_START_BIT)
 
/* IIC_GEN_EN bit 8 (HAGCCFG4 0x0C) */
#define AW_PID_2049_IIC_GEN_EN_START_BIT    (8)
#define AW_PID_2049_IIC_GEN_EN_BITS_LEN    (1)
#define AW_PID_2049_IIC_GEN_EN_MASK        \
   (~(((1<<AW_PID_2049_IIC_GEN_EN_BITS_LEN)-1) << AW_PID_2049_IIC_GEN_EN_START_BIT))
 
#define AW_PID_2049_IIC_GEN_EN_DISABLE    (0)
#define AW_PID_2049_IIC_GEN_EN_DISABLE_VALUE    \
   (AW_PID_2049_IIC_GEN_EN_DISABLE << AW_PID_2049_IIC_GEN_EN_START_BIT)
 
#define AW_PID_2049_IIC_GEN_EN_ENABLE    (1)
#define AW_PID_2049_IIC_GEN_EN_ENABLE_VALUE    \
   (AW_PID_2049_IIC_GEN_EN_ENABLE << AW_PID_2049_IIC_GEN_EN_START_BIT)
 
#define AW_PID_2049_IIC_GEN_EN_DEFAULT_VALUE    (0)
#define AW_PID_2049_IIC_GEN_EN_DEFAULT    \
   (AW_PID_2049_IIC_GEN_EN_DEFAULT_VALUE << AW_PID_2049_IIC_GEN_EN_START_BIT)
 
/* HOLDTH bit 7:0 (HAGCCFG4 0x0C) */
#define AW_PID_2049_HOLDTH_START_BIT    (0)
#define AW_PID_2049_HOLDTH_BITS_LEN        (8)
#define AW_PID_2049_HOLDTH_MASK            \
   (~(((1<<AW_PID_2049_HOLDTH_BITS_LEN)-1) << AW_PID_2049_HOLDTH_START_BIT))
 
#define AW_PID_2049_HOLDTH_RESERVED        (0)
#define AW_PID_2049_HOLDTH_RESERVED_VALUE    \
   (AW_PID_2049_HOLDTH_RESERVED << AW_PID_2049_HOLDTH_START_BIT)
 
#define AW_PID_2049_HOLDTH_DEFAULT_VALUE    (0x64)
#define AW_PID_2049_HOLDTH_DEFAULT        \
   (AW_PID_2049_HOLDTH_DEFAULT_VALUE << AW_PID_2049_HOLDTH_START_BIT)
 
/* default value of HAGCCFG4 (0x0C) */
/* #define AW_PID_2049_HAGCCFG4_DEFAULT        (0x1C64) */
 
/* AGC_DSP_CTL bit 15 (HAGCCFG7 0x0F) */
#define AW_PID_2049_AGC_DSP_CTL_START_BIT    (15)
#define AW_PID_2049_AGC_DSP_CTL_BITS_LEN    (1)
#define AW_PID_2049_AGC_DSP_CTL_MASK    \
   (~(((1<<AW_PID_2049_AGC_DSP_CTL_BITS_LEN)-1) << AW_PID_2049_AGC_DSP_CTL_START_BIT))
 
#define AW_PID_2049_AGC_DSP_CTL_DISABLE    (0)
#define AW_PID_2049_AGC_DSP_CTL_DISABLE_VALUE    \
   (AW_PID_2049_AGC_DSP_CTL_DISABLE << AW_PID_2049_AGC_DSP_CTL_START_BIT)
 
#define AW_PID_2049_AGC_DSP_CTL_ENABLE    (1)
#define AW_PID_2049_AGC_DSP_CTL_ENABLE_VALUE    \
   (AW_PID_2049_AGC_DSP_CTL_ENABLE << AW_PID_2049_AGC_DSP_CTL_START_BIT)
/* VDSEL bit 0 (I2SCFG3 0x12) */
#define AW_PID_2049_VDSEL_START_BIT        (0)
#define AW_PID_2049_VDSEL_BITS_LEN        (1)
#define AW_PID_2049_VDSEL_MASK            \
   (~(((1<<AW_PID_2049_VDSEL_BITS_LEN)-1) << AW_PID_2049_VDSEL_START_BIT))
 
/* MEM_CLKSEL bit 3 (DBGCTRL 0x13) */
#define AW_PID_2049_MEM_CLKSEL_START_BIT    (3)
#define AW_PID_2049_MEM_CLKSEL_BITS_LEN    (1)
#define AW_PID_2049_MEM_CLKSEL_MASK        \
   (~(((1<<AW_PID_2049_MEM_CLKSEL_BITS_LEN)-1) << AW_PID_2049_MEM_CLKSEL_START_BIT))
 
#define AW_PID_2049_MEM_CLKSEL_OSC_CLK    (0)
#define AW_PID_2049_MEM_CLKSEL_OSC_CLK_VALUE    \
   (AW_PID_2049_MEM_CLKSEL_OSC_CLK << AW_PID_2049_MEM_CLKSEL_START_BIT)
 
#define AW_PID_2049_MEM_CLKSEL_DAP_HCLK    (1)
#define AW_PID_2049_MEM_CLKSEL_DAP_HCLK_VALUE    \
   (AW_PID_2049_MEM_CLKSEL_DAP_HCLK << AW_PID_2049_MEM_CLKSEL_START_BIT)
 
/* HAGCST (0x20) detail */
/* SPK_GAIN_ST bit 10:8 (HAGCST 0x20) */
#define AW_PID_2049_SPK_GAIN_ST_START_BIT    (8)
#define AW_PID_2049_SPK_GAIN_ST_BITS_LEN    (3)
#define AW_PID_2049_SPK_GAIN_ST_MASK    \
   (~(((1<<AW_PID_2049_SPK_GAIN_ST_BITS_LEN)-1) << AW_PID_2049_SPK_GAIN_ST_START_BIT))
 
#define AW_PID_2049_SPK_GAIN_ST_4_AV    (0)
#define AW_PID_2049_SPK_GAIN_ST_4_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_ST_4_AV << AW_PID_2049_SPK_GAIN_ST_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_ST_4P67_AV    (1)
#define AW_PID_2049_SPK_GAIN_ST_4P67_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_ST_4P67_AV << AW_PID_2049_SPK_GAIN_ST_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_ST_6_AV    (2)
#define AW_PID_2049_SPK_GAIN_ST_6_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_ST_6_AV << AW_PID_2049_SPK_GAIN_ST_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_ST_7_AV    (3)
#define AW_PID_2049_SPK_GAIN_ST_7_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_ST_7_AV << AW_PID_2049_SPK_GAIN_ST_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_ST_12_AV    (4)
#define AW_PID_2049_SPK_GAIN_ST_12_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_ST_12_AV << AW_PID_2049_SPK_GAIN_ST_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_ST_14_AV    (5)
#define AW_PID_2049_SPK_GAIN_ST_14_AV_VALUE    \
   (AW_PID_2049_SPK_GAIN_ST_14_AV << AW_PID_2049_SPK_GAIN_ST_START_BIT)
 
#define AW_PID_2049_SPK_GAIN_ST_DEFAULT_VALUE    (5)
#define AW_PID_2049_SPK_GAIN_ST_DEFAULT    \
   (AW_PID_2049_SPK_GAIN_ST_DEFAULT_VALUE << AW_PID_2049_SPK_GAIN_ST_START_BIT)
 
/* BSTVOUT_ST bit 5:0 (HAGCST 0x20) */
#define AW_PID_2049_BSTVOUT_ST_START_BIT    (0)
#define AW_PID_2049_BSTVOUT_ST_BITS_LEN    (6)
#define AW_PID_2049_BSTVOUT_ST_MASK        \
   (~(((1<<AW_PID_2049_BSTVOUT_ST_BITS_LEN)-1) << AW_PID_2049_BSTVOUT_ST_START_BIT))
 
#define AW_PID_2049_BSTVOUT_ST_3P125V    (0)
#define AW_PID_2049_BSTVOUT_ST_3P125V_VALUE    \
   (AW_PID_2049_BSTVOUT_ST_3P125V << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
#define AW_PID_2049_BSTVOUT_ST_3P250V    (1)
#define AW_PID_2049_BSTVOUT_ST_3P250V_VALUE    \
   (AW_PID_2049_BSTVOUT_ST_3P250V << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
#define AW_PID_2049_BSTVOUT_ST_3P375V    (2)
#define AW_PID_2049_BSTVOUT_ST_3P375V_VALUE    \
   (AW_PID_2049_BSTVOUT_ST_3P375V << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
#define AW_PID_2049_BSTVOUT_ST_3P500V    (3)
#define AW_PID_2049_BSTVOUT_ST_3P500V_VALUE    \
   (AW_PID_2049_BSTVOUT_ST_3P500V << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
#define AW_PID_2049_BSTVOUT_ST_3P625V    (4)
#define AW_PID_2049_BSTVOUT_ST_3P625V_VALUE    \
   (AW_PID_2049_BSTVOUT_ST_3P625V << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
#define AW_PID_2049_BSTVOUT_ST_3P750V    (5)
#define AW_PID_2049_BSTVOUT_ST_3P750V_VALUE    \
   (AW_PID_2049_BSTVOUT_ST_3P750V << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
#define AW_PID_2049_BSTVOUT_ST_11P000V    (63)
#define AW_PID_2049_BSTVOUT_ST_11P000V_VALUE    \
   (AW_PID_2049_BSTVOUT_ST_11P000V << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
#define AW_PID_2049_BSTVOUT_ST_DEFAULT_VALUE    (0)
#define AW_PID_2049_BSTVOUT_ST_DEFAULT    \
   (AW_PID_2049_BSTVOUT_ST_DEFAULT_VALUE << AW_PID_2049_BSTVOUT_ST_START_BIT)
 
/* default value of HAGCST (0x20) */
/* #define AW_PID_2049_HAGCST_DEFAULT        (0x0500) */
 
/* VBAT (0x21) detail */
/* VBAT_DET bit 9:0 (VBAT 0x21) */
#define AW_PID_2049_VBAT_DET_START_BIT    (0)
#define AW_PID_2049_VBAT_DET_BITS_LEN    (10)
#define AW_PID_2049_VBAT_DET_MASK        \
   (~(((1<<AW_PID_2049_VBAT_DET_BITS_LEN)-1) << AW_PID_2049_VBAT_DET_START_BIT))
 
#define AW_PID_2049_VBAT_DET_DEFAULT_VALUE    (0x263)
#define AW_PID_2049_VBAT_DET_DEFAULT    \
   (AW_PID_2049_VBAT_DET_DEFAULT_VALUE << AW_PID_2049_VBAT_DET_START_BIT)
 
#define AW_PID_2049_VBAT_RANGE    (6025)
#define AW_PID_2049_INT_10BIT    (1023)
/* default value of VBAT (0x21) */
/* #define AW_PID_2049_VBAT_DEFAULT        (0x0263) */
 
/* TEMP (0x22) detail */
/* TEMP_DET bit 9:0 (TEMP 0x22) */
#define AW_PID_2049_TEMP_DET_START_BIT    (0)
#define AW_PID_2049_TEMP_DET_BITS_LEN    (10)
#define AW_PID_2049_TEMP_DET_MASK        \
   (~(((1<<AW_PID_2049_TEMP_DET_BITS_LEN)-1) << AW_PID_2049_TEMP_DET_START_BIT))
 
#define AW_PID_2049_TEMP_DET_MINUS_40    (0x3D8)
#define AW_PID_2049_TEMP_DET_MINUS_40_VALUE    \
   (AW_PID_2049_TEMP_DET_MINUS_40 << AW_PID_2049_TEMP_DET_START_BIT)
 
#define AW_PID_2049_TEMP_DET_0            (0x00)
#define AW_PID_2049_TEMP_DET_0_VALUE    \
   (AW_PID_2049_TEMP_DET_0 << AW_PID_2049_TEMP_DET_START_BIT)
 
#define AW_PID_2049_TEMP_DET_1            (0x01)
#define AW_PID_2049_TEMP_DET_1_VALUE    \
   (AW_PID_2049_TEMP_DET_1 << AW_PID_2049_TEMP_DET_START_BIT)
 
#define AW_PID_2049_TEMP_DET_25            (0x19)
#define AW_PID_2049_TEMP_DET_25_VALUE    \
   (AW_PID_2049_TEMP_DET_25 << AW_PID_2049_TEMP_DET_START_BIT)
 
#define AW_PID_2049_TEMP_DET_55            (0x37)
#define AW_PID_2049_TEMP_DET_55_VALUE    \
   (AW_PID_2049_TEMP_DET_55 << AW_PID_2049_TEMP_DET_START_BIT)
 
#define AW_PID_2049_TEMP_DET_DEFAULT_VALUE    (0x019)
#define AW_PID_2049_TEMP_DET_DEFAULT    \
   (AW_PID_2049_TEMP_DET_DEFAULT_VALUE << AW_PID_2049_TEMP_DET_START_BIT)
#define AW_PID_2049_TEMP_SIGN_MASK     (~(1 << 9))
#define AW_PID_2049_TEMP_NEG_MASK     (0XFC00)
 
/* default value of TEMP (0x22) */
/* #define AW_PID_2049_TEMP_DEFAULT        (0x0019) */
 
/* PVDD (0x23) detail */
/* PVDD_DET bit 9:0 (PVDD 0x23) */
#define AW_PID_2049_PVDD_DET_START_BIT    (0)
#define AW_PID_2049_PVDD_DET_BITS_LEN    (10)
#define AW_PID_2049_PVDD_DET_MASK        \
   (~(((1<<AW_PID_2049_PVDD_DET_BITS_LEN)-1) << AW_PID_2049_PVDD_DET_START_BIT))
 
#define AW_PID_2049_PVDD_DET_DEFAULT_VALUE    (0x263)
#define AW_PID_2049_PVDD_DET_DEFAULT    \
   (AW_PID_2049_PVDD_DET_DEFAULT_VALUE << AW_PID_2049_PVDD_DET_START_BIT)
 
/* default value of PVDD (0x23) */
/* #define AW_PID_2049_PVDD_DEFAULT        (0x0263) */
 
/* BSTCTRL1 (0x60) detail */
/* BST_RTH bit 13:8 (BSTCTRL1 0x60) */
#define AW_PID_2049_BST_RTH_START_BIT    (8)
#define AW_PID_2049_BST_RTH_BITS_LEN    (6)
#define AW_PID_2049_BST_RTH_MASK        \
   (~(((1<<AW_PID_2049_BST_RTH_BITS_LEN)-1) << AW_PID_2049_BST_RTH_START_BIT))
 
#define AW_PID_2049_BST_RTH_DEFAULT_VALUE    (4)
#define AW_PID_2049_BST_RTH_DEFAULT        \
   (AW_PID_2049_BST_RTH_DEFAULT_VALUE << AW_PID_2049_BST_RTH_START_BIT)
 
/* BST_ATH bit 5:0 (BSTCTRL1 0x60) */
#define AW_PID_2049_BST_ATH_START_BIT    (0)
#define AW_PID_2049_BST_ATH_BITS_LEN    (6)
#define AW_PID_2049_BST_ATH_MASK        \
   (~(((1<<AW_PID_2049_BST_ATH_BITS_LEN)-1) << AW_PID_2049_BST_ATH_START_BIT))
 
#define AW_PID_2049_BST_ATH_DEFAULT_VALUE    (2)
#define AW_PID_2049_BST_ATH_DEFAULT        \
   (AW_PID_2049_BST_ATH_DEFAULT_VALUE << AW_PID_2049_BST_ATH_START_BIT)
 
/* default value of BSTCTRL1 (0x60) */
/* #define AW_PID_2049_BSTCTRL1_DEFAULT        (0x0402) */
 
/* BSTCTRL2 (0x61) detail */
/* BST_MODE bit 14:12 (BSTCTRL2 0x61) */
#define AW_PID_2049_BST_MODE_START_BIT    (12)
#define AW_PID_2049_BST_MODE_BITS_LEN    (3)
#define AW_PID_2049_BST_MODE_MASK        \
   (~(((1<<AW_PID_2049_BST_MODE_BITS_LEN)-1) << AW_PID_2049_BST_MODE_START_BIT))
 
#define AW_PID_2049_BST_MODE_TRANSPARENT    (0)
#define AW_PID_2049_BST_MODE_TRANSPARENT_VALUE    \
   (AW_PID_2049_BST_MODE_TRANSPARENT << AW_PID_2049_BST_MODE_START_BIT)
 
#define AW_PID_2049_BST_MODE_FORCE_BOOST    (1)
#define AW_PID_2049_BST_MODE_FORCE_BOOST_VALUE    \
   (AW_PID_2049_BST_MODE_FORCE_BOOST << AW_PID_2049_BST_MODE_START_BIT)
 
#define AW_PID_2049_BST_MODE_SMART_BOOST1    (5)
#define AW_PID_2049_BST_MODE_SMART_BOOST1_VALUE    \
   (AW_PID_2049_BST_MODE_SMART_BOOST1 << AW_PID_2049_BST_MODE_START_BIT)
 
#define AW_PID_2049_BST_MODE_SMART_BOOST2    (6)
#define AW_PID_2049_BST_MODE_SMART_BOOST2_VALUE    \
   (AW_PID_2049_BST_MODE_SMART_BOOST2 << AW_PID_2049_BST_MODE_START_BIT)
 
#define AW_PID_2049_BST_MODE_DEFAULT_VALUE    (0x6)
#define AW_PID_2049_BST_MODE_DEFAULT    \
   (AW_PID_2049_BST_MODE_DEFAULT_VALUE << AW_PID_2049_BST_MODE_START_BIT)
 
/* WDT_CNT bit 7:0 (WDT 0x42) */
#define AW_PID_2049_WDT_CNT_START_BIT    (0)
#define AW_PID_2049_WDT_CNT_BITS_LEN    (8)
#define AW_PID_2049_WDT_CNT_MASK        \
   (~(((1<<AW_PID_2049_WDT_CNT_BITS_LEN)-1) << AW_PID_2049_WDT_CNT_START_BIT))
 
/* BST_TDEG bit 11:8 (BSTCTRL2 0x61) */
#define AW_PID_2049_BST_TDEG_START_BIT    (8)
#define AW_PID_2049_BST_TDEG_BITS_LEN    (4)
#define AW_PID_2049_BST_TDEG_MASK        \
   (~(((1<<AW_PID_2049_BST_TDEG_BITS_LEN)-1) << AW_PID_2049_BST_TDEG_START_BIT))
 
#define AW_PID_2049_BST_TDEG_0P50_MS    (0)
#define AW_PID_2049_BST_TDEG_0P50_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_0P50_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_1P00_MS    (1)
#define AW_PID_2049_BST_TDEG_1P00_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_1P00_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_2P00_MS    (2)
#define AW_PID_2049_BST_TDEG_2P00_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_2P00_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_4P00_MS    (3)
#define AW_PID_2049_BST_TDEG_4P00_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_4P00_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_8P00_MS    (4)
#define AW_PID_2049_BST_TDEG_8P00_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_8P00_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_10P7_MS    (5)
#define AW_PID_2049_BST_TDEG_10P7_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_10P7_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
/* ReAbs bit 3 (ASR1 0x45) */
#define AW_PID_2049_ReAbs_START_BIT        (3)
#define AW_PID_2049_ReAbs_BITS_LEN        (1)
#define AW_PID_2049_ReAbs_MASK            \
   (~(((1<<AW_PID_2049_ReAbs_BITS_LEN)-1) << AW_PID_2049_ReAbs_START_BIT))
 
#define AW_PID_2049_BST_TDEG_13P3_MS    (6)
#define AW_PID_2049_BST_TDEG_13P3_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_13P3_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
/* DSP_VOL bit 15:8 (DSPCFG 0x47) */
#define AW_PID_2049_DSP_VOL_START_BIT    (8)
#define AW_PID_2049_DSP_VOL_BITS_LEN    (8)
#define AW_PID_2049_DSP_VOL_MASK        \
   (~(((1<<AW_PID_2049_DSP_VOL_BITS_LEN)-1) << AW_PID_2049_DSP_VOL_START_BIT))
 
#define AW_PID_2049_DSP_VOL_MUTE            (0XFF00)
#define AW_PID_2049_DSP_VOL_NOISE_ST        (0X1800)
 
#define AW_PID_2049_BST_TDEG_16P0_MS    (7)
#define AW_PID_2049_BST_TDEG_16P0_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_16P0_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_18P6_MS    (8)
#define AW_PID_2049_BST_TDEG_18P6_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_18P6_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_21P3_MS    (9)
#define AW_PID_2049_BST_TDEG_21P3_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_21P3_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_24P0_MS    (10)
#define AW_PID_2049_BST_TDEG_24P0_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_24P0_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_32P0_MS    (11)
#define AW_PID_2049_BST_TDEG_32P0_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_32P0_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_64P0_MS    (12)
#define AW_PID_2049_BST_TDEG_64P0_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_64P0_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_128_MS        (13)
#define AW_PID_2049_BST_TDEG_128_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_128_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_256_MS        (14)
#define AW_PID_2049_BST_TDEG_256_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_256_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_1200_MS    (15)
#define AW_PID_2049_BST_TDEG_1200_MS_VALUE    \
   (AW_PID_2049_BST_TDEG_1200_MS << AW_PID_2049_BST_TDEG_START_BIT)
 
#define AW_PID_2049_BST_TDEG_DEFAULT_VALUE    (11)
#define AW_PID_2049_BST_TDEG_DEFAULT    \
   (AW_PID_2049_BST_TDEG_DEFAULT_VALUE << AW_PID_2049_BST_TDEG_START_BIT)
 
/* VOUT_VREFSET bit 5:0 (BSTCTRL2 0x61) */
/* CCO_MUX bit 14 (PLLCTRL1 0x52) */
#define AW_PID_2049_CCO_MUX_START_BIT    (14)
#define AW_PID_2049_CCO_MUX_BITS_LEN    (1)
#define AW_PID_2049_CCO_MUX_MASK        \
   (~(((1<<AW_PID_2049_CCO_MUX_BITS_LEN)-1) << AW_PID_2049_CCO_MUX_START_BIT))
 
#define AW_PID_2049_CCO_MUX_DIVIDED        (0)
#define AW_PID_2049_CCO_MUX_DIVIDED_VALUE    \
   (AW_PID_2049_CCO_MUX_DIVIDED << AW_PID_2049_CCO_MUX_START_BIT)
 
#define AW_PID_2049_CCO_MUX_BYPASS        (1)
#define AW_PID_2049_CCO_MUX_BYPASS_VALUE    \
   (AW_PID_2049_CCO_MUX_BYPASS << AW_PID_2049_CCO_MUX_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_START_BIT    (0)
#define AW_PID_2049_VOUT_VREFSET_BITS_LEN    (6)
#define AW_PID_2049_VOUT_VREFSET_MASK    \
   (~(((1<<AW_PID_2049_VOUT_VREFSET_BITS_LEN)-1) << AW_PID_2049_VOUT_VREFSET_START_BIT))
 
#define AW_PID_2049_VOUT_VREFSET_3P125V    (0)
#define AW_PID_2049_VOUT_VREFSET_3P125V_VALUE    \
   (AW_PID_2049_VOUT_VREFSET_3P125V << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_3P250V    (1)
#define AW_PID_2049_VOUT_VREFSET_3P250V_VALUE    \
   (AW_PID_2049_VOUT_VREFSET_3P250V << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_3P375V    (2)
#define AW_PID_2049_VOUT_VREFSET_3P375V_VALUE    \
   (AW_PID_2049_VOUT_VREFSET_3P375V << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_3P500V    (3)
#define AW_PID_2049_VOUT_VREFSET_3P500V_VALUE    \
   (AW_PID_2049_VOUT_VREFSET_3P500V << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_3P625V    (4)
#define AW_PID_2049_VOUT_VREFSET_3P625V_VALUE    \
   (AW_PID_2049_VOUT_VREFSET_3P625V << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_3P750V    (5)
#define AW_PID_2049_VOUT_VREFSET_3P750V_VALUE    \
   (AW_PID_2049_VOUT_VREFSET_3P750V << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_11P000V    (63)
#define AW_PID_2049_VOUT_VREFSET_11P000V_VALUE    \
   (AW_PID_2049_VOUT_VREFSET_11P000V << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
#define AW_PID_2049_VOUT_VREFSET_DEFAULT_VALUE    (0x33)
#define AW_PID_2049_VOUT_VREFSET_DEFAULT    \
   (AW_PID_2049_VOUT_VREFSET_DEFAULT_VALUE << AW_PID_2049_VOUT_VREFSET_START_BIT)
 
/* default value of BSTCTRL2 (0x61) */
/* #define AW_PID_2049_BSTCTRL2_DEFAULT        (0x6B33) */
 
/* detail information of registers end */
 
/* EF_VSN_GESLP bit 9:0 (EFRH 0x78) */
#define AW_PID_2049_EF_VSN_GESLP_START_BIT    (0)
#define AW_PID_2049_EF_VSN_GESLP_BITS_LEN    (10)
#define AW_PID_2049_EF_VSN_GESLP_MASK    \
   (~(((1<<AW_PID_2049_EF_VSN_GESLP_BITS_LEN)-1) << AW_PID_2049_EF_VSN_GESLP_START_BIT))
 
#define AW_PID_2049_EF_VSN_GESLP_SIGN_MASK        (~(1 << 9))
#define AW_PID_2049_EF_VSN_GESLP_SIGN_NEG        (0xfe00)
/* EF_ISN_GESLP bit 9:0 (EFRM2 0x79) */
#define AW_PID_2049_EF_ISN_GESLP_START_BIT    (0)
#define AW_PID_2049_EF_ISN_GESLP_BITS_LEN    (10)
#define AW_PID_2049_EF_ISN_GESLP_MASK    \
   (~(((1<<AW_PID_2049_EF_ISN_GESLP_BITS_LEN)-1) << AW_PID_2049_EF_ISN_GESLP_START_BIT))
 
#define AW_PID_2049_EF_ISN_GESLP_SIGN_MASK        (~(1 << 9))
#define AW_PID_2049_EF_ISN_GESLP_SIGN_NEG        (0xfe00)
/********************************************
 * Vcalb
 *******************************************/
 
#define AW_PID_2049_CABL_BASE_VALUE            (1000)
#define AW_PID_2049_ICABLK_FACTOR            (1)
#define AW_PID_2049_VCABLK_FACTOR            (1)
#define AW_PID_2049_VCAL_FACTOR                (1 << 12)
#define AW_PID_2049_VSCAL_FACTOR            (16500)
#define AW_PID_2049_ISCAL_FACTOR            (3667)
#define AW_PID_2049_EF_VSENSE_GAIN_SHIFT        (0)
 
#define AW_PID_2049_VCABLK_FACTOR_DAC            (2)
#define AW_PID_2049_VSCAL_FACTOR_DAC            (11790)
#define AW_PID_2049_EF_DAC_GESLP_SHIFT            (10)
#define AW_PID_2049_EF_DAC_GESLP_SIGN_MASK        (1 << 5)
#define AW_PID_2049_EF_DAC_GESLP_SIGN_NEG        (0xffc0)
 
#define AW_PID_2049_VCALB_ADJ_FACTOR            (12)
 
/********************************************
 * AW883XX DSP
 *******************************************/
#define AW_PID_2049_DSP_CFG_ADDR            (0x9C80)
#define AW_PID_2049_DSP_FW_ADDR                (0x8C00)
 
#define AW_PID_2049_DSP_REG_RESULT_F0            (0x9C58)
#define AW_PID_2049_DSP_F0_SHIFT            (1)
 
#define AW_PID_2049_DSP_REG_CALRE            (0x9C5A)
#define AW_PID_2049_DSP_REG_CALRE_SHIFT            (10)
#define AW_PID_2049_DSP_REG_RESULT_Q            (0x9C5C)
#define AW_PID_2049_DSP_Q_SHIFT                (11)
 
#define AW_PID_2049_DSP_REG_VMAX            (0x9C94)
 
 
#define AW_PID_2049_DSP_REG_CFG_MBMEC_GLBCFG        (0x9CE2)
/* bit 0 */
#define AW_PID_2049_DSP_MONITOR_MASK            (~(1 << 0))
#define AW_PID_2049_DSP_MONITOR_ENABLE            (1 << 0)
#define AW_PID_2049_DSP_MONITOR_DISABLE            (0 << 0)
/*bit 4*/
#define AW_PID_2049_DSP_REG_NOISE_MASK            (~(1 << 4))
 
#define AW_PID_2049_DSP_TEMP_PEAK_MASK            (~(1 << 4))
#define AW_PID_2049_DSP_TEMP_SEL_FLAG            (~(1 << 14))
 
#define AW_PID_2049_DSP_REG_CFG_MBMEC_ACTAMPTH        (0x9CE4)/*32bit*/
#define AW_PID_2049_DSP_REG_CFG_MBMEC_NOISEAMPTH    (0x9CE6)/*32bit*/
#define AW_PID_2049_DSP_REG_VCALB            (0x9CF7)
 
#define AW_PID_2049_DSP_REG_CFG_ADPZ_RE            (0x9D00)/*32bit*/
#define AW_PID_2049_DSP_RE_SHIFT            (12)
 
#define AW_PID_2049_DSP_REG_CFG_ADPZ_RA            (0x9D02)/*32bit*/
 
#define AW_PID_2049_DSP_REG_CFG_ADPZ_USTEPN        (0x9D08)
 
 
#define AW_PID_2049_DSP_REG_CRC_ADDR            (0x9F42)/*32bit*/
#define AW_PID_2049_DSP_REG_CFGF0_FS            (0x9F44)/*32bit*/
#define AW_PID_2049_DSP_REG_CFG_RE_ALPHA        (0x9F47)
#define AW_PID_2049_DSP_REG_TEMP_ADDR            (0x9C5D)
#define AW_PID_2049_DSP_REG_TEMP_SWITCH            (0x9D71)/*16bit*/
#define AW_PID_2049_DSP_CALI_F0_DELAY            (0x9CFD)
#define AW_PID_2049_DSP_CFG_ADPZ_T0            (0x9D11)/*16bit*/
#define AW_PID_2049_DSP_CFG_ADPZ_COILALPHA        (0x9D0F)/*16bit*/
#define AW_PID_2049_DSP_ST_S1                (0x8180)
#define AW_PID_2049_DSP_ST_E1                (0x83FD)
#define AW_PID_2049_DSP_ST_S2                (0x9C00)
#define AW_PID_2049_DSP_ST_E2                (0x9C5D)
 
#endif  /* #ifndef  __AW_PID_2049_REG_H__ */